当前位置:文档之家› 《数字电路》总复习题

《数字电路》总复习题

《数字电路》总复习题
《数字电路》总复习题

09级4班《数字电路》总复习题(没有DAC 、ADC 部分!!)

一、填空题

1.在逻辑电路中,任意时刻的输出状态仅取决于该时刻输入信号的状态,而与信号作用前电路的状态

无关,这种电路称为 。因此在电路结构上,一般由 组合而成。

2.(35)10=( )2, (10101)2=( )10

3. 电路能产生周期的脉冲波形; 电路可将正弦波变成矩形波。

4.三态门具有 、 、 三种状态,因此常用于 结构中。

5.右图所示的波形是一个 进制 (加、减)法计数器的波形。若由触发器组成该

计数器,触发器的个数应为 ,它有 个无效状态,分别为 和 。

6.组合逻辑电路的设计步骤为: ① ; ② ; ③简化和变换逻辑表达式,从而画出逻辑图。

7.欲将一个频率为10kH Z 的矩形波变换成频率为1kH Z 的矩形波,应选用 电路。

8.逻辑表达式C AB Y +A CD+A BD 的最小项之和的形式是:

9.分析组合逻辑电路的步骤为:

① ;

② ;

③ ;

④ 根据真值表和逻辑表达对逻辑电路进行分析,最后确定其功能。

10.为实现图逻辑表达式的功能,请将多余输入端C 进行处理(只需一种处理方法)

其中图Y 1、Y 2为TTL 电路,图Y 3、Y 4为CMOS 电路。

Y 1的C 端应 ,

Y 2的C 端应 ,

Y 3的C 端应 ,

Y 4的C 端应 。

11.在任何时刻,输出状态只决定于同一时刻各输入状态的组合,而与先前状态无关的逻 辑电路称为 ,而若逻辑电路的输出状态不仅与输出变量的状态有关,而且还与系统原

先的状态有关,则称其为 。

12.双极性三极管饱和工作状态的条件是 。

13.正与门与 门等效。

CP 0Q 1Q 2Q

14.“逻辑相邻”是指两个最小项________因子不同,而其余因子________。

15.数字比较器是用于对两数 ,以判断其 的逻辑电路。

16.数(11011011)2转化为八进制数是 ,十六进制数是 。

17.在同步计数器中,各触发器的CP 输入端应接 时钟脉冲。

18.有一两端输入的TTL 与非门带同类负载门的个数为N ,已知门电路的

|I IS |=1.5mA ,|I IH |=10μA ,|I OL |=15mA |I OH |=400μA 试问电路带负载门个

数N= 。

19.四位双向移位寄存器T4194的功能表如表所示。由功能表可知,要实现

保持功能,应使 ,当1 D R ,S 1=1,S 0=0

时,电路实现 功能。

20.图中所示电路中,当电路其他参数不变:仅R b 减小时,三极管的饱和程度 ;仅R C 减小时,三极管的饱和程度 ,它的饱和压降U

CES 。

21.TTL 反相器电气特性如图所示,该门电路输入短路电流I IS =( ),高电平输入

电流I IH =( )若带同类门,其带负载能力N ≤( )。

22.由555定时器构成的施密特触发器,已知电源电压U CC =9V 其正向阈值电压U+= ;负向阈值电压U-= ,回差电压△U T = 。

23.某计数器的状态转换图如图所示,试问该计数器是一个 进制

法计数器,它有 个有效状态, 个无效状态,该电路 自启动。

若用JK 触发器组成,至少要 个。

24.单稳态触发器的特点是电路有一个 和一个 。

25.TTL 或非门多余输入端的处理是 。

7.电路中的二极管均为理想二极管,判断各二极管的状态和输出电压V o

的大小。

D 1 ; D 2 ;D 3 ; V O 。

26.555定时器构成的单稳态触发器,该电路是触发脉冲的 触发,有两种状态: 和 ;电路要求输入信号负脉冲的宽度必须 输出脉冲宽度。

27.三个JK 触发器组成的计数器,最多有效状态是 个,它是 进制计数器;若要构成五进制计数器,最少需 个触发器,它的无效状态有 个。

28.在下图所示的组合电路框图中 ,若A 1 , A 2 …A m 为输入逻辑变量 ,Y 1 ,Y 2…Yn 为输出逻辑

只决定于而与无关。

29.十六进制数(64)H转换为十进制数则为。

30.将二进制数(1101010)2转换成十进制数是,八进制数是,十六进制数是。31.右图为555定时器构成的输入与输出的波形,该电路t w≈电路正常工

t w。

作时,要求T

32.已知如图(a)所示各电路输出电压波形如图(b)所示,填写电路名

称。电路1为,电路2为,电路 3 。

33.施密特触发器和单稳态触发器是一种脉冲电路,多谐振荡器是一种脉冲电路。

34.若在时钟脉冲高电平期间RS端信号不发生变化,则同步RS触发器的状态变化是在时钟脉冲发生的,主从RS触发器的状态转变是在时钟脉冲发生的。

35.TTL与非门电路中,为了提高工作速度采到了以下措施:

(1),(2),(3)。

二、选择题

1.用555定时器组成的三种应用电路如下图所示,其中图(a)对应电路名称是,图(b)对应电路名称是,图(c)对应电路名称是。

⑴施密特触发器;⑵单稳态触发器;⑶多谐振荡器。

2.以下单元电路中,具有“记忆”功能的单元电路是:()

A、运算放大器;

B、触发器;

C、TTL门电路;

D、译码器;

3.以下各电路中属于组合逻辑电路有。

A、编码器

B、译码器

C、寄存器

D、计数器

4.在数字电路中,晶体管的工作状态为:()

5.图(a)由555定时器组成的何种电路 ,已知图(a)输入,输出脉冲波形如图(b )所示,

则输出脉冲的宽度Tw=

(A) 单稳态触发器

(B) 施密特触发器

(C) 多谐振荡器

⑴T W =2.2RC

⑵T W =1.1RC

⑶T W =2RC

6.电路如图所示,指出能实现1n n Q AQ +=的电路是 ,实现1n n Q A Q +=的电路是 ,实现

1n n Q A Q +=+的电路是 。

7.下图所示波形是一个 进制加法计数器的波形图。试问它有 个无效状态。

A 二;

B 四 ;

C 六;

D 八

8.半加器的逻辑关系是 ( )

A 、与非

B 、或非

C 、 与或非

D 、异或

9.有四个触发器的二进制计数器,它们有 种计数状态。

A 、8

B 、16;

C 、 256

D 、64。

10.下列函数中等于A 的是 。

A 、A+1

B 、A+A D 、A (A+B )

11.图中所示电路中图 的逻辑表达式AB F =

12.摩根定律(反演律)的正确表达式是:( )

A 、;

B A B A ?=+ B 、;B A B A +=+

C 、;B A B A +=+

D 、;B A B A ?=+

13.在555定时器组成的三种电路中,能自动产生周期为T=0.69(R 1+2R 2)C 的脉冲信号的电路是 。 ⑴施密特触发器 ;⑵单稳态触发器 ;⑶多谐振荡器。

14.指出四变量A 、B 、C 、D 的最小项应为( )

A 、)(D C A

B + B 、D

C B A +++

C 、

D C B A +++ D 、CD B A

A 、高电平

B 、低电平

C 、高阻态

D 、无法确定;

16.指出下列各种类型的触发器中能组成移位寄存器的应该是( )

A 、基本RS 触发器

B 、同步RS 触发器

C 、主从结构触发器

D 、维持阻塞触发器;

17.下列说法正确的是:( )

A 、单稳态触发器是振荡器的一种

B 、单稳态触发器有两个稳定状态

C 、JK 触发器是双稳态触发器

D 、振荡器有两个稳定状态

18.图示为一简单的编码器,其中E 、F 、G 是一般信号,A 、B 是输出

二位二进制代码变量,今令 AB = 10 ,则输入的信号是 ( )。

A 、E

B 、F

C 、G

19.设所有触发器的初始状态皆为0,找出下图各触发器在时钟信号作用下输出电压波形不为0的是: 图 。

20.组合逻辑电路任何时刻的输出信号与该时刻的输入信号( ),与电路原来所处的状态( )

A 、关,无关

B 、无关,有关

C 、有关,无关

D 、有关,有关

21.在函数K=AB+CD 的真值表中,F=1的状态有多少个?( )

A 、2

B 、4

C 、6

D 、7;

E 、16

22.电路如图所示,这是由定时器构成的:( )

A 多谐振荡器

B 单稳态触发器

C 施密特触发器

D 双稳态触发器

23.如图所示TTL 电路中逻辑表达式为Y=A+B 的是 。

24.欲将一正弦波信号转换为与之频率相同的矩形脉冲信号,应采用:( )

A 、单稳态触发器

B 、施密特触发器

C 、 A/

D 转换器 D 、移位寄存器

25. 74LS138是3线—8线译码器,译码为输入低电平有效,若输入为A 2A 1A 0=100时,输出 01234567Y Y Y Y Y Y Y Y 为

A 、00010000

B 、11101111

C 、11110111

D 、00000100

26.下列数中最小数是 。

A 、 (26)10

B 、(1000)8421BCD

C 、(10010)2

D 、(37)8

27.下列触发器中只有计数功能的是 。

28.逻辑电路如图所示,其逻辑函数式为:( )

A 、;

B A B A + B 、;AB B A +

C 、;B A B A +

D 、;A AB +

29.在图中,选择能实现给定逻辑功能A Y =的电

路 。

30.TTL 与非门中多余的输入端应接电平是:( )

A 、低

B 、高

C 、地

D 、悬空

31.特性征方程中含有约束条件的触发器是:( )

A 、主从RS 触发器

B 、主从JK 触发器

C 、JK 边沿触发器

D 、D 边沿触发器

32.CMOS 传输门相当于一个:( )

A 、与门

B 、非门

C 、或门

D 、开关

33.不能用来描述组合逻辑电路的是:( )

A 、真值表

B 、卡诺图

C 、逻辑图

D 、驱动方程

34.下列电路中,不属于组合电路的是:( )

A 、数字比较器

B 、寄存器

C 、译码器

D 、全加器

35.下列逻辑代数运算错误的是:( )

A 、A+A=A

B 、A 0=?A

C 、A ·A = 1

D 、A+1=A

36.NMOS 管的开启电压U GS(th)=2V 外加漏源电压U DD =10V ,为使管子截止,则要求U GS(th)

(1) >2V (2)=2V (3)<2V

37.二进制数(1011.11)B 转换为十进制数则为:

A 、11.55

B 、11.75

C 、11.99

D 、11.30

38.JK 触发器的特征方程为:( )

A 、1n n n J K Q Q Q +=+

B 、 Q Q n n K J +=+1

C 、 Q Q n n K J +=+1

D 、 Q Q n n K J +=+1

39.二进制加法计数器从0 计到十进制数12时,需要个 触发器构成,它有 个无效状态。

A 、4

B 、3

C 、8

D 、16

40.下列逻辑代数运算错误的是:( )

A 、A 00=?

B 、A+1=A

C 、A A =?1

D 、A+0=A

41.如图所示CMOS 电路中逻辑表达式Y=A 的是 。

42.逻辑函数L (A 、B 、C 、D )=()()15.14.13.12.11.109,6,5,2,1d m +∑ 化简结果为:

( ) A 、D C A D C B D C A ++ B 、D C A D C B CD A ++

C 、

D C D C + D 、CD D C +

43.当Cr=0时,移位寄存器处于状态:

A 、保持

B 、左移

C 、右移

D 、清除

三、判断题

1.编码器,译码器,数据选择器都属于组合逻辑电路。( )

2.请将下列触发器的特性方程与其对应触发器用线连接起来(特性方程中,触发器的输入端用字符A 、B …….表示)。

(1) T 触发器 (a)1n n n Q AQ BQ +=+

(2) RS 触发器 (b) 1n Q A +=

(3) JK 触发器 (c) 1 0n n Q A BQ AB +=+=

(4) D 触发器 (d) 1n n n Q AQ A Q +=+

3.化简逻辑函数,就是把逻辑代数式写成最小项和的形式。( )

4.对于TTL 数字集成电路来说,在使用中应注意:电源电压极性不得接反,其额定值为5V 。( )

5.主从RS 触发器能够克服空翻,但不能消除不定态。( )

6.二进制加法计数器从0计数到十进制24时,需要5个触发器构成,有7个无效状态。( )

7.在所示的反向器电路中,为了加深三极管的饱和深度,可

以采用下列方法中的哪一种?在可以采用的方法后面画√,

在不可以采用的方法后面画×。

(1)三极管的β( ) (2)减小R C ( )

(3)减小R 2( ) (4)减小E Q ( )

(5) 加大R 3( )

8.“同或”逻辑关系是,输入变量到值相同输出为1;取值不

同,输出为零。( )

9.有8个触发器数目的二进制计数器,它具有256个计数状态。( )

10.单稳态触发器中,欲加大输出脉冲宽度,可增加输入脉冲宽度。( )

11.某一时刻编码器只能对一个输入信号进行编码。( )

12.要实现图中各TTL 门电路输出端所示的逻辑关系,各电路的解法是否正确?

(a)( ) (b)( ) (c) ( ) (d )( )

13.常用逻辑门电路的真值表如下表所示,试判断它们分别属于哪种类型门电路.即F 1、F 2、F 3、F 4和F 5分别属于何种常用逻辑门。

F 1 ;F 2 ;F 3 ; F 4 ;F 5 。 14.用二进制代码表示某一信息称为编码。反之把二进制代

码所表示的信息翻译出来称为译码。( )

15.数字钟计时是否准确主要取决于计数器的精度。( )

16.N 进制计数器可以实现N 分频;( )

17.利用卡诺图化简逻辑表达式时,只要是相邻项即可画在包围圈中。( )

18.下图是用D 触发器组成的寄存器电路。当在u i 端随CP 脉冲依次输入1011时,经过四个CP 脉冲后,串行输出端的状态是1011。Q 1Q 2Q 3Q 4的初始状态是0000。( )

19.TTL 与非门输出端不能并联使用;( )

20.为了确保逻辑输出的确定性,JK 触发器的J 和K 输入端不能同时为逻辑高电平1( )。

21.译码器、计数器、全加器、寄存器都是组合逻辑电路。( )

22.判断图中所示各CMOS 电路的逻辑表达式是否正确。对者√ 错的打×。

23.C B A Y ?=的对偶式是C B A Y ++='( )

24.连续异或85个“1”的结果是0 。( )

25.全加器的输出不仅取决于输入,同时还取决于相邻低位的进位,因此说全加器属于时序逻辑电路。( )

26.当TTL 门电路的输入端接地时,才称之为该输入端所接为逻辑低电平。

27.四位移位寄存器经过4个CP 脉冲后,四位数码恰好全部移入寄存器,因此可以得到四位串行输出。( )

28.对于TTL 数字集成电路来说,在使用中应注意:不使用的输入端接1。( )

29.数据选择器能从多个输入信号中选择2个信号送到输出器。( )

30.两个不同最小项乘积恒为零。( )

31.如果在时钟脉冲CP=1的期间,由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用TTL 主从型结构的触发器,而应选用边沿型和维持阻塞型的触发器。( )

32.对于低电平输入有效的基本RS 触发器,其RS 端的输入信号不得同时为低电平。( )

33.对于高电平输入有效的基本RS 触发器,其RS 端的输入信号不得同时为高电平。( )

34.判断下图所示各触发器中哪些触发器的状态1n n Q Q += 。

35.要实现图中各TTL 电路输出端所示的逻辑关系,各电路的接法是否正确。

36.图中均为TTL 电路,试问哪些电路能实现CD AB +的逻辑关系?

37.C B A Y ?=的对偶式是C B A Y ++=' 。( )

38.TTL 与非门输入端可以接意值电阻。( )

39.对于TTL 数字集成电路来说,在使用中应注意。输入端可以串有电阻器,但其数值不应大于关门电阻。( )

四、计算题(本题分,共题)

1.利用卡诺图化简:

Y+

ABC

+

ABD

+

=

+

C

+

A

A

D

D

C

C

C

D

A

B

2.试分析下图时序电路的逻辑功能,写出驱动方程状态方程和输出方程。

3.分别写出如图所示的各触发器次态的逻辑函数表达式。

4.写出如图所示电路逻辑表达式,并将其化简后用最简单的组合电路实现此组合电路。

6.用5G555设计一个多谐振荡器,要求输出脉冲的振荡频率为f 0 = 20KHz 占空比D = 25% 。

7.图(a )是555定时器构成的单稳态电路,已知u i 和u c 的波形见图(b )。

(1)对应画出u o 的波形。

(2)估算脉宽t w 的数值。

8.十进制计数器T4160构成的计数器电路如图所示,试分析该电路是几进制计数器,画出状态转换图。T4160的功能表见下表。

9.用代数法将下列函数化简为最简与或表达式。

(1);)(AC BC AB C B A ABC Y ++?+++= (2)G BC E C B D C B C D AC B A Y +++++=

10.在图中所示的时序电路中,X 为控制信号,Q 1、Q 2为输出信号,CP 为一连续脉冲。

(1)画出其状态转换图。

(2)说明电路的功能。

11.设计一多数表决电路。要求A 、B 、C 三人中只要有半数以上同意,则决议就能通过。但A 还具有

否决权,即只要A不同意,即使多数人意见也不能通过(要求用最少的与非门实现)。

。计算12.用555定时器组成的多谐振荡器电路如下图所示,已知:V cc=15V,R1=R2=5K,C=0.01F

振荡器振荡周期T。

13.设计一个组合电路,其输入是十进制数的8421编码,输出为3循环码,见真值表。

14.某产品有A、B、C、D四项质量指标。规定:A必须满足要求,其它三项中只要有任意两项满足要求,产品算合格,试列出真值表,通过卡诺图求出产品合格的最简与或表达式,并画出用与非门实现的逻辑图。

15.电路如图所示,已知:CMOS与非门U OL=0V、U OH=5V、

I OH=0.51mA、三极管β=40、U BE=0.7V、U CES=0.2V。为

实现F=AB的逻辑功能,求R b的取值范围。

16.如图所示电路图中,试问在哪些输入情况输出Z=1

17.已知OC 门I OL ≤25mA 、I OH ≤100,用OC 门驱动三极管电路。已知三极管β=20、U BES =0.7V 、U CES =0.3V 。求电路中R b 的到值。

18.(1)证明等式:C AB C B C A AB +=++

(2)化简函数:Y 1=∑mn (0,1,3,5,8,9)+∑d (10,11,12,13,14,15)

19.试分析如图所示电路,写出驱动方程,状态方程,画出状态图,说明计数器类型。

20.触发器电路如图所示,试根据CP ,A ,B 的波形,对应画出输出端Q 的波形,设触发器的初试状态为0。

21.下图是555定时器构成的施密特触发器,已知电源电压V CC =12V ,求:

(1)电路的U T+,U T-和△U T 各为多少?

(2)如果输入电压波形如图,试画出输出u O 的波形。

(3)若控制端接至+6V ,则电路的U T+,U T-和△U T 各为多少?

22.将下图所示电路化简成最简与或表达式。

23.试判断如图所示电路中硅三极管工作在什么状态?并求集电极电位。

五、综合题

1.分析下图时序电路的逻辑功能,写出电路驱动方程状态方程,画出状态转换图。

2.分析图中所示的时序电路。写出电路的驱动方程和状态方程;画出完整的状态转换图,画出时序图(至少有六个CP )。假设触发器的初态均为0。

3.由理想二极管组成的幅度选择电路如图所示,试求电路的输出电压U O 值,电流I 值。

4.试用图中所示的或非门实现下列函数:

(1);1A F = (2);2AB F = (3);3B A F += (4);4B A F ⊕=

5.在各种功能的触发器中,若输入端用A ,B (单端输入用A ,双端输入A ,B )表示,请根据表对应写出JK 触发器,D 触发器和T 触发器的现状。

6.写出图中所示电路的最简与或表达式。

7.下图所示是一什么电路,其特点是什么?

8.化简图所示的电路,要求化简后的电路逻辑功能不变。

9.用卡诺图化简下列函数,并用与非门画出逻辑电路图。

F (A 、B 、C 、D )=Σ(0、2、6、7、8、9、10、13、14、15)

10.画出如图所示各触发器在时钟脉冲作用下输出端的电压波形。设所有触发器的初始状态皆为Q = 0。

11.(1)或非门能否作反相器使用?若可以其输入端如何连接?

(2)写出下图CMOS 门电路输出函数式:

12.画出如图时序电路的状态转换图和时序图。

13.已知逻辑函数A C C B B A F ++=,试用真值表,卡诺图及逻辑图表示。

14.有一个“与非”门组成的基本S-R 锁存器

(1)S R 两端输入脉冲如图(a)所示波形时,画出Q Q 端输出波形;

(2)当输入脉冲如图(b)波形时重复上述练习。

15.根据要求完成下列各题。利用二输入端与非门组成非门、与门、或门、或非门和异或门,要求列出表达式并画出最简逻辑图。

16.分析如图所示逻辑电路的逻辑功能,设各触发器的初始状态均为“0”,试列出它的表达式,画出Q0、Q1、Q2的工作波形图。

17.电路如图所示,写出状态方程,列状态转换表,画出状态转换图,并说明该电路的逻辑功能。(1)写出电路的驱动方程和状态方程;

(2)画出状态转换图,判断能否启动;

(3)说明该电路的逻辑功能。

(完整版)数字电子技术基础模拟试题A及答案

74LS191功能表 LD CT D U / CP D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 0 × × × d 0d 1 d 2 d 3 1 0 0 ↑ ×××× 1 0 1 ↑ ×d 0 d 1 d 2 d 3 加法计数 减法计数 命 题 人 : 审 题 人 : 命 题 时 间 : 系名 专业 年级、班 学号 姓名 数字电子技术 课程试题( 卷) 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 (请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16分) 1.已知A B A B B A Y +++=,下列结果正确的是( ) a . Y =A b .Y=B c .A B Y += d .Y=1 2.已知A=(10.44)10(下标表示进制),下列结果正确的是( ) a . A=(1010.1)2 b .A=(0A .8)16 c . A=(12.4)8 d .A=(20.21)5 3.下列说法不正确的是( ) a .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线与运算 d .集电极开路的门称为OC 门 4.以下错误的是( ) a .数字比较器可以比较数字大小 b . 半加器可实现两个一位二进制数相加 c .编码器可分为普通全加器和优先编码器 d .上面描述至少有一个不正确 5.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .主从JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“100”,请问在时钟作用下,触发器下一状态(Q 3 Q 2 Q 1)为( ) a .“101” b .“100” c .“011” d .“000” 7.电路如下图,已知电路的当前状态Q 3 Q 2 Q 1 Q 0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q 3 Q 2 Q 1 Q 0)为( ) a .“1100” b .“1011” c .“1101” d .“0000” 8.下列描述不正确的是( ) a .EEPROM 具有数据长期保存的功能且比EPROM 在数据改写上更方便 b .DAC 的含义是数-模转换、ADC 的含义是模数转换 c .积分型单稳触发器电路只有一个状态 d .上面描述至少有一个不正确 二.判断题(9分) 1.TTL 输出端为低电平时带拉电流的能力为5mA ( ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。() 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。() 5.设计一个3进制计数器可用2个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。所以又称为移存型计数器( ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( ) 9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛( ) 三.计算题(8分) 1、在如图所示电路中,U cc =5V ,U BB =9V ,R 1=5.1kΩ, R 2=15kΩ,R c =1kΩ,β=40,请计算U I 分别为5V ,0.3V 时输出U O 的大小?。 密 线 封 A B

《数字电路》期末模拟试题及答案

- 1 - 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1=;Y 2 = ;Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____ c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

脉冲与数字电路——模拟试题一及答案

脉冲与数字电路试题 第一套 一、单选题(每题1分) 1. 回差是( )电路的特性参数。 A 时序逻辑 B 施密特触发器 C 单稳态触发器 D 多谐振荡器 2. 石英晶体多谐振荡器的主要优点是( )。 A 电路简单 B 频率稳定度高 C 振荡频率高 D 振荡频率低 3. 对TTL 与非门多余输入端的处理,不能将它们( )。 A 与有用输入端并联 B 接地 C 接高电平 D 悬空 4. TTL 与非门的关门电平是0.8V ,开门电平是2V ,当其输入低电平为0.4V ,输入高电平为 3.2V 时,其低电平噪声容限为( ) A 1.2V B 1.2V C 0.4V D 1.5V 5. 逻辑函数ACDEF C AB A Y +++=的最简与或式为( ) A .C A Y += B. B A Y += C. AD Y = D. AB Y = 6. 在什么情况下,“与非”运算的结果是逻辑0。 ( ) A .全部输入是0 B. 任一个输入是0 C. 仅一个输入是0 D. 全部输入是1 7. 组合逻辑电路( )。 A 一定是用逻辑门构成的 B 一定不是用逻辑门构成的 C 一定是用集成逻辑门构成的 D A 与B 均可 8. 已知逻辑函数的真值表如下,其表达式是( ) A .C Y = B .AB C Y = C .C AB Y += D .C AB Y +=

图2202 9. 要把不规则的矩形波变换为幅度与宽度都相同的矩形波,应选择( )电路。 A 多谐振荡器 B 基本RS 触发器 C 单稳态触发器 D 施密特触发器 10. 所谓三极管工作在倒置状态,是指三极管( )。 A 发射结正偏置,集电结反偏置 B 发射结正偏置,集电结正偏置 C 发射结反偏置,集电结正偏置 D 发射结反偏置,集电结反偏置 11. TTL 与非门的关门电平为0.8V ,开门电平为2V ,当其输入低电平为0.4V ,输入高电平 为3.5V 时,其输入高电平噪声容限为( )。 A 1.1 V B 1.3V C 1.2V D 1.5V 12. 下图电路,正确的输出逻辑表达式是( )。 A . CD AB Y += B . 1=Y C . 0=Y D . D C B A Y +++= 图2204 13. 下列消除竞争—冒险的方法中错误的是( )。 A 修改逻辑设计 B 引入封锁脉冲 C 加滤波电容 D 以上都不对 14. 连续86个1同或, 其结果是 ( ) A . 1 B . 0 C . 86 D . 286 15. 主从JK 型触发器是( )。

数字电子技术期末复习题库及答案完整版

数字电子技术期末复习 题库及答案 HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】

第1单元能力训练检测题 一、填空题 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑 关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和 非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的 权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用 乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换 的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和 非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。 (对) 3、8421BCD码、2421BCD码和余3码都属于有权码。 (错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。 (对)

数字电路试卷及答案

一.选择题 1十进制数3.625的二进制数和8421BCD 码分别为(D ) A 、11.11和11.001 B 、11.101和11.101 C 、11.01和11.011000100101 D 、11.101和0011.011000100101 2、逻辑函数F1、F2、F3的卡诺图如图所示,他们之间的逻辑关系是(B ) A 、F3=F 1·F2 B 、F3=F1+F2 C 、F2=F1·F3 D 、F2=F1+F3 00 01 11 10 0 1 1 1 1 1 F1 F2 F3 3 、和TTL 电路相比,CMOS 电路最突出的有点在于(C ) A 、可靠性高 B 、抗干扰能力强 C 、功耗低 D 、速度快 4、用1K ×4的DRAM 设计4K ×8位的存储器的系统需要的芯片数和地址线的根数是(C ) A 、16片 10根 B 、8片 10根 C 、8片 12根 D 、16片 12根 5、在图2中用555定时器组成的施密特触发电路中,它的回差电压等于(A ) A 、2V B 、3V C 、 4V D 、5V 图2 图3 6、为将D 触发器转换为T 触发器,图3所示电路的虚线框内应是(D ) A 、或非门 B 、与非门 C 、异或门 D 、同或门 7、在下列逻辑部件中,不属于组合逻辑部件的是(A ) A .寄存器 B 、编码器 C 、全加器 D 、译码器 8、某10位D/A 转换器,当输入为D=010*******B 时,输出电压为1.6V 。当输入D=1000010000B 时,输出电压为(B ) A 、3.15V B 、3.30V C 、3.60V D 、都不是 二.填空题 1、逻辑函数F=A ·(B+C )·1的反函数F =_____0+?+C B A ___________ 2、四选一数据选择器,AB 为地址信号,D 0=D 3=1,D 1=C ,D 2=c ,当AB=10时,输出F=__C__ 3、将模拟信号转化为数字信号,需要采用A/D 转换器。实现A/D 转换一般要经过采样、保持、量化和编码等4个过程。 00 01 11 10 0 1 1 1 1 00 01 11 10 0 1 1 1 1 1 1

数字电路模拟试题 ()

《数字逻辑分析与设计》模拟试题 一、 单项选择题 1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。 A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器 2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器 B. 译码器 C. 数值比较器 D. 计数器 3. 若将一个TTL 与非门(设输入端为A 、B )当作反相器使用,则A 、B 端应如何连接( ) A. A 、B 两端并联使用 B. A 或B 中有一个接低电平0 C. 不能实现 4. 在二进制译码器中,若输入有5位二进制代码,则输出有( )个信号。 A. 32 B. 16 C. 8 D. 4 5. 同步RS 触发器的“同步”时指( ) A. RS 两个信号同步 B. Qn+1与S 同步 C. Qn+1与R 同步 D. Qn+1与CP 同步 6. 不是最小项ABCD 逻辑相邻的最小项是( ) A. A BCD B. A B CD C. A B C D D. AB C D 7. 与A B C ++相等的为( ) A. A B C ?? B. A B C ?? C. A B C ++ 8. 测得某逻辑门输入A 、B 和输出F 的波形如图1所示,则F(A ,B)的表达式是( ) A. F=AB B. F=A+B C.B A F ⊕= D.B A F = 图1 9. 某逻辑函数的真值表见表1,则F 的逻辑表达式是( )。

A. AC AB F+ = B. C B AB F+ = C. AC B A F+ = D. AC B A F+ = 10. 要实现 n n Q Q= +1 )。 11. 可以用来实现并/( ) A. 计数器 B. 全加器 C. 移位寄存器 D. 存储器 12. 下列触发器中没有计数功能的是() A. RS触发器 B. T触发器 C. JK触发器 D. Tˊ触发器 13. 某逻辑电路输入A、B和输出Y的波形如图2所示,则此电路实现的逻辑功能是() A. 与非 B. 或非 C. 异或 D. 异 或非 图2 14. 若两个逻辑函数相等,则它们必然相同的是() A. 真值表 B. 逻辑表达式 C. 逻辑图 D. 电路图 15. 能将输入信号转变成二进制代码的电路称为() A. 译码器 B. 编码器 C. 数据选择器 D. 数据分配器 二、填空题 1. 完成下列数制之间的转换(25.25) 10 =() 2 =() 8 A B C F 0 0 0 0 1 0 1 0 1 1 1 1 1 1

数字电子技术期末试题库

【数字电子技术】【试题库】 一、填空题 1.电子电路中的信号可分为两大类,即模拟信号和。 2.数字信号是时间上和上都不连续的信号。 3.十进制数176转换成二进制数为。 4.二进制数11010011转换成十进制数为。 5.所谓二-十进制编码,就是用若干位二进制码元按一定的规律排列起来表示十进制数的过程,也称为码。 6.目前,国际最通用的处理字母、专用符号和文字的二进制代码就是美国标准信息交换码,即码。 ?+?=。 7.二进制数的逻辑运算0111 8. 二进制数的逻辑运算11=。 ⊕=。 9. 二进制数的逻辑运算11 +?=。 10.利用逻辑代数公式,对右式进行化简,A A B ++?=。 11.利用逻辑代数公式,对右式进行化简,A B A B 12.逻辑代数的三条重要规则分别是代入规则、反演规则和。 13.由n个逻辑变量组成的不同最小项个数为个。 14.由n个变量组成的“与或”逻辑表达式,若其中每一项均是关于n个逻辑变量的最小项,则称这一表达式为。 15.利用卡诺图求解最简逻辑表达式时,需要画方格圈,其中有三条要求:将2n个值为1的方格划为一个方格圈,方格圈的数量应(越少/越多)越好,方格圈所含的方格数应(越少/越多)越好。 16.三极管作为开关元件,通常工作在截止区和。 17.集成门电路主要有TTL门电路和。 18.三态门电路的输出有高电平、低电平和共3种状态。 19.TTL集成门电路是由半导体构成的,由于它工作速度快,带负载和抗干扰能力强,因而在数字电路中应该广泛。 20.根据逻辑功能的不同特点,数字逻辑电路可以分为两大类:组合逻辑电路和。 21.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现干扰脉冲,从而导致逻辑电路产生错误输出的现象,称为。 22.触发器有两种稳定状态,即0状态和。 23.RS触发器由两个门电路首尾相连构成。 24.为了避免基本RS触发器输出存在不确定的情况,对其输入端设置了相应的约束条件是。

数字电路测试题2答案

数字电路测试题2答案 一、 填空 1、(110110)2 = ( 54 )10 = ( 66 )8 = ( 01010100 )8421BCD 。 2、逻辑代数有 与 、 或 、 非 三种基本运算。 3、逻辑函数有 真值表 、 逻辑表达式 、 逻辑图 、 波形图 、 卡诺图 五种表示方法。 4、逻辑函数D C B B A F ??+=的反函数F =(A+B )(B +C+D),对偶函数 F '=(A +B)(B+D C +) 5、用卡若图化简函数,包围圈内相邻项的个数应为n 2。 6、C B AC C B A F ++=的最小项之和式F=A B C +A B C+ABC+A B C 7、常用集成芯片74LS00、74LS76、74LS151的名称分别是:四二输入与非门、双JK 触发器 、 八选一数据选择器。 8、如图1—1所示 : 图1—1 F 1= AB+BC 、 F 2= 1 、 F 3=A+B 。 9、如图1—2所示,电路的输出: 1)、当 C=0时, F = A+B 2)、当 C=1时, F = 高阻态 F 图1—2 10、JK 触法器是一种功能齐全的触发器,它具有 保持 、 置0 、 置1 、 翻 砖

的逻辑功能。 11、只具有 置0 和 置1 功能的触发器是D 触发器。 12、设计一个同步6进制计数器,需要 3 个触发器。 13、如图1—3所示,Q n+1=n Q 14、如图1—4所示:同步四位二进制计数器74LS161构成的是 十三 进制计数器。 15、施密特触发器 有两个稳定状态,有两个不同的触发电平,具有回差特性。多谐振荡器没有稳定状态,只有两个暂稳态,利用 电容的充电和放电 作用使电路能够产生自激振荡从而在输出端输出矩形脉冲。 J K J CP K Q CP CO LD CR Q 3 Q 2 Q 1 Q 0 0 0 0 1 CT T CT P CP & 1 1 74LS161 D 3 D 2 D 1 D 0 图1—3 图1—4 图1—5 16、如图1—5所示:由555定时器和电阻R 1、R 2及电容C 构成的电路是 多谐振荡器电路 。 17、A/D 转换是将 模拟信号转换为数字信号 的转换过程,通过 采样 、 保持 、 量化 、 编码 等四个步骤完成。 二、 将下列函数化简成最简与或式 (1)()C B BC BC A ABC A Y D C B A ++++=、、、 (用公式法化简) 解: Y=A+ABC+A BC +BC+B C =A(1+BC+BC )+C(B+B )=A+C (2)()C B A ABC C B A Y D C B A ++⊕=)(、、、 (用公式法化简) 解: Y=(A ⊕B)C+ABC+A B C = A BC+A B C+ABC+A B C =A C(B+B )+AC((B+B )=C

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术试卷及答案五套

数字电子技术试卷 一、选择题: A组: 1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的 A、00100 B、10100 C、11011 D、11110 2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和 C、逻辑函数的最简或与式 D、逻辑函数的最大项之和 3、在下列逻辑电路中,不是组合逻辑电路的是(D) A、译码器 B、编码器 C、全加器 D、寄存器 4、下列触发器中没有约束条件的是(D) A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 5、555定时器不可以组成D。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.J K触发器 6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。 A、有 B、无 C、允许 D、不允许 7、(D)触发器可以构成移位寄存器。 A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 8、速度最快的A/D转换器是(A)电路 A、并行比较型 B、串行比较型 C、并-串行比较型 D、逐次比较型 9、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K触发器 B. R-S触发器 C. D触发器 D. T触发器 10.(电子专业作)对于VHDL以下几种说法 错误的是(A ) A VHDL程序中是区分大小写的。 B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成 C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚 D 结构体是描述元件内部的结构和逻辑功能 B组: 1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A ) A.二进制 B.八进制 C. 十进制 D.十六进制 2、十进制数6在8421BCD码中表示为-------------------------------------------------( B ) A.0101 B.0110 C. 0111 D. 1000

数字电子技术试题库

数 字 电 子 技 术 2011年7月23日星期六

1 1 : 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为()。 (2分) A:0 B:1 C:Q' D:不确定 您选择的答案: 正确答案: A 知识点:JK触发器的特性为:J=1, K=1时,Q状态为翻转,即Q= Q’ -------------------------------------------------------------------- 2 : 已知Y=A+AB′+A′B,下列结果中正确的是() (2分) A:Y=A B:Y=B C:Y=A+B D:Y=A′+B′ 您选择的答案: 正确答案: C 知识点:利用公式A+AB′=A和A+A′B=A+B进行化简 -------------------------------------------------------------------- 3 : (1001111)2的等值十进制数是() (2分) A:97 B:15.14 C:83 D:79 您选择的答案: 正确答案: D 知识点:把二进制数转换为等值的十进制数,只需将二进制数按多项式展开,然后把所有各项的数值按十进制数相加。 -------------------------------------------------------------------- 4 : 图中为CMOS门电路,其输出为()状态 (2分) A:高电平 B:低电平 C:高阻态 D:不确定 您选择的答案: 正确答案: A 知识点:对于CMOS门电路,输入端接负载时,输入电平不变 -------------------------------------------------------------------- 5 : 四选一数据选择器的数据输出Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=() (2分) A:A1′A0′D0+ A1′A0D1+ A1A0′D2+ A1A0D3 B:A1′A0′D0

数字电子技术模拟试题及答案

《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:

4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.

《数字电路》期末模拟试题及答案 3

1. 当PN 结外加正向电压时,PN 结中的多子______形成较大的正向电流。 2. NPN 型晶体三极管工作在饱和状态时,其发射结和集电结的外加电压分别处于___ ___偏置和_______偏置。 3. 逻辑变量的异或表达式为:_____________________B A =⊕。 4. 二进制数A=1011010;B=10111,则A -B=_______。 5. 组合电路没有______功能,因此,它是由______组成。 6. 同步RS 触发器的特性方程为:Q n+1 =______,其约束方程为:______。 7. 将BCD 码翻译成十个对应输出信号的电路称为________,它有___个输入 端,____输出端。 8. 下图所示电路中,Y 1 Y 3 =______。 1. 四个触发器组成的环行计数器最多有____个有效状态。 A.4 B. 6 C. 8 D. 16 2. 逻辑函数D C B A F +=,其对偶函数F * 为________。 A .()()D C B A ++ B. ()()D C B A ++ C. ()()D C B A ++ 3. 用8421码表示的十进制数65,可以写成______。 A .65 B. [1000001]BCD C. [01100101]BCD D. [1000001]2 4. 用卡诺图化简逻辑函数时,若每个方格群尽可能选大,则在化简后的最简表达式 中 。 A .与项的个数少 B . 每个与项中含有的变量个数少 C . 化简结果具有唯一性 A 1 A B 3

5. 已知某电路的真值表如下,该电路的逻辑表达式为 。 A .C Y = B . AB C Y = C .C AB Y += D .C C B Y += 化简下列逻辑函数,写出最简与或表达式: 1. 证明等式:AB B A B A B A +?=+ 2. Y 2=Σm (0,1,2,3,4,5,8,10,11,12) 3. Y 3=ABC C AB C B A C B A + ++? 分析设计题: 1.双四选一数据选择器如图所示,其功能表达式如下。现要实现八选一数据选择器的功能(地址信号为 A 2A 1A 0,数据输入端信号为 D 7 ~ D 0 ) ,请画出电路连接图。 1A A A A D Y =(2D Y =( 2.TTL

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8

数字电子技术试卷试题答案汇总(完整版)

数字电子技术试卷试题答案汇总(完整版)

数字电子技术基础试卷试题答案汇总 一、 填空题(每空1分,共20分) 1、逻辑代数中3种基本运算是 , , 。 2、逻辑代数中三个基本运算规 则 , , 。 3、逻辑函数的化简有 , 两种方法。 4、A+B+C= 。 5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与 非门 ,输出 。 6、组合逻辑电路没有 功能。 7、竞争冒险的判断方法 , 。 8、触发器它有 稳态。主从RS 触发器的特性方 程 , 主从JK 触发器的特性方程 ,D 触发器的特性方 程 。 二、 选择题(每题1分,共10分) 1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、与逻辑 C 、异或逻辑 2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A 3、 A 、Y=A B B 、Y 处于悬浮状态 C 、Y=B A + 4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB 5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是 ( ) A 、同步触发器没有空翻现象 B 、同步触发器能用于组成计数器、移位寄存器。 C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( ) A 、异步计数器的计数脉冲只加到部分触发器上 B 、异步计数器的计数脉冲 同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制 8、下列说法是正确的是 ( )

数字电路模拟题

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40 一、填空题 1、与非门的逻辑功能为。 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3、三态门的“三态”指,和。 4、逻辑代数的三个重要规则是、、。 5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器 受到外触发时进入态 6、计数器按增减趋势分有、和计数器。 7、一个触发器可以存放位二进制数。 8、优先编码器的编码输出为码,如编码输出A 2A 1 A =011,可知对输入的进 行编码。 9、逻辑函数的四种表示方法是、、、。 10、移位寄存器的移位方式有,和。 11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为 电平有效。 12、常见的脉冲产生电路有 13、触发器有个稳态,存储8位二进制信息要个触发器。 14、常见的脉冲产生电路有,常见的脉冲整形电路 有、。 15、数字电路按照是否有记忆功能通常可分为两 类:、。 16、寄存器按照功能不同可分为两类:寄存器和寄 存器。 17、逻辑函数F== 18、触发器有两个互补的输出端Q、,定义触发器的1状态 为,0状态为,可见触发器的状态指的是端的状态。 19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进 制代码。 20、主从JK触发器的特性方程。 21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时 序电路和时序电路。 22、为了实现高的频率稳定度,常采用振荡器;单稳态触 发器受到外触发时进入态。 23、触发器有个稳态,存储8位二进制信息要个触发器。 24、逻辑函数的化简有,两种方法。 25、组合逻辑电路没有功能。 26、主从JK触发器的特性方程,D触发器的特性方

数字电子技术试卷试题答案汇总(完整版)

数字电子技术基础 试题库及答案汇总 一、 填空题(每空1分,共20分) 1、逻辑代数中3种基本运算是 , , 。 2、逻辑代数中三个基本运算规则 , , 。 3、逻辑函数的化简有 , 两种方法。 4、A+B+C= 。 5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与非门 ,输出 。 6、组合逻辑电路没有 功能。 7、竞争冒险的判断方法 , 。 8、触发器它有 稳态。主从RS 触发器的特性方程 , 主从JK 触发器的特性方程 ,D 触发器的特性方程 。 二、 选择题(每题1分,共10分) 1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、与逻辑 C 、异或逻辑 2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A 3、 A 、Y=A B B 、Y 处于悬浮状态 C 、Y=B A + 4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB 5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是 ( ) A 、同步触发器没有空翻现象 B 、同步触发器能用于组成计数器、移位寄存器。 C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( ) A 、异步计数器的计数脉冲只加到部分触发器上 B 、异步计数器的计数脉冲同

时加到所有触发器上 C、异步计数器不需要计数脉冲的控制8、下列说法是正确的是() A、施密特触发器的回差电压ΔU=U T+-U T- B、施密特触发器的回差电压越大,电 路的抗干扰能力越弱 C、施密特触发器的回差电压越小,电路的抗干扰能力越强 9、下列说法正确的是() A、多谐振荡器有两个稳态 B、多谐振荡器有一个稳态和一个暂稳态 C、多谐振荡器有两个暂稳态 10、下列说法正确的是() A、555定时器在工作时清零端应接高电平 B、555定时器在工作时清零端应接低电平 C、555定时器没有清零端 三、判断题(每题1分,共10分) 1、A+AB=A+B () 2、当输入9个信号时,需要3位的二进制代码输出。() 3、单稳态触发器它有一个稳态和一个暂稳态。() 4、施密特触发器有两个稳态。() 5、多谐振荡器有两个稳态。() 6、D/A转换器是将模拟量转换成数字量。() 7、A/D转换器是将数字量转换成模拟量。() 8、主从JK触发器在CP=1期间,存在一次性变化。() 9、主从RS触发器在CP=1期间,R、S之间不存在约束。() 10、所有的触发器都存在空翻现象。() 四、化简逻辑函数(每题5分,共10分) 1、 2、Y(A,B,C,)=∑m(0,1,2,3,4,6,8,9,10,11,14) 五、画波形图(每题5分,共10分) 1、 2、 六、设计题(每题10分,共20分)

相关主题
文本预览
相关文档 最新文档