当前位置:文档之家› 微机原理与接口技术大汇总

微机原理与接口技术大汇总

机原理与接口技术考点总结
计算机的基本结构:1946年美籍匈牙利数学家冯·诺依曼提出的。由运算器、控制器、存储器、输出设备和输出设备五部分构成。
两个基本能力:(1)能够存储程序(2)能够自动的执行程序
技术机系统的组成(1)硬件系统、主要指物理设备(2)软件系统、是指管理计算机系统资源,控制计算机系统运行的程序、命令、指令和数据等。
计算机的分类:(1)巨型机(2)小巨型机(3)大型机(4)小型机(5)微型机(6)工作站
计算机的运算基础:采用二进制来实现数据的存储和运算的。
计算机中数值数据的表示:(1)原码:表示机器数时,将符号为数值放在最高位(0表示正数,1表示负数)记做【X】原。例如X1=+1001101则【X1】原=01001101;X2=-1000111则【X2】原=11000111.(2)反码:源码出符号位置外的其余各位数值取反。结果为正数,等于原码。(3)补码:表示一个负数的反码末尾加1,任意一个数的补码的补码即为其源码本身。
寄存器组(1)通用寄存器组:用来处理16位(或)32位算术逻辑指令,若8位寄存器处理单字节指令。(2)指示器和编制寄存器组又称P组I组存放偏移地址,供以段为基础的寻址方式使用。(3)段寄存器组代码寄存器CS表地址;数据寄存器DS表数据段;堆栈段SS;附加段ES(4)程序寄存器IP:是寄存器阵列中的,他有计数功能,是一个16位寄存器,指示现行指令的存储器地址。(5)标志寄存器FR(状态寄存器)由多个触发器组成,用于存放在操作时产生的溢出、进位、全0和符号等。
Intel8086/8088微处理器使用单一的+5V电压和40条引脚信号线双列直插式封装。其数据总行和地址总线是分别使用的。其时钟频率为4—-8MHZ.
8086为微处理器,字长为16位处理器,地址位数20位即1M。有16个寄存器。
8086/8088CPU的引脚功能:(1)AD15——AD0、I/O、三态、地址/数据/数据复用总线。在总线周期的T1时刻,AD15——AD0作为总线的低16位信号线、传送内存单元的地址,其他时刻作为数据总线、传送数据。先是地址有效。地址和数据共用低16跟引脚。
8088、8086CPU的基本操作总线有存储器或I/O端口读,存储器或I/O写和中断响应三种。
存储器是计算机的基本组成部分,其功能为存放微机系统工作时所需的程序和数据信息。
存储器分类(1)按介质分为——半导体存储器、磁存储器、光盘存储器(2)按地位分为——内部存储器(内存或主存)存取速度快,容量较小。外部存储器(外存或主存)容量大、存取速度较慢。外存有软盘、硬盘、光盘、磁带。(3)按存取方式分为——随机存取(读写)存储器、只读存储器、顺序存

储器、直接存储器
存储体:常以8位二进制数,即一个字节作为一个存储单元。
随机存取(数据)存储器:是其中的任何一个存储单元都可以被随机读写的半导体存储器简称(RAM)存取速度较快。
只读(程序)存储器:是其中的内容不能被一般的CPU写操作随机刷新(既不能改写)而其内容可随机读出的半导体存储器。
存储单元地址:每个存储单元被唯一赋予一个编号。
存储体系(存储系统)就是把各种速度性能不同、价格不同、存储技术不同的存储器设备(硬件),按层次结构组成几层存储器,并且各层存储设备之间通过相关的软件和相应的硬件组合成一个统一的整体。可获得足够的存储空间,与CPU速度相匹配,获得优良的性价比。
存储体系的构成:有高速缓存、主存、辅存3类存储器组成。
高速缓存(Cache):——主存层次主要解决存储器的速度问题。构成高速缓存——主存层次。
主存:一般由大容量的半导体存储器组成他的单位成本低于高速缓存,速度相对较慢。
17.8086/8088CPU的总线时序包括时钟周期、指令周期和总线周期。(1)时钟周期:时钟脉冲信号CLK的统一控制下。概念:时钟脉冲信号的间隔时间称为时钟周期用T表示:T=1/主频。8086的时钟信号主频为5MHZ,其时钟周期T=200ns。
(2).指令周期:有取指,指令译码和指令执行等操作构成的,完成一条指令所需的时间成为指令周期。范围2T——200T.
(3)总线周期:完成一次总线操作所需要的时间成为总线周期。
由4个时钟周期组成分别为T1.T2.T3.T4.来表示。在T2—T4期间,CPU 与存储单元或I/O端口交换数据。在准备信号READY信号的电路,使CPU在T3时钟周期与T4时钟周期之间插入Tw等待时钟
18.8088、8086CPU的基本操作总线有存储器或I/O端口读,存储器或I/O写和中断响应三种。
22.主存和辅存之间是以块为单位进行读写交换的。
23.存储器的性能好坏主要指标——存储容量、存取时间、与存储速度、价格和可靠性等。存储容量=字数X字长
如一个存储器能存4K个字,字长为16位。其存储容量可用4KX16位表示。(另一种是以存储器可能存储的字节数来表示的。常用的是兆字节(MB)吉字节(GB)千字节KB
24.半导体存储器一般有存储体、地址接口电路、数据姐控电路和读写控制接口等部分组成。
25.存储体:常以8位二进制数,即一个字节作为一个存储单元。
26,。存储单元地址:每个存储单元被唯一赋予一个编号。
27.存储单元地址与该单元的内存完全不同:存储单元的地址也是用二进制数来表示,一位二进制数可表示2个存储单元的地址(0号单元和1号单元),2位二进制数可表示4个存储单元的地址(00

、01、10、11)所以地址的位数n与存储单元的数量N之间的关系位2n㎡=N.
28.地址接口电路包括地址接触器、地址译码和驱动电路。功能是根据输入的地址译码选中芯片内某个特定的存储单元。(地址码寄存器接受来自地址总线的地址信号。地址译码器则将接收到的地址码进行译码。找到相应的存储单元。再骗选信号CS有效时只选中芯片中一个响应单元,由译码器输出有驱动能力的选择线,对该单元进行读或写操作。
29.数据接口电路用以和外部数据总线接口,以实现队 选中存储体单元的读和写操作过程。
30.读写控制接口电路接受来自控制总线的存储器读信号,写信号,片选信号
31.数据存储器RAM特点:其存储单元的内容能够依据需要随时读出和写入,但断电后所存信息将随之消失。
32.RAM分为双极型和单级型。双极型采用TTL.ECL.IIL.电路制成的存储器。 单级型存储器按信息存储方式分为静态SRAM和动态DRAM.
静态存储器常用芯片:典型的芯片有2101(256X4bit)2102(1kx1bit)——2114(1kx4bit)6116(2kx8bit)6264(8kx8bit)62256(32kx8bit)
33.intel2114SAAM芯片的容量为1kx4bit为双列式直插18引脚封装器件。采用+5V电源。1kx4=4096即此芯片有4096个基本存储电路排列成64行X16列=1K个存储单元,每个单元有4位。
34.当片选信号低CS=0且低WE=0时,数据输入三态门打开,I/O电路被选中单元的4位进行写入。
35.当底CS=0且低WE=1时数据输入三态门关闭,·····单元的4位信息读出数据线。
36.只读存储器ROM只能读出存储信息,不能将信息写入存储器。分为不可编程掩膜式MROM——可编程PROM修改一次——紫外线檫除EPROM可多次反复檫除干净——电檫除EEPROM可改写数万次——闪速存储器,集成度高、价格低、可靠性高、查处速度快、檫写次数多、功耗低编程电压低、可在线镲写。
37.2716EPROM用双列直插式24引脚封装.
(1)A10——A011条地址输入线。(2)07——008位数据线,编程写入时是输入线,正常读出时是输出线。(3)低CS片选信号当CS=0时,允许读出。(4)PD/PCM待机、编程控制信号,输入信号(5)Vpp编程电源,在编程写入时Vpp=+25V;正常读出时,Vpp=+5V。
38.位数的扩充,不管是8位机,还是16位机,都是以8位二进制作为一个字节,两个字节为一个字。
39.·8086/8088使8片8KBX1的RAM芯片利用并联的方法构成8KBX8的存储器系统的连线方法。(1)地址线A0——A12。(2)数据线D0——D7(3)控制总线:读写——片选地址的高N位。 方法:线选法(A13——A19)——译码法:2、4译码法;3、8译码法。写出地址空间——(00000H——01FFFH)
(3)步骤:地址总线——读写控制总线——数据总线。
40.外部译码电路实现

片选信号的3种方法(1)全译码指所有的系统地址总线均参与对存储单元的译码寻址。(2)部分译码:只有部分高位地址线参与译码产生片选信号。(3)线选法
41.机器语言指令或指令的机器码:计算机只能识别二进制代码,因此计算机能够直接执行的指令也必须以二进制代码的形式表示。
42.指令字长:指令中所包含的二进制代码的位数。通常是机器字长的一半、一倍、两倍或多倍。(2)按指令的长度可将指令系统分为定长指令系统和变长指令系统。
43.汇编语言:由于机器语言是面向计算机的编程语言,用助记符描述操作码,用符号地址和标号等描述操作数。
43. 什么是中断?是指CPU在正常运行程序时,由于内部/外部事件或由程序预先安排的事 件, 引起CPU暂时停止正在运行的程序,转到为该内部/外部事件或预先安排的事件 服务的程序中去,服务完毕,再返回去继续运行被暂时中断的程序,这个过程称为中断。
数据传送类指令 (特点:除SAHF POPF外均不影响FR)
通用
MOV dst,src
堆栈:PUSH POP
交换:XCHG
查表:XLAT
标志
LAHF SAHF PUSHF POPF
地址: LEA LDS LES
4.输入 输出: IN OUT
算术运算类指令 (特点:除CBW CWD外均影响FR)
加法: ADD ADC
减法: SUB SBB CMP
加1 减1:INC DEC
求补: NEC
乘法: MUL (无符号数) IMUL (带符号数)
除法: DIV (无符号数) IDIV (带符号数)
扩展: CBW (B→W) CWD (W→DW)
十进制调整: 1)加法:DAA(组合) AAA(未组合)
2)减法:DAS (组合) AAS(未组合)
3)乘法:AAM(未组合)
4)除法:AAD
乘、除法指令注意事项:
无符号与带符号数所用指令不同;
八位乘法时,必有一个乘数在AL中,积在AX中;
十六位乘法时,必有一个乘数在AX中,积在DX(高16位)与AX(低16位)中;
八位除法时,被除数在AX中(16位),商在AL,余数在AH;
十六位除法时,被除数在DX(高16位)与AX(低16位)中,商在AX,余数在DX;
4. 十进制调整时,乘、除法均只能使用未组合BCD码,并且除法是先调整后运算。
逻辑运算类指令 (特点:均影响FR)
1. 与: AND 2. 或: OR 3. 异或: XOR 4. 非: NOT
5. 测试: TEST
移位指令
1. 逻辑移位: 左移 SHL 右移 SHR
2. 算术移位: 左移 SAL 右移 SAR
3. 循环移位:
1). 不带CF: 左移 ROL 右移 ROR
2). 带CF: 左移 RCL 右移 RCR
控制转移类指令:
一)、无条件转移 JMP
近转移 (段内) (NEAR PTR)
1). 直接 (相对寻址):
短转移(SHORT) IP ← IP

+ disp (8位)
如:JMP n
长转移 IP ← IP + disp (16位)
如:JMP nn
2). 间接: IP ← reg (16位) IP ← mem (16位)
如:JMP [BX]
2. 远转移 (段间) (FAR PTR)
1). 直接: CS = 指令中给出的段地址
IP = 指令中给出的EA 如:JMP 段:偏
2). 间接: CS = mem+2 (16位)
IP = mem (16位) 如:JMP DWORD PTR [BX]
二)、 条件转移 Jcc
单测试条件指令1.? 8086是多少位的微处理器?为什么?答:8086是16位的微处理器,其内部数据通路为16位,对外的数据总线也是16位。
4.? 8086/8088微处理器内部有那些寄存器,它们的主要作用是什么?
答:执行部件有8个16位寄存器,AX、BX、CX、DX、SP、BP、DI、SI。AX、BX、CX、DX一般作为通用数据寄存器。SP为堆栈指针存器,BP、DI、SI在间接寻址时作为地址寄存器或变址寄存器。总线接口部件设有段寄存器CS、DS、SS、ES和指令指针寄存器IP。段寄存器存放段地址,与偏移地址共同形成存储器的物理地址。IP的内容为下一条
6.在8086中,逻辑地址、偏移地址、物理地址分别指的是什么?具体说明。答:逻辑地址是在程序中对存储器地址的一种表示方法,由段地址和段内偏移地址两部分组成,如1234H:0088H。偏移地址是指段内某个存储单元相对该段首地址的差值,是一个16位的二进制代码。物理地址是8086芯片引线送出的20位地址码,用来指出一个特定的存储单元。
? 8086与8088的主要区别是什么?答:8086有16条数据信号引线,8088只有8条;8086片内指令预取缓冲器深度为6字节,8088只有4字节。
12.????????????? 8086基本总线周期是如何组成的?各状态中完成什么基本操作?
答:基本总线周期由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。在T1期间8086发出访问目的地的地址信号和地址锁存选通信号ALE;T2期间发出读写命令信号RD#、WR#及其它相关信号;T3期间完成数据的访问;T4结束该总线周期。
8086/8088指令系统与寻址方式习题
3 8086系统中,设DS=1000H,ES=2000H,SS=1200H,BX=0300H,SI=0200H,
BP=0100H,VAR的偏移量为0600H,请指出下列指令的目标操作数的寻址方式,若目标操作数为存储器操作数,计算它们的物理地址。
(1)MOV BX,12 ;目标操作数为寄存器寻址
(2)MOV [BX],12 ;目标操作数为寄存器间址 PA=10300H
(3)MOV ES:[SI],AX ;目标操作数为寄存器间址 PA=20200H
(4)MOV VAR,8 ;目标操作数为存储器直接寻址 PA=10600H
(5)MOV [B

X][SI],AX ;目标操作数为基址加变址寻址 PA=10500H
(6)MOV 6[BP][SI],AL ;目标操作数为相对的基址加变址寻址 PA=12306H
(7)MOV [1000H],DX ;目标操作数为存储器直接寻址 PA=11000H
(8)MOV 6[BX],CX ;目标操作数为寄存器相对寻址 PA=10306H
(9)MOV VAR+5,AX ;目标操作数为存储器直接寻址 PA=10605H

3.4 下面这些指令中哪些是正确的?那些是错误的?如果是错误的,请说明原因。
(1)XCHG CS,AX ;错,CS不能参与交换
(2)MOV [BX],[1000] ;错,存储器之不能交换
(3)XCHG BX,IP ;错,IP不能参与交换
(4)PUSH CS
(5)POP CS ;错,不能将数据弹到CS中
(6)IN BX,DX ;输入/输出只能通过AL/AX
(7)MOV BYTE[BX],1000 ;1000大于255,不能装入字节单元
(8)MOV CS,[1000] ;CS不能作为目标寄存器
(9)MOV BX,OFFSET VAR[SI] ;OFFSET只能取变量的偏移地址
(10)MOV AX,[SI][DI] ;SI、DI不能成为基址加变址
(11)MOV COUNT[BX][SI],ES:AX ;AX是寄存器,不能加段前缀

3.7 设当前 SS=2010H,SP=FE00H,BX=3457H,计算当前栈顶的地址为多少?当执行 PUSH BX 指令后,栈顶地址和栈顶2个字节的内容分别是什么?
当前栈顶的地址=2FF00H
当执行PUSH BX 指令后,栈顶地址=2FEFEH
(2FEFEH)=57H
(2FEFFH)=34H

3.8 设DX=78C5H,CL=5,CF=1,确定下列各条指令执行后,DX和CF中的值。
(1) SHR DX,1 ;DX=3C62H CF=1
(2) SAR DX,CL ;DX=03C6H CF=0
(3) SHL DX,CL ;DX=18A0H CF=1
(4) ROR DX,CL ;DX=2BC6H CF=0
(5) RCL DX,CL ;DX=18B7H CF=1
(6) RCR DH,1 ;DX=BCC5H CF=0;
一、选择题
1.计算机硬件中最核心的部件是( C CPU )。
2.微机的性能主要取决于( A CPU )。
3.计算机中带符号数的表示通常采用( C 补码 )。
4.采用补码表示的8位二进制数真值范围是( C.-128~+127 )。
5.大写字母“B”的ASCII码是( B.42H )。
6.某数在计算机中用压缩BCD码表示为10010011,其真值为( C.93 )。
7.在EU中起数据加工与处理作用的功能部件是( A.ALU )。
8.以下不属于BIU中的功能部件是( B.地址寄存器 )。
9.堆栈操作中用于指示栈顶地址的寄存器是( B.SP )。
10.指令指针寄存器(IP)中存放的内容是( B.指令地址 )。
11.8086系统可访问

的内存空间范围是(B.00000H~FFFFFH )。
12.8086的I/O地址空间采用16位数寻址时,可访问的端门数容量为( C.64KB )。
13.8086最大和最小工作方式的主要差别是( D.单处理器与多处理器的不同)。
14.寄存器间接寻址方式中,要寻找的操作数位于( B.内存单元 )中。
15.下列指令中正确的是( C.MOV AL,CL )。
16.下列指令中错误的是( C.SRL AX,2 )。
17.设(SP)=1010H,执行POP AX后,SP中的内容为( B.1012H )。
18.给定(AL)=80H,(CL)=02H,指令SHR AL,CL执行后的结果是( C.(AL)=20H )。
19.将AX清零并使CF位清零,下面指令错误的是( A.SUB AX,BX )。
20.汇编语言程序中可执行的指令位于( C.代码段 )中。
21.以下内容不是标号和变量属性的是( B.地址属性 )。
22.DOS功能调用中采用屏幕显示单个字符,其值保存在( C.DL )寄存器。
23.DOS功能调用中,从键盘读取一个字符并回显的是( A.01H )。
24.循环程序设计中,要考虑的核心问题是( D.修改循环控制参数 )。
25.对于宏指令和子程序,下列说法不正确的是( D.宏指令在执行时要保护和恢复现场)。
26.微机中地址总线的作用是(C.指定存储单元和I/O接口电路地址 )。
27.微机中使用总线结构便于增减外设,同时可以(C.减少信息传输线条数 )。
28.可将微处理器、内存储器及I/O接口连接起来的总线是(C.系统总线 )。
29.CPU与计算机的高速外设进行信息传输采用的总线是(D.外部设备总线)。
30.要求传送64位数据信息,应选用的总线是( C.PCI )。
31.以下不属于USB主要特点的是(D.可并行处理 )。
32.存储器的主要作用是(D.存放数据和程序
33.以下存储器中,CPU不能直接访问的是( D.辅存 )。
34.以下属于DRAM特点的是( C.信息需定时刷新 )。
35.某存储器容量为64K x 16,该存储器的地址线和数据线条数分别为(C.16,16 )。
36.采用虚拟存储器的目的是( C.扩大主存的存储空间 )。
37.CPU对8255A执行按位置位/复位操作时,写入的端口地址是( D.控制口 )。
38.8255A的PB口有(B.2 )种工作方式?
二.填空题
1.微处理器是指_CPU_;微型计算机以_ CPU _为核心,配置_内存和I/O接口_构成;其特点是_(1)功能强 (2)可靠性高 (3)价格低 (4)适应性强 (5)体积小 (6)维护方便_。P8 P5
2.主存容量是指_RAM和ROM总和_;它是衡量微型计算机_计算机数据处理_能力的一个重要指标;构成主存的器件通常采用_DRAM和PROM半导体器件_。P5 P9
3.系统总线是_CPU与其他部件之间传送数据、地址和控制信息_的公共通道;根据传送内容的不同可分成_数据、地址、控制_3种总线。P9
4.计算机中的数据可分为_数值型和非数值型_两类,前者的

作用是_表示数值大小,进行算术运算等处理操作_;后者的作用是_表示字符编码,在计算机中描述某种特定的信息_。P12
5.机器数是指_数及其符号在机器中加以表示的数值化_;机器数的表示应考虑_机器数的范围、机器数的符号、机器数中小数点位置_3个因素。P15 P16
6.ASCII码可以表示_128_种字符,其中起控制作用的称为_功能码_;供书写程序和描述命令使用的称为_信息码_。P18 P19
1.8086的内部结构由_EU_和_BIU_组成,前者功能是_执行指令_,后者功能是_总线操作_。P24 P26
2.8086取指令时,会选取_CS_作为段基值,再加上由_IP_提供的偏移地址形成20位物理地址。
3.8086有两种外部中断请求线,它们分别是_INTR_和_NMI_。P32
4.8086的标志寄存器共有_9_个标志位,分为_6_个_状态_标志位和_3_个_控制_标志位。P28
5.8086为访问1MB内存空间,将存储器进行_分段_管理;其_物理_地址是唯一的;偏移地址是指_相对段基地址的偏移量_;逻辑地址常用于_程序中_。P29 P20 P34 P35
6.逻辑地址为1000H:0230H时,其物理地址是_10230H_,段地址是_1000H_,偏移量是_0230H_。
7.时钟周期是指_CPU基本时间计量单位_,总线周期是指_一次总线操作时间_,总线操作是指_CPU经外部总线对存储器或I/O端口进行一次信息输入和输出的过程_。P37
8.8086工作在最大方式时CPU引脚MN/-MX应接_地_;最大和最小工作方式的应用场合分别是_多处理器和单处理器系统_。P38 P39
1.计算机指令通常由_操作码字段_和_操作数字段_两部分组成;指令对数据操作时.按照数据的存放位置可分为_立即数、寄存器操作数、存储器操作数_。
2.寻址的含义是指_寻找操作数的过程_;8086指令系统的寻址方式按照大类可分为_与操作数有关的寻址方式、与I/O端口有关的寻址方式_;其中寻址速度最快的是_立即数寻址_。P54~P57
3.指令MOV AX,ES:[BX+O1OOH]中,源操作数位于_物理地址为ES*10H+BX+0100H的存储单元_;读取的是_附加数据ES_段的存储单元内容。
4.堆栈是一个特殊的_存储器区域_,其操作是以_2字节单元_为单位按照__先进后出_原则来处理;采用_SP_指向栈顶地址,入栈时地址变化为_SP<=(SP)-2_。P57
5.I/O端口的寻址有_直接端口寻址和间接端口寻址_两种方式;采用8位数端口地址(直接端口寻址)时,可访问的端口地址为_0~255_;采用16位数端口地址(间接端口寻址)时,可访问的端口地址为_0~65535_。P57~ P58
1.汇编语言是一种面向_CPU指令系统_的程序设计语言,采用_指令助记符_表示操作码和操作数,用_符号地址_表示操作数地址。P82
2.汇编语言的语句可由_名字、操作符、操作数、注释_四部分组成;其中_操作符_是必须具备的。P83
3.机器指令是指_

发送给CPU的命令_,在运行时由_CPU_执行;伪指令是_发送给汇编程序的命令_,在汇编过程中由_汇编程序_进行处理;宏指令是指_代表一段源程序_,通常用于_经常用到的一个程序段_场合。P87、P107
4.子程序的基本结构包括_子程序说明、现场保护及恢复、子程序体、子程序返回_等几个部分;子程序的参数传递有_寄存器、堆栈、存储器_等方法。P104、P105
5.DOS功能调用可完成对_完成对文件、设备、内存_的管理;BIOS的主要功能是_外设的控制;如系统加电自检、引导装入及对键盘、磁盘、显示器、打印机、异步串行通信口等的控制_。
1.总线是微机系统中_多个部件之间公用的_一组连线,是系统中各个部件_信息交换的_公共通道,由它构成_芯片、插件或系统之间的_标准信息通路。P116
2.微机总线一般分为_内部总线、系统总线和外部总线_三类。用于插件板一级互连的是_系统总线_;用于设备一级互连的是_外部总线_。P116~117
3.总线宽度是指_可同时传送的二进制数据的位数_;数据传输率是指_在单位时间内总线上可传送的数据总量_。P120
4.AGP总线是一种_高速图形接口局部总线标准_;主要用于_高速视频或高品质画面的显示_场合。P132
https://www.doczj.com/doc/6116631078.html,B总线是一种_支持即插即用的新型串行_接口;其主要特点是_使用方便、速度加快、连接灵活、独立供电、支持多媒体_。P133~134
6.IEEE1394是一种_新型的高速串行_总线。主要应用于_超过100Kbit/s的硬盘和视频设备_。P134
1.存储容量是指_二进制信息总量_;容量越大,能存储的_二进制信息_越多,系统的处理能力就_越强_。P144
2.RAM的特点是_通过指令可随机地对存储单元进行访问_;根据存储原理可分为_静态RAM_和_动态RAM_,其中要求定时对其进行刷新的是_动态RAM_。P148
3.Cache是一种_高速小容量_的存储器,位于_CPU_和_主存_之间,用来存放_CPU正在使用的指令和数据_;使用Cache的目的是_提高CPU访问存储器的存取速度,减少处理器的等待时间_。P144 P165
4.虚拟存储器是以_存储器访问局限性_为基础,建立在_主存-辅存_物理体系结构上的_主存与辅存之间的数据交换_技术。P167
5.计算机中采用_主存-辅存和Cache-主存_两个存储层次,来解决_存储器的速度、容量和价格_之间的矛盾。P146
1.接口是指_外设与CPU通信的控制部件_,是_CPU与外设间传递信息的_中转站。P172
2.I/O接口电路位于_总线和外部设备_之间,其作用是_信息转换和数据传递_;经接口电路传输的数据类别有_数据信息、控制信息、状态信息_。P172、P175
3.I/O端口地址常用的编址方式有_I/O端口与内存统一编址和I/O端口独立编址_两种;前者的特点是_(P176)_;后者的特点是_(P176

)_。P176
4.中断方式进行数据传送,可实现_CPU与外设_并行工作,提高了_CPU_的工作效率。中断传送方式多适用于_小批量慢速数据输入/输出设备传送_场合。P181
5.DMA方式是在_内存与外设_间开辟专用的数据通道,在_DMA控制器_控制下直接进行数据传送而不必通过CPU。P182
1.中断是指_(P200)_;实现中断功能的控制逻辑称为_中断系统_。P200
2.中断源是指_引起中断的设备或事件_;按照CPU与中断源的位置可分为_内部中断和外部中断_。P201
3.CPU内部运算产生的中断主要有_除法出错、运算溢出和程序调试中设置断点_。P201
4.中断源的识别通常有_查询中断和矢量中断_两种方法;前者的特点是_多个中断源公用一个中断入口服务程序,通过执行一段查询程序,确定引起中断的中断源状态;然后做相应的中断处理_;后者的特点是_每个中断源对应一个中断服务入口地址,由中断向量来指示中断服务程序入口地址_。P202
5.中断向量是_中断服务程序的入口地址_;存放中断向量的存储区称为_中断向量表_。P208
6.8086中断系统可处理_256_种不同的中断,对应中断类型码为_0~255_,每个中断类型码与一个_中断_相对应,每个中断向量需占用_4_个字节单元;两个高字节单元存放_中断入口段地址_,两个低字节单元存放_中断入口偏移地址_。P206
1.微机和外设通信的并行传输是指_数据的各位同时传送_;并行接口的特点是_(P226 10.1.2)_;常用于_近距离_场合。P225~P226
2.从并行接口的电路结构来看,并行接口有_输入接口_和_输出接口_之分。P226
3.8255A有两种命令字,一种是_工作方式_命令字,另一种是_C口位操作_命令字。P229
4.8253A内部有_24_个对外输入/输出端口,有3种工作方式,方式0称为_基本I/O工作方式_,方式1称为_选通I/O工作方式_,方式2称为_选通双向总线I/O方式_。P232~P235
三、判断题
1.计算机中带符号数采用补码表示的目的是为了简化机器数的运算。√
2.计算机中数据的表示范围不受计算机字长的限制。×
3.计算机地址总线的宽度决定了内存容量的大小。√
4.计算机键盘输入的各类符号在计算机内部均表示为ASCII码。×
1.IP中存放的是正在执行的指令偏移地址。×
2.从内存单元偶地址开始存放的数据称为规则字。√
3.EU执行算术和逻辑运算后的结果特征可由控制标志位反映出来。×
4.指令执行中插入TI,和TW是为了解决CPU与外设之间的速度差异。×
5.总线操作中第1个时钟周期通常是取指周期。×
6.8086系统复位后重新启动时从内存地址FFFF0H处开始执行。√
1.伪指令是在汇编中用于管理和控制计算机相关功能的指令。×
3.宏指令的引入是为了增加汇编程序的功能。√


4.多重循环的内循环要完整地包含在外循环中,可嵌套和并列。√
5.子程序结构缩短了程序的长度,节省了程序的存储空间。√
1.SRAM比DRAM电路简单,集成度高,功耗低。× )
2.Cache的存取速度比主存快,但比CPU内部寄存器慢。( √ )
3.辅存与主存的相比,其特点是容量大,速度快。( × )
4.CPU可直接访问主存和辅存。( × )

相关主题
文本预览
相关文档 最新文档