当前位置:文档之家› (完整版)数字电路基础考试题(附参考答案)(可编辑修改word版)

(完整版)数字电路基础考试题(附参考答案)(可编辑修改word版)

(完整版)数字电路基础考试题(附参考答案)(可编辑修改word版)
(完整版)数字电路基础考试题(附参考答案)(可编辑修改word版)

数字电子技术-考试复习题一、单项选择题

1.(195)H表示( D )。

(a) 二进制数(b) 十进制数

(c)八进制数(d) 十六进制数

2.在TTL 门电路中,能实现“线与”的门电路是( B )

(a)与非门(b) 集电极开路门

(c) 或非门(d) 或非门

3.用不同数制的数字来表示2007,位数

11.十进制数24 转换为二进制数,结果为。

(a)10100 (b)10010 (c)01100 (d)11000

12.(a) 13.(c) 14.(c) 15.(d)

最少的是。

(a)十六进制数(b) 十进制数(c) 八进制数(d) 二进制数

4.十进制数36 转换为十六进制数,结果

12.

( )D,。

(275)

O

=

为。(a)275 (b) 629 (c) (a)26 (b)24(c)2750 (d) 2200

22 (d)20 13.三态门的第三态是。

5.8421BCD 码10000111 表示的十进制

数是。

(a)131 (b)103 (c)87 (d)13

6.A/D 转换输出的二进制代码位数越多,其转换精度()

(a)越高(b) 越低(c)

不变(d) 无法确定

7.下列逻辑表示式正确的是()

(a)低电平(b)高电平(c)高阻(d)任意电平

14.具有8 个触发器的二进制异步计数器最多可能有种状态。

(a)8 (b)128 (c)256 (d)512

15.“或非”逻辑运算结果为“0”的条件是该或项的变量。

(a)全部输入“0”(b)全部输入“1”

(a) A +B +AB = 1 (b)(c)任一个输入“0”(d)A +AB =A +B

(c) AB +AB =AB +AB AB =A +B (d)

任一个输入“1”

16.当TTL 门电路输入端对地接电阻

R=10k Ω时,相当于此端。

8.下列电路中,属于时序逻辑电路的是( ).

(a)数据选择器(b) 编码器

(c) 计数器(d) 译码器

9.由8 位寄存器组成的扭环移位寄存器可以构成进制计数器。

(a) 4 (b) 8

(c) 16 (d) 无法确定

10.555 集成定时器构成的单稳态触发器,其暂态时间t W≈。(a) 0.7RC (b) RC (c)

1.1RC (d) 1.4RC

(a)接逻辑“1” (b) 接逻辑“0”

(c)接0.4V 电压(d) 逻辑不定

17.若干个三态逻辑门的输出

端连接在一起,能实现的逻辑功

能是。

(a)线与(b) 无法确定

(c) 数据驱动(d) 分时传送数据

18.一个3 输入表决电路,只

有 3 个输入都为0,输出才为1,

则该电路的逻辑关系

是。

(a)与(b) 或(c) 或非(d) 与非

19.如要将一个最大幅度为

5.1V 的模拟信号转换为数字信号,

要求输入每变化20mV,输出信

号的最低位(LSB)发生变化,应选

位ADC。()。

(d)12 (a) 6 (b) 8 (c) 10

(a)AB + C (b)A(B + C) (c)

20.要获得32K×8 RAM,需用用4K×4 的RAM 片。

21.195 表示。

(a) 二进制数(b) 十进制数A(B + C)

二、填空

(d)ABC

(c)八进制数(d) 十六进制数

22.十进制数24 转换为二进制数,结果为。

1.数制转换

1514 )D。

2.已知逻辑函数

(5EA)

H

=(

F 的反函数

(a) 10100 (b) 11000

(c) 01100 (d)10010

23.十进制数89 对应的8421BCD 码为。

F =A +B(C +D ) ,则该函数 F =

A(B +CD) 。

(a) 00100100 (b) 00011000

(c) 10001001 (d) 00101000

24.十进制数36 转换为十六进制数,结果为。

(a) 26 (b) 24

(c) 22 (d) 20

25.若将一个正弦波电压信号转换成同频率的矩形波,应采用 d 。

(a)计数器(b)多谐振

3.TTL 与非门的开门电阻为2000 。

4. D 触发器的的特征方程为Q n+1= D 。

5.已知逻辑函数F =AB +BC ,该函数的最小项表达式为 F =ABC +ABC +ABC

荡器。

(c)单稳态触发器(d)施密特

触发器

26.A/D 转换输出的二进制代码位数越多,其转换精度。

(a)越高(b) 越低(c)

不变(d) 无法确定

27.三态门的第三态是( )。

(a) 低电平(b) 高电平(c) 高阻

(d)以上都不是

28.“或非”逻辑运算结果为“0”的条

件是该或项的变量( )。

(a) 全部输入“0”(b) 全部输

入“1”

(c) 任一个输入“0”(d) 任一个

输入“1”

29.两个开关控制一盏灯,用A 和B 为1

表示相应开关为闭合状态,如果只有两个开

关都闭合时灯才不亮,则该电路的逻辑关系

为()。

(a) 同或(b) 或非(c)

异或(d) 与非

30.如果F = A + B + C ,那么,F =

6.一片8 位DAC 的最小输出电压增量为0.02V,当输入为11001011 时,输出电压U O 为 4.06 。

7.组合电路的基本单元是逻辑门

,时序电路的基本单元是触发器。

8.输出仅与电路储存状态的时序电路称为Moore 型电路。

9.要扩展成8K?8 RAM,需用用512?4 的RAM 32 片。

10.所谓组合逻辑电路是指:在任何时刻,逻辑电路的输出状态只取决于电路各

输入的组合,而与电路过去的状态无关。

11.最基本的三种逻辑运算是、和。

12.7 的8421 BCD 码是0111 。13.D 触发器的的特征方程为。

14.在两个开关A 和B 控制一个电灯L 的电路中,当两个开关都断开时灯亮,则实现的逻辑函数式为(a+b)‘ 。

15.CMOS 逻辑电路中,若V DD=10V,

则输出低电平U OL为0 ,输出高电平U OH

为 10 。

18. 与逐次逼近型 ADC 比较,双积分型

ADC 转换速度 慢 , 抗干扰能力强 。

L =∑

m (2,3,4,5,9)+∑

d (10,11,12,13)

知识点:卡诺图法化简,参考教材 P27-28

19. 按照数据写入的方式,ROM 可分为掩膜 ROM 、 PROM 、 3. F = X ( X + Y )(Y + X ) + ( X + Y )W + XY EPROM 、和 E2 PROM 等 四类。

20. A/D 转换器的最小分辨电压为 U ?,则它的输出 D n 为 . [u I /U ?]、 ,最大的输入电压 U Imax 为 (2n – 1) U ? 。

21. 将二进制数 1011110 转换为十六进制

数为 5E 。

22. 用卡诺图化简逻辑函数,化简结果一

般是最简的 YUHUO 式。

23.2010 个 1 连续异或的结果是 0 。 24. 函数 F = AB + C 的与非表达式为

ABC

25. JK 触 发 器 的 特 征 表 达 式 为

Q n +1 = JQ n + KQ n

知识点:逻辑函数化简,参考教材 P29-30

五、电路如题 5 图所示。集成定时器 555 的

功能如表 1 所示。

1、分析 S 未按下时电路的工作状态。u 0

处于高电平还是低电平?电路状态是否可以保持稳定? 2、若 C =10μF ,按一下启动按钮 S ,当

要求输出脉宽 t w =10S 时,计算 R 值。

3、 若 C = 0.1μF ,要求暂稳时间 t w =5mS 时求 R 值。此时若将 C 改为 1μF (R 不变),则时间 t w 又为多少?

26. 26. A ⊕ A = 1

, A ⊕ A =

27. 译码器、编码器属于 逻辑电路,计数器、寄存器属于 逻辑电路。

28. CMOS 逻辑电路中,若 V DD =5V , 电路的噪声容限 U N 可达 5 v 。 29. 要扩展成 8K ?8 RAM ,需用用 1K ?4 的 RAM 16 片。 30. 写出 F = A B C + BC + AC 最小项标准式为 。

5 图

知识点: 555 定时器,参考教材 P165-168

表 1

555 功能表

TH

TR

R D

OUT DIS ×

×

L L 导通 H L 导通

H 不变 不变 ×

H

H

截止

三、化简逻辑函数

1、用代数法化简

L = AB + AB + AB

知识点:代数法化简,参考教材 P26-27

2、用卡诺图化简

六、十字路口的交通灯规定红

灯停,绿灯行,黄灯要注意(即黄灯一亮,未过停车线的车辆也须停车)。若以变量A、B、

C 分别表示红、

黄、绿灯的状态,且以灯亮为1,灯灭为0,用L 表示停车

与否,且以停车为1,通行为0。规定任何时刻有且仅有一个灯亮。列出真值表,写出交通停车逻辑函数表达式。

2

知识点:逻辑电路设计,参考教材 P81-100

七、逻辑电路如 5 图所示,设各触发器的初始状态为“0”态,要求:

1、写出各触发器的激励方程。

2、列出电路的状态转换表。

3、画出电路的状态转换图。

4、画出Q 0 、Q 1 的波形图(至少 4 个

时钟脉冲)。

5、说明电路的逻辑功能。

4、画出Q 0 、Q 1 的波形图(至少 4 个

时钟脉冲)。

5、说明电路的逻辑功能。

Q 1

题 5 图

题 5 图

知识点:集成触发器,参考教材 P125-135

八、写出题 3 图所示电路的表达式,并列出真值表,说明电路的逻辑功能。

Q 1

P126-136

一、单项选择题

知识点: 集成触发器状态转换及逻辑功 能 , 参 考 教 材

参考答案

1. (d) 2. (b) 3. (a) 4.

(b)

5.

(c)

6.(a) 7. (b) 8.(c )

9. (c) 10. (c) 11. (d) 12. (a) 13. (c) 14. (c) 15. (d)

16. (a)

17. (d)

18.( c ) 19. (b) 题 3 图

0. (b) 21. (d) 22. (b)

23. (c) 24. (b) 25. (d)

26.(a)

27. (c)

28.(d ) 29. (b) 30. (b)

知识点:组合电路的分析和设计,参考教材 P83-86

二、填空

九、化简逻辑函数

L = ( AB + BC ) + (BC + AB ) 1.1514;2. A (B + CD ) ;3.2000Ω;4. 知识点:逻辑函数化简,参考教材 P25-30 Q n +1 = D 5. F = ABC + ABC + ABC ;

十、逻辑电路如 5 图所示,设各触发器的初

始状态为“0”态,要求:

1、写出各触发器的激励方程。 6. 4.06V ;7. 逻辑门、触发器;8.状态; 9. 32; 10. 输入,过去的状态

11.s 与、或、非;12.0111;13. Q n +1 = D ;

2、列出电路的状态转换表。

3、画出电路的状态转换图。

14. A + B ; 15.0V, 10V ;16. 4.06V ;17.

1

.

Q 0 CP C Q

K J Q

C Q

K J Q 1

.

Q 0 CP

C Q

K J Q

C Q

K J Q

W 逻辑门、触发器;18.低,强; 19. 掩膜ROM 、 PROM 、EPROM 、E 2PROM ; 20. [u I /U ?]、(2n – 1)

U ?

21.5E ;22.与或式;23.0;24. ABC ;

R = t W 1.1C 3、

t

= 10 1.1?10 ?10-6

5 ?10-3

= 910k Ω R = W

= = 45.5k Ω ,

25. Q n +1 = JQ n + KQ n ;26. 1,0;27.组合,

1.1C 1.1? 0.1?10-6

时 序 ; 28. 5V ;

29. 16 ; 30.

F = A B C + ABC + ABC + ABC + ABC

t =

1.1RC = 1.1? 45.5 ?103 ?1?10-6 ≈ 50mS

三、 1、 L = A + B

3、 L = XY

2、 L = B C + BC + ACD

四、 1、写出逻辑表达式,并进行化简和变换。

Z 1 = AB Z 2 = AAB Z 3 = BAB

S = Z 2 Z 3 = Z 2 + Z 3 = AAB + BAB

= A ( A + B ) + B ( A + B ) = AB + BA = A ⊕ B

C = Z 1 = AB

3、电路功能:半加器。

五、1、S 未闭合时,u TR =V CC ,若输出为低电平,放电管导通,u TH =0V ,根据 555 的功能表知输出保持低电平;若输出为高电平, 放电管截至,C 充电,u TH =U C 上升,当 u TH ≥ 2/3 V CC 时,输出跃变为低电平,同时放电管导通,使 u TH =0V 。综上所述,u O 处于低电平, 电路状态可保持稳定。

2、

t W = 1.1RC

相关主题
文本预览
相关文档 最新文档