当前位置:文档之家› 数电练习题

数电练习题

数电练习题
数电练习题

一、填空题请在每小题的空格中填上正确答案。错填、不填均无分。

4.十进制数72用二进制表示为,用时8421BCD码表示为。二进制数111101用十进制表示为

5. 数制转换: (8F)16 = ( )10= ( )2 = ( )8。

(3EC)H = ( )D,(2003) D = ()B = ( )O。

6. 有一数码10010011,作为自然二进制数时,它相当于十进制数147,作为8421BCD码时,它相当于十

进制数93 。

11.逻辑关系有五种表示方法,其中四种是、、、。

12、表示逻辑函数功能的常用方法有_________、_________卡诺图等。

13.逻辑函数有四种表示方法,它们分别是()、()、()和()。

14.描述逻辑函数各个变量取值组合和函数值对应关系的表格叫________。

15.将2004个“1”异或起来得到的结果是()。

(二)

3. 在TTL门电路的一个输入端与地之间接一个10KΩ电阻,则相当于在该输入端输入高电平;

4.TTL与非门多余未用的输入端的处理方法通常

有,,,

5、COM逻辑门是极型门电路,而TTL逻辑门是极型门电路。

6、与TTL电路相比,COM电路具有功耗、结构更为、便于集成等优点。

7.在CMOS门电路的输入端与电源之间接一个1KΩ电阻,相当于在该输入端输入高电平。

8.TTL电路的电源电压为 5 V, CMOS电路的电源电压为3~18 V 。

9、OC门的输出端可并联使用,实现________功能;三态门可用来实现______________。

10.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。

13、为使F=A ,则B应为何值(高电平或低电平)?

D C B A D C A B ++++)()(

14、指出图中各TTL 门电路的输出是什么状态(高电平、低电平、高阻)?

(三)

1.函数Y=AB+AC 的最小项表达式为________。

2. 已知某函数??

?

??+??? ??++=D C AB D C A B F ,

该函数的反函数F = 3. 如果对键盘上108个符号进行二进制编码,则至少要 7 位二进制数码。 4、逻辑函数的化简方法有_________和____________。

5.写出函数Z=ABC+BCD 的对偶式Z ’= 反函数Z= (四)

1.组合电路的特点是 。

2、组合电路由________________构成,它的输出只取决于 _________________而与原状态无关。

3、不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。

4、译码器,输入的是___________输出的是___________。

5、一个4选1的数据选择器,应具有_____个地址输入端______个数据输入端。

6.8-3线编码器有 个输入端,有 个输出端,某一时刻只能有 个输入端为有效电平。 2100

1234567应为 10111111 。

8.欲使译码器 74LS138完成数据分配的功能,其使能端ST A 接输入数据D ,而B ST 应接 ,C ST 应接 .

8、译码器,输入的是_二进制码_输出的是_二进制码对应的信息_。

9.试列举三种常用的组合电路: 、 、 。 12、移位寄存器不但可_实现数据的寄存_ ,而且还能对数据进行 _串行移位_。 10.3线-8线译码器74LS138处于译码状态时,当输入A2A1A0=001时,输出

=________。

11.能够将1个输入数据,根据需要传送到n 个输出端的任何一个输出端的电路叫________。

12.共阴LED 数码管应与输出 电平有效的译码器匹配,而共阳LED 数码管应与输出 电平有效的译码器匹配。 (五)

1、通常将具有两种不同稳定状态,且能在外信号作用下在两种状态间转换的电路称为 触发器

1、时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。

2、数字电路按照是否有记忆功能通常可分为两类:、。

3、时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。

1.半导体存储器主要分成两大类:、。

2、存储器的容量用和乘积表示。

3、只读存储器是用来存放固定不变的进制数码,在正常工作时,只能存储代码,而不能存储代码。当失去电源后,其信息代码不会。

4、随机存取存储器中的信息代码随时可按指定地址进行或,但失去电源后,所存储的代码将会全部。

5. 一个10位地址码、8位输出的ROM,其存储容量为8K或213。

6.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有11根地址线,有16根数据读出线。

7.已知Intel2114是1K* 4位的RAM集成电路芯片,它有地址线()条,数据线()条。

3.单稳态触发器常用的用途有:、。(九)

1、数/模转换器是将进制数字量转化成信号输出。

2、R-2R倒T形电阻网络的D/A转换器,其电阻网络中各节点对地的等效电阻为。

3、A/D转换器对模拟信号进行的四个过程为、、和。

4.模/数转换器(ADC)两个最重要的指标是转换精度和________。

二、单项选择题(本大题共15小题,每小题2分,共30分)

在每小题列出的选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。

(一)

1、一个有四个班级委员,如果开班委会,必须这四个班委委员全部同意才能召开,其逻辑关系属于()

逻辑

A. 与

B. 或

C. 非

2、正逻辑与门相当于负逻辑()。

A. 与门

B. 或门

C. 非门

A .8位

B .7位

C .9位

D .6位 4、是8421BCD 码的是( )。 A 、1010 B 、0101 C 、1100 D 、1101 5.(D8)16的8421BCD 码之值为( )。 A.001000010110 B.208 C.216 D.11011000

6、下列四个数中,最大的数是( B ) A 、(AF )16

B 、(001010000010)8421BCD

C 、(10100000)2

D 、(198)10

7. 逻辑函数的表示方法中具有唯一性的是 。

A .真值表 B.表达式 C.逻辑图 D.卡诺图 8.下列各组数中,是8进制的是( )

A .27452

B .63957

C .47EF8

D .37481 9、正逻辑是指( )。

A 高电平用1表示,低电平用0表示。

B 高电平用0表示,低电平用1表示。

C 高电平、低电平均用1表示或用0表示。 (二)

1.将TTL 与非门作非门使用,则多余输入端应做________处理。( )

A .全部接高电平

B .部分接高电平,部分接地

C .全部接地

D .部分接地,部分悬空 2.CMOS 数字集成电路与TTL 数字集成电路相比突出的优点是 。

A.微功耗

B.高速度

C.高抗干扰能力

D.电源范围宽

3.一只四输入端或非门,使其输出为1的输入变量取值组合有________种。( )

A .15

B .8

C .7

D .1

4.将TTL 与非门作非门使用,则多余输入端应做________处理。( )

A .全部接高电平

B .部分接高电平,部分接地

C .全部接地

D .部分接地,部分悬空

5、TTL 与非门的电源电压值和输出电压的高、低电平值依次为( )。 A 5V 、3.6V 、0.3V B 10V 、3.6V 、0.3V C 5V 、1.4V 、0.3V

6、采用OC 门(集电极开路门)主要解决了( )。

A TTL 与非门不能相“与”的问题

B TTL 与非门不能“线与”的问题

C TTL 与非门不能相“或”的问题

7、二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式Y= ( )。

A 、A

B B 、AB

C 、B A +

D 、A+B

8、比较两个一位二进制数A 和B,当A=B 时输出F=1,则F 的表达式是( )。

A 、F=A

B B 、B A F =

C 、B A

D 、F=A ⊙B 9、下列关于异或运算的式子中,不正确的是( B ) A 、A ⊕A=0 B 、1=⊕A A

10、下列门电路属于双极型的是( A ) A 、OC 门 B 、PMOS

C 、NMOS

D 、CMOS

(三)

A B A F = B AB F = C B A F +=

3、若一个逻辑函数有三个变量组成,则最小项的个数共有( )。 A 3 B 4 C 8

4、一直逻辑函数C B B A F +=,则它的“与非—与非”表达式为( )。 A C B B A + B C B B A C C B B A

5、已知函数F=A+B ,则它的反函数表达式为( )。 B A B A

7、逻辑函数F(A,B,C) = AB+B C+C A 的最小项标准式为( )。

A 、F(A,B,C)=∑m(0,2,4)

B 、F(A,B,C)=∑m(1,5,6,7)

C 、F(A,B,C)=∑m (0,2,3,4)

D 、F(A,B,C)=∑m(3,4,6,7) 8.函数D A C B A F ++?=的反函数之最简或与式是( )。

A.D A C A AB ++

B.)D A )(C B A (+++

C.D A C B A +

D.)D A )(C B A (+++

9.函数F=AB+BC ,使F=1的输入ABC 组合为( )

A .ABC=000

B .ABC=010

C .ABC=101

D .ABC=110

(四)

1、组合逻辑电路的输出取决于( )。

A 当时的输入信号

B 原来的输出信号

C 当时的输入信号和原来的输出信号 2、组合逻辑电路的分析是指( )。

A 已知逻辑图,求解逻辑表达式的过程

B 已知真值表,求解逻辑功能的过程

C 已知逻辑图,求解逻辑功能的过程

3、组合逻辑电路的设计是指( )。

A 已知逻辑要求,求解逻辑表达式并画逻辑图的过程

B 已知逻辑要求,列真值表的过程

C 已知逻辑图,求解逻辑功能的过程

4、在编码器和译码器中,输出是二进制代码的电路是( )

A 编码器

B 译码器

C 编码器和译码器 5、七段数码显示译码器电路的输出端的个数为( )。

A 8个

B 7个

C 16个 6、全加器是指( )。

A 两个同位的二进制数相加

B 不带进位的两个同位的二进制数相加

C 两个同位的二进制数及来自

低位的进位三者相加

器实现1A F =,则D 0D 1D 2D 3的取值为( )。

A D0=D1=1 D2=D3=0

B D0=D3=0 D1=D2=1

C D0=D1=D2=D3=1 8、组合电路( )。

A 可能出现竞争冒险

B 一定出现竞争冒险

C 在输入信号状态改变时可能出现竞争冒险 9、欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( )。 A 、5 B 、6 C 、8

D 、43

10、设某函数的表达式F=A+B,若用四选一数据选择器来设计,则数据端D 0D 1D 2D 3的状态是( )。(设A 为高位)

A 、0111

B 、1000

C 、1010

D 、0101

11、欲实现一个三变量组合逻辑函数,应选用的电路芯片是( )。 A. 编码器 B. 数据比较器 C.数据选择器 12.下列电路中,不属于组合逻辑电路的是( )

A .译码器

B .全加器

C .寄存器

D .编码器 (五)

1、由与非门构成的基本RS 触发器,当1S 0,R ==时,则有( )。 A. Q=1 B. Q=0 C. 0Q =

2、由或非门构成的基本RS 触发器,当R=1,S=0时,则有( )。 A. Q=0 B. Q=1 C. 0Q =

3、D 触发器的特性方程是( )。

A D n =+1

Q B n n DQ Q =+1 C n Q D ⊕

4、JK 触发器的特性方程是( )。

A n n Q J +=+n 1

Q K Q

B n n KQ J +=+n 1Q Q

C n n Q K J +=+n 1Q Q

5、仅具有“置0”“置1”功能的触发器是( )。

A JK 触发器

B D 触发器

C RS 触发器 6、仅具有“保持”“翻转”功能的触发器是( )。

A JK 触发器

B T 触发器

C

D 触发器 7、仅具有“翻转”功能的触发器是( )。

A JK 触发器

B T ’触发器

C

D 触发器

8、具有“保持”“置0”“置1”“翻转”功能的触发器是( )。

A JK 触发器

B T 触发器

C

D 触发器

9、正边沿D 触发器,在时钟脉冲CP 正边沿到来前D=1,而CP 正边沿后D 变为0,则CP 正边沿后触发器的状态为( )。

A. Q=0

B. Q=1

C. 1Q =

10.欲使边沿D 触发器变成T 触发器,则只要使( )。

A.T=1

B.D=n

Q C.D=T n Q ⊕ D.T=0

11、对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为(A )

A 、RS=X0

B 、RS=0X

C 、RS=X1

D 、RS=1X

12.存在一次变化问题的触发器是( )

C.主从JK触发器D.边沿JK触发器

13、一个T触发器,在T=1时,加上时钟脉冲,则触发器()。

A、保持原态

B、置0

C、置1

D、翻转

14.4个维持阻塞D触发器,可以存储位二进制数

(a)4 (b)8 (c)16

15. 下列触发器中,没有约束条件的是。

A.基本RS触发器

B.主从RS触发器

C.同步RS触发器

D.边沿D触发器

(六)

1、构成时序逻辑电路的单元电路是()。

A 门电路

B 触发器 C门电路和触发器

2.同步时序电路和异步时序电路比较,其差异在于后者。

A.没有触发器

B.没有统一的时钟脉冲控制

C.没有稳定状态

D.输出只与内部状态有关

3、通常寄存器应具有的功能为()。

A 存数和取数

B 清零和置数

C 两者皆有

4、通常计数器应具有的功能为()。

A 存数和取数

B 清零、置数、累计CP的个数

C 两者皆有

5、在移位寄存器中采用并行输出比串行输出()。

A、快

B、慢

C、一样快

D、不确定

6、用触发器设计一个24进制的计数器,至少需要( )个触发器。

A、3

B、4

C、6

D、5

7.现欲将一个数据串延时4个CP的时间,则最简单的办法采用( )。

A.一个单稳触发器

B.4位移位寄存器

C.模4计数器

D.一个多谐振荡器

8.一个4位的二进制加计数器,由0000状态开始,经过25个时钟脉冲后,此计数器的状态为( ) A.1100 B.1000

C.1001 D.1010

9.想将一组并行输入的数据转换成串行输出,可选用的电路为:

(a)移位寄存器(b)计数器(c)数据比较器

(七)

1.一个5位地址码、8位输出的ROM,其存储单元的个数( )

A.48 B.64

C.40 D.256

2、信息可随时写入或读出,断电后信息立即全部消失的存储器是()。

A ROM

B RAM

C PROM

3、只能读出不能写入,但信息科永久保存的存储器是()。

A ROM

B RAM

C EPROM

4、有6条地址线和8条数据线的存储器的存储容量是()。

A 26×8

B 6×8

C 68×1

5.PAL 是一种________的可编程逻辑器件。( )

A .与阵列可编程、或阵列固定

B .与阵列固定、或阵列可编程

C .与、或阵列固定

D .与、或阵列都可编程 (八)

1、555定时器的输出状态有( )。

A 高祖状态

B 0和1状态

C 二者皆有 2、多谐振荡电路能产生( )。

A 单一频率的正弦波

B 矩形波

C 两者皆有

3、555定时器构成的多谐振荡电路输出波形的占空比的大小取决于( )。

A 充放电电阻R 1和R 2

B 定时电容

C C 前两者

4、555定时器构成的多谐振荡电路的输出脉冲频率f 的适用范围一般是( )。

A 0.1~300kHz

B 10-6

~10-2

Hz C 106

~109

Hz

5、石英晶体构成的多谐振荡电路的振荡频率f 取决于( )。 A 石英晶体固有振荡频率 B 耦合电容 C 两者共同 6.能起定时作用的电路是( )

A .施密特触发器

B .单稳态触发器

C .多谐振荡器

D .译码器

(九)

1、DAC 的转换精度决定于( )。

A 分辨率

B 转换误差

C 分辨率和转换误差

2、n 位DAC 的分辨率可表示为( )。 A

121-n B 1

21

-n C n 21 3、ADC0809输出的是( )。

A 8位二进制码

B 10位二进制码

C 3位8421BC

D 码

4.一个四位二进制数1000B 输入到D/A 转换器后,输出为8V ,0000B 输入时输出为0V ,则0100B 输入时输出电压为( )。

A 5V

B 8V

C 4V

5.某8位D/A 转换器当输入全为1时,输出电压为5.1V ,当输入D=(00000010)2时,输出电压为( ) A .0.02V B .0.04V C .0.08V D .都不是

三、判断题

( )1.逻辑变量的取值,1比0大。

( )2.三态门的三种状态分别为:高电平、低电平、不高不低的电压。 ( )3.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

( )4.因为逻辑式A+(A+B)=B+(A+B)是成立的,所以等式两边同时减去(A+B),得A=B 也是成立的。 ( )5.因为逻辑式A+AB=A,所以B=1;又因A+AB=A ,若两边同时减去A ,则得AB=0。 ( )6.BCD 码是用四位二进制码来表示每一位十进制数的二-十进制码。 ( )7.普通TTL 与非门的输出端允许直接相连,实现线与。 ( )8. 图示所示电路的输出0F =

( )9.图示所示电路的输出B A F +=

( )10.图示所示电路的输出B A F +=

( )11.时序逻辑电路的输出状态与前一刻电路的输出状态有关,还与电路当前的输入变量组合有关。 ( )12.同步时序逻辑电路中的无效状态是由于状态表没有达到最简所造成的。

( )13.利用反馈归零法获得N 进制计数器时,若为异步置零方式,则清零的状态只是短暂的过渡状态,不能稳定而是立刻变为0状态。 ( )14.555集成定时器在正常工作时,应该将外部复位端R 接高电平。 ( )15.RAM 掉电后数据易丢失,而ROM 掉电后仍能保持数据。

( )16.D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小。 四、化简(每题5分,共10分) 1、用代数法化简下式为最简与或式。 1)C B BC C B A BCD A A F ++++=

2)C B BD ABC D BC ABD D ABC Y +++++=2= B 3)n

n

Q K Q J K J Y ++=3= 4) C C B A C B A Y 1??++++??==1 2、用卡诺图化简下式为最简与或式。

1.Y(A,B,C,D)= ∑m(0,2,4,5,6,8,9)+ ∑d(10,11,12,13,14,15)

2.D

C B ABC C AB C B A Y +++=1

;Y 1=

3.()()∑=9,8,5,2,0,,

,2

m D C B A Y ,约束条件AB +BC =0;Y 2

= 4.()()∑∑+=15,014,13,11,9,8,5,33d m Y . = 5.Y (A ,B ,C ,D )=∑(m 3,m 5,m 6,m 7,m 10)

给定约束条件为m 0+m 1+m 2+m 4+m 8=0

五、分析设计题

1.下图所示电路的逻辑功能。 n Q K K J ++=D

C C B AB ++

D B A C A BD ++CD

B AB

C

D C B C B A +++A B

F

A B

F

2、写出SI、CO的表达式,分析其功能。(4分)

3、请根据题图和题表,完成以下要求:(7分)

1)按表1栏的要求, 图中完善F1~F5的逻辑符号,并按图中的逻辑符号将F6~F7的名称填入相应位置;

2)在表2栏中填入各输出端的逻辑表达式;

3)若ABCD = 1001,将各输出值填入表3栏中。

V

4、用四选一数据选择器74LS153设计一个3变量的多数表决电路。(10分)

5、用集成二进制译码器74LS138和与非门构成全加器。(10分)

S i C i

6.已知负边沿JK触发器,J、K、CP波形如图所示。

1)画出其触发器逻辑符号。

2)写出其触发器的特征方程。

3)填出下面触发器的功能真值表。

4)根据CP、J、K波形,画出Q波形。(Q的初始状态为0)

7、四位二进制计数器CT161(74LS161)的功能表和引脚简图如图所示;请用反馈清零法设计一个九进制加法计数器,绘出电路及状态转换

5、跟据给定的i u波形,画出电路的输出0u。

8、请画出题图电路的Q 0、Q 1的输出波形,假设初始状态皆为0。 (8分)

9.写出图中所示的触发器的特征方程,并根据输入波形,画出输出波形。

10、已知电路及输入波形如图4(a )(b )所示,其中FF1是D 时钟触发器,FF2是维持-阻塞D 触发器,

根据CP 和D 的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。 (8分)

1 CP

A

CP

A Q 0

Q 1

1J C1 1K

1J C1 1K

Q 0

Q 1 1

11、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。

(10分)

12、采用异步清0法,将两片集成计数器74LS161构成60进制计数器,画出接线图。 13、已知逻辑函数F 1 ~F 4为

C B A B

D D B A D)C,B,(A,F 1++=

D C D AC C B A C B A C B A D)C,B,(A,F 2++++= D B BD A D C A D C A D)C,B,(A,F 3+++=

CD B D C B BC A C B A D)C,B,(A,F 4+++= 试用PROM 实现之,並画出相应电路。 14、试利用负边沿JK 触发器设计一个异步八进制减

法计数器。

15、某同步计数器如图

1)要求写出激励方程,状态方程。

2)写出状态转换真值表。 3)画出状态转换图。

4)判断几进制计数器,有无自启动功能。

16、用同步四位二进制计数器74161构成初始状态为0100的九进制计数器。画出状态转换图和连线图。74161的逻辑符号和功能表分别见图8和表1。

17、试用集成四位二进制计数器CT74LS161构成10进制计数器。(图中LD 为同步置数端,CR 为异步置0端,当1====CTP CTT LD CR ,输入记数脉冲时,具有计数功能。)(5分)

18、时序电路如图所示,三个触发器的K 端状态均为“1”试分析其功能设初态Q 2Q 1Q 0=011。1)写出电路的驱动方程、状态方程;2)列出状态转换表;3)分析逻辑功能;4)画出状态图;5)检查能否自启动。(10分)

4、利用负边沿T ’触发器构成异步4位二进制加法计数器,画出逻辑图,并绘出Q 0、Q 1、Q 2、Q 3的波形图(各触发器的初始状态均为0)。

CP Q0 Q1

19、画出用两片同步十进制计数器74LS160接成36进制计数器的接线图,可以附加必要的门电路。74LS160的功能表如图所示。(6`)

20、中规模同步四位二进制计数器CT161(74LS161)的功能表和引脚简图恰好别如表4.1和图4.1所示; 请用置零法设计一个七进制加法计数器,其状态转换要求如图4.2所示。

21、图为用555定时器构成的多谐振荡器,其中555定时器的功能表如下所示,试画出V C 、V O 的波形。设初始时刻V C =0。(4`)

22、如图所示的施密特触发器电路中,已知R1=10KΩ,R2=30KΩ。G1和G2为CMOS反相器,VDD=15V。

⑴试计算电路的正向阈值电压VT+、负向阈值电压VT-和回差电压ΔVT。⑵若将图给出的电压信号加到图电路的输入端,试画出电压的波形。(8`)

23、请指出下列555电路的名称。(4分)

(施密特触发器)(多谐振荡器)

24、555电路如下图所示进行连接,请说出电路的名称,并画出υc和υo波形,计算输出信号的脉宽。

电路名称:

25、已知倒T形电阻网络DAC中的反馈电阻R F=R,V REF=10V,试分别求出4位和8位DAC的最小输出电压,并说明这种DAC最小输出电压与位数的关系。

26、已知倒T形电阻网络DAC中的反馈电阻R F=R,V REF=10V,试分别求出4位和8位DAC的最大输出电压,并说明这种DAC最小输出电压与位数的关系。

27、已知4位倒T形电阻网络DAC中的反馈电阻R F=R,V REF=10V,当输入的4位二进制码为0100时,求输出电压是多少。

六、设计题

1、设计一位8421BCD码的判奇电路,当输入码为奇数时,输出为1,否则为0。

2、试用与非门设计一组合电路,该电路输入为一位8421BCD码,当输入为奇数时,输出为“1”,否则为“0”。(输入只提供原变量)(15分)

3、旅客列车分为特快、直快和普快,在同一时间里只能允许一趟列车从车站开出,即只能给出一个开车信号,已知三种车的优先顺序为特快、直快、普快。试设计一个满足上述要求的列车排队电路。

4、某车间有A、B、C、D四台电动机,今要求(1)A必须开机;(2)其余三台电动机中至少有两台开机,如不满足上述要求,则指示灯熄灭。设指示灯亮为“1”,熄灭为“0”。电机开机为“1”,停机为“0”,试用最简“与非”门组成指示灯控制电路。

设计要求:画出真值表,进行逻辑函数化简,最后画出逻辑图。

5、用与非门设计一组合电路,其输入为三位二进制数,当输入能被2或3整除时,输出F=1,其余情况

F=0。(设0能被任何数整除)

《数字电路》期末模拟试题及答案

- 1 - 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1=;Y 2 = ;Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____ c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

数电试题及答案

通信071?5 班 20 08?20 09 学年第二学期 《数字电子技术基础》 课试卷试卷 类型:A ■卷 单项选择题(每小题2分,共24 分) 1、 8421BCD 码01101001.01110001转换为十进制数是: A : 78.16 B : 24.25 C : 2、 最简与或式的标准是: (c ) A:表达式中乘积项最多,且每个乘积项的变量个数最多 变量个数最多 C:表达式中乘积项最少,且每个乘积项的变量个数最少 变量个数最多 3、 用逻辑函数卡诺图化简中,四个相邻项可合并为一项 A :消去1个表现形式不同的变量,保留相同变量 B:消去2个表现形式不同的变量,保留相同变量 C :消去3个表现形式不同的变量,保留相同 D:消去4个表现形式不同的变量,保留相同变量 4、 已知真值表如表 1所示,则其逻辑表达式为: A: A ? B ? C B: AB + BC C: AB + BC D: ABC (A+B+C ) 5、 函数 F(A , A: F(A,B,C)= B: F(A,B,C)= C: F(A,B,C)= D: F(A,B,C)= B ,C)=AB+BC+AC 的最小项表达式为: E m E m E m E m (0, (3, (0, (2, 2, 5, 2, 4, 4) 6, 3, 6, 7) 4) 7) 6、 欲将一个移位寄存器中的二进制数乘以( A: 32 B : 10 7、 已知74LS138译码器的输入三个使能端( E 1=1, 是:(C ) A :::: (c 69.71 ,它能: 变量 32) 10需要 n 1 n = Q ,JK 触发器的J 、K 取值应是: B: J=0, K=1 (B ) B :集电极开路门 D : 54.56 B :表达式中乘积项最少,且每个乘积项的 D:表达式中乘积项最多,且每个乘积项的 (B ) (B ) ( C : _ E 2A =E 2B = 0 ) )个移位脉冲。 D : 6 _ _ A 2A 1A O =011,则输岀 丫厂?丫0 时,地址码 8、 要实现Q =Q A: J=0, K=0 9、 能够实现线与功能的是: A: TTL 与非门 10、 个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 输岀。 A : 8ms B : 4ms 11、 表2所列真值表的逻辑功能所表示的逻辑器件是: A B C D (D ) C: J=1, K=0 D : J=1, K=1 C :三态逻辑门 1kHz ,经过 D : CMOS 逻辑门 B )可转换为4位并行数据 译码器 选择器 优先 编码器 比 较器 输入 I 7 I 6 I 5 I 4 I 3 I 2 I 1 12、 A: B: C: D: 图1所示为2个4位二进制数相加的串 11000 11001 10111 10101 接全力X 器逻辑电路图X 运算后 的 0 0 0 0 0 0 0 1 0 0 0 0 0 X 1 0 0 图 31 0 0 (A )

数字电路期末复习题

. 第一套 一、选择题(本大题共10道小题,每小题2分,共20分。) 1. 用编码器对16个信号进行编码,其输出二进制代码的位数是( ) A.2位 B.3位 C.4位 D.16位 2. 逻辑函数F=(A+B)(B+C )的对偶式F ′=( ) A.B A +B C B.AB+B C C. B A +C D.AB+B C 3.一个8选一数据选择器的地址输入端有_______个。( ) A.1 B.2 C.3 D.4 4.同步时序电路和异步时序电路比较,其差异在于后者( ) A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关 5. 如下图所示电路中,只有______不能实现Q n+1 =n Q 。( ) 6.下列各函数等式中无冒险现象的函数式有( ) A.F= F=C B +AC+A B+BC+A B +C A B.F=C A +BC+A B C.F=A C +BC+A B +A B D.C B +AC+A B 7.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A.J=K=0 B.J=K=1 C.J=O ,K=1 D.J=1,K=0 8. 下列电路中,不属于组合逻辑电路的是( ) A.编码器 B.全加器 C.寄存器 D.译码器 9. 可以用来实现并/串转换和串/并转换的器件是( ) A.计数器 B.全加器 C.移位寄存器 D.存储器 10. 自动产生矩形波脉冲信号为( ) A.施密特触发器 B.单稳态触发器 C.T 触发器 D.多谐振荡器

1. 八进制数(34.2 ) 8的等值二进制数为;十进制数98 的8421BCD 码 为。 2. 二极管内含PN结,PN结在导电性能上的最大特点是_______________。 3.函数 ) (D C A AB A Y+ + + = ,其反函数为,对偶式为。 4.常见的脉冲产生电路有,常见的脉冲整形电路有。 5. A/D转换器的主要参数有,。 6. 四位环型计数器和扭环形计数器,初始状态是1000,经过5个时钟脉冲后,状态分别为和。 7. 对于JK触发器的两个输入端,当输入信号相反时构成触发器,当输入信号相同时构成触发器。 8. 时序逻辑电路的输出不仅和____ ___有关,而且还与___ ________有关。 9. TTL或非门多余输入端应.三态门的输出除了有高、低电平外,还有一种输出状态叫态 10. D触发器的特征方程为,JK触发器的特征方程为。 三、作图题(本大题共2道小题,每小题6分,共12分。) 1、如下图所示,根据CP波形画出Q波形。(设各触发器的初态均为1) 2、试说明如下图所示的用555 定时器构成的电路功能,求出U T+、U T-和ΔU T, 得分 阅卷人

数字电子技术试卷和答案

数字电子技术试卷(1) 一.填空(16) 1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。 2.是8421BCD 码,其十进制为 861 。 3.逻辑代数的三种基本运算是 与 , 或 和 非 。 4.三态门的工作状态是 0 , 1 , 高阻 。 5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。 6.施密特触发器的主要应用是 波形的整形 。 7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。 8.实现A/D 转换的主要方法有 , , 。 二.判断题(10) 1.BCD 码即8421码 ( 错 ) 2.八位二进制数可以表示256种不同状态。 ( 对 ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。 ( ) 4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。 (对 ) 5.计数器可作分频器。 ( 对 ) 三.化简逻辑函数(14) 1.用公式法化简- - +++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=- 2.用卡诺图化简∑∑= m d D C B A Y ),,,,()+,,,, (84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。 五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)

数电期末试卷

天津理工大学考试试卷 2013~2014学年度第一学期 《高频电子线路》 期末考试 答案 课程代码: 0562010 试卷编号: 5-A 命题日期: 2013 年 11 月 5 日 答题时限: 120 分钟 考试形式:闭卷笔试 得分统计表: 大题号 总分 一 二 三 四 五 一、单项选择题(从4个备选答案中选择最适合的一项,每小题1分,共10分) 得分 1. 下图所示抽头式并联谐振回路中,接入系数为p ,则把电容C1折合到LC 回路两端后的值为 A 。 A 12C p B 11 2C p C 1pC D 11C p 2. 某丙类高频功率放大器原工作于在欠压状态,现欲调整使它工作在临界状态,可采用办法 B 。 A CC V 增加、 bm V 减小、 p R 减小

B C C V 减小、bm V 增加、p R 增加 C CC V 减小、 bm V 减小、p R 减小 D CC V 增加、 bm V 增加、 p R 增加 3. 给一个振荡器附加AFC 系统,是为了 D 。 A 尽量保持输出电平恒定; B 使振荡器的输出与参考信号完全同步(同频同相); C 使振荡器输出的频率与参考信号频率相等,但初相位相对于参考信号初相位有一定的剩余误差; D 使振荡频率比不加时稳定。 4. 为了保证调幅波的包络能够较好地反映调制信号, C 。 A 集电极被调功率放大器和基极被调功率放大器都应工作在欠压状态 B 它们都应工作在过压状态 C 集电极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 D 基极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 5. 下面属于非线性元件特性的是 C 。 A 只有直流电阻,且阻值随静态工作点的改变而改变 B 只有动态电阻,且阻值随静态工作点的改变而改变 C 具有频率变换的作用 D 满足叠加原理 6. 某一调谐放大器,假设输入信号的频率为2MHz 、5MHz 、10MHz ,12MHz ,当谐振回路的谐振频率为10MHz 时,频率为 C 的信号在输出信号中最强。 A 2MHz B 5MHz C 10MHz D 12MHz 7. 若调制信号的频率范围为n F F -1时,用来进行标准调幅,则形成已调波的带宽为 A 。 A n F 2 B ()12F F n - C 12F D ()n f F m 12+ 8. 多级单调谐回路谐振放大器与单级单调谐回路放大器比较,叙述正确的是 C 。

数字电子技术试卷试题答案汇总(完整版)

数字电子技术试卷试题答案汇总(完整版)

数字电子技术基础试卷试题答案汇总 一、 填空题(每空1分,共20分) 1、逻辑代数中3种基本运算是 , , 。 2、逻辑代数中三个基本运算规 则 , , 。 3、逻辑函数的化简有 , 两种方法。 4、A+B+C= 。 5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与 非门 ,输出 。 6、组合逻辑电路没有 功能。 7、竞争冒险的判断方法 , 。 8、触发器它有 稳态。主从RS 触发器的特性方 程 , 主从JK 触发器的特性方程 ,D 触发器的特性方 程 。 二、 选择题(每题1分,共10分) 1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、与逻辑 C 、异或逻辑 2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A 3、 A 、Y=A B B 、Y 处于悬浮状态 C 、Y=B A + 4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB 5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是 ( ) A 、同步触发器没有空翻现象 B 、同步触发器能用于组成计数器、移位寄存器。 C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( ) A 、异步计数器的计数脉冲只加到部分触发器上 B 、异步计数器的计数脉冲 同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制 8、下列说法是正确的是 ( )

数电期末练习题

第一章数制与码制 一、单项选择题: 1. 十进制数32转换为二进制数为(C)A、1000 B、10000 C、100000 D、1000000 2. 二进制数转换为十六进制数为(D )A、FE1H B、FC2H C、7D1H D、7E1H 3. 十进制数36转换为8421BCD码为(C)A、00100100 B、00110100 C、00110110 D、 4. 一位十六进制数可以用(C )位二进制数来表示。A、1B、2C、4D、16 5. 十进制数25用8421BCD码表示为(B )。A、10 101 B、0010 0101 C、100101 D、10101 6.十进制数35转换为8421BCD码为(B )A、00100100 B、00110101 C、00100011 D、00110110 7.三位二进制数码可以表示的状态是( D )。A、2 B、4 C、6 D、8 8.十进制数25转换为二进制数为( D )。A、110001 B、10111 C、10011 D、11001 9.BCD代码为()表示的数为(594)10,则该BCD代码为()。 A、8421BCD码 B、余3 BCD码 C、5421BCD码 D、2421BCD码(C) 10.与二进制数00100011相应的十进制数是( B )。A、35 B、19 C、23 D、67 11. 是8421BCD码的是( B )。A、1010B、0101 C、1100 D、1101 12. 二进制数1101转换为十进制数为(D )A、10 B、11 C、12D、13 13. 比较数的大小,最大数为( C )A、(1 B、(51)10C、(34)16 =(52) 10 D、(43)8 14.把二进制数转换成十进制数为(A )A、150 B、96 C、82 D、159 15. 将十六进制数4FB转换为二进制数等于( C ) A、0B B、0B C、0 D、 16. 将数转换为十六进制数为( A )A、 B 、C、 D 2 17. 将十进制数130转换为对应的八进制数:( ) A、202 B、82 C、120 D、230 18. 二进制整数最低位的权是(c )A、0 B、2 C、02D、4 19. n位二进制整数,最高位的权是()A、n2B、1n2-C、1n2+D、2n2+ 20. 下列四个数中最大的数是( ) A、(AF)16 B、(0010)8421BCD C、()2 D、(198)10 21. 将代码()8421BCD转换成二进制数为(b) A、(01000011)2 B、(01010011)2 C、()2 D、(0001)2 22. 十进制数4用8421BCD码表示为:()A、100 B、0100 C、0011 D、11 23. 下列不同进位制中最大的是() A、(76)8 B、(1100101)2 C、(76)10 D、(76)16 24. 用8421码表示的十进制数45,可以写成() A、45 B、[101101]BCD C、[01000101]BCD D、[101101]2 25. 下列属于8421BCD码的是()A、1011B、1111C、0111D、1100 26. 下列不属于8421BCD码的是()A、0101B、1000C、0111D、1100 27. 下列四个数中最大的数是( )

数字电子技术试题(含答案)

系:_____________ 专业:_______________ 班级:_________ 准考证号: 姓名:_____________ 期 末 考 试 试 题 (卷) 密 封 线 密 封 线 以 内 不 准 作 任 何 标 记 密 封 线

8、要使JK 触发器处于计数状态,则必须使( ) A.J=K=1 B.J=K=0 C.J=0,K=1 D.J=1,K=0 9、下列触发器中没有计数功能的是( ) A.RS 触发器 B.T 触发器 C.JK 触发器 D.T ˊ触发器 10、组合电路中的冒险,偏“0”冒险Y = ( ) 二、填空题:(请在答题纸答题)(每空2分,共30分) 1、逻辑函数的表示方法有___________、___________、___________、___________、___________五种形式。 2、组合电路中的冒险,偏“1”冒险Y = ___________,偏“0”冒险Y = ___________。 3、不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。 4、一个4选1的数据选择器,应具有_____个地址输入端______个数据输入端。 5、时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。 6、计数器按CP 脉冲的输入方式可分为___________和___________。 三、化简题(请在答题纸答题)(每小题5分,共10分) 1、用公式证明等式,()()AB AB A B A B +=++ 2、用卡诺图化简函数为最简单的与或式(画图)。 (0,1,3,4,5,7,)Y m =∑ 四、根据已知条件,画出输出波形(请在答题纸答题)(每题10分,共20分) 1、已知逻辑门与输入波形,作出Y 的波形 Y A

《数字电路》期末模拟试题及答案 (2)(2020年整理).doc

数字电子电路 模拟试题-2 一、填空题(共30分) 1. 三极管有NPN 和PNP 两种类型,当它工作在放大状态时,发射结____,集电结______; NPN 型三极管的基区是______型半导体,集电区和发射区是______型半导体。 2. 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_______逻辑赋值。一种电路若在 正逻辑赋值时为与非门,则在负逻辑赋值时为________。 3. 四位二进制编码器有____个输入端;____个输出端。 4. 将十进制数287转换成二进制数是________;十六进制数是_______。 5. 根据触发器功能的不同,可将触发器分成四种,分别是____触发器、____触发器、___ _触发器和____触发器。 6. 下图所示电路中,Y 1 =______; 7. Y 2 =______;Y 3 =______。 二、选择题(共 20分) 1. 当晶体三极管____时处于饱和状态。 A. 发射结和集电结均处于反向偏置 B. 发射结正向偏置,集电结反向偏置 C. 发射结和集电结均处于正向偏置 2. 在下列三个逻辑函数表达式中,____是最小项表达式。 A . B A B A )B ,A (Y += B. C B C B A BC A ) C ,B ,A (Y ++=

C. C AB ABC B C A C B A )D ,C ,B ,A (Y +++??= 3.用8421码表示的十进制数45,可以写成__________ A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 4.采用OC 门主要解决了_____ A .TTL 与非门不能相与的问题 B. TTL 与非门不能线与的问题 C. TTL 与非门不能相或的问题 5.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为___ A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q B Q A Q +=+ 三、化简下列逻辑函数,写出最简与或表达式:(共20分) 1. BC A C B A C B B A Y 1+?++= 2. Y 2=Σm (0,1,8,9,10,11) 3. Y 3见如下卡诺图

精选-数电试卷和答案

电子线路分析与实践2期末复习辅导 2010年10月 练习题 一、填空题 1.(11011)2 =(________)10 2.8421BCD 码的1000相当于十进制的数值 。 3.格雷码特点是任意两个相邻的代码中有_______位二进制数位不同。 4.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的_________互换,_________互换,_________互换,就得到F 的反函数F 。 5.二极管的单向导电性是外加正向电压时 ,外加反向电压时 。 6.晶体三极管作开关应用时一般工作在输出特性曲线的 饱和 区和 截止 区。 7.TTL 三态门的输出有三种状态:高电平、低电平和 状态。 8. 集 电极开路门的英文缩写为 OC 门,工作时必须外加 和 。 9.一个2线-4线译码器,其输入端的数目与输出端数目相比较,后者较 。 10. 输出n 位代码的二进制编码器,一般有 __________个输入信号端。 11.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。 12.时序逻辑电路的输出不仅与 当前输入状态 有关,而且与 输出的原始状态 有关。 13.与非门构成的基本RS 锁存器的特征方程是 S+ n Q R ,约束条件是 。 14.时序逻辑电路中,按照触发器的状态是否同时发生变化可分为 和 。 15.JK 触发器当J =K =________时,触发器Q n+1=Q n 。 16.用555定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成的脉冲周期T ___0.7(R1+2R2)C ____。 17.A/D 转换需要经过 采样 、 保持 、 量化 和 编码 四个步骤。 18.根据D/A 转换器分辨率计算方法,4位D/A 转换器的分辨率为 6.7% 。 19.DAC 的转换精度包括 分辨率 和 转换误差 。 20.为使采样输出信号不失真地代表输入模拟信号,采样频率f s 和输入模拟信号的最高频率f i max 的关系是 。 21.在A/D 转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称采样。 22.在A/D 转换中,用二进制码表示指定离散电平的过程称为 量化 。 23.CPLD 的含义是 。 二、选择题 1. 十进制数85转换为二进制数为( ) A .1001011 B .1010011 C .1100101 D .1010101 2. 二进制数11011转换为十进制数为( ) A .32 B .27 C .64 D .128 4. 8421BCD 码110011.001表示十进制为( ) A .33.2 B .51.0125 C .63.2 D .51.2 5.在下列一组数中,与2)111001(相等的数是( ) A .16)34( B .(65)8 C . 10 )57(

数电期末试卷

数字电路考试试卷 一、填空 1.在三变量逻辑函数中,有m 5m 6= ,ΠM (0,1,2,3,4,5,6,7)= 。 2.十进制数78的二进制数是 ,八进制数是 ;十六进制数是 。 3.有一个六位D/A 转换器,设满刻度输出为6.3伏,当输入数字量为101001时,输出模拟电压为 。 4.ROM地址为A0~A77,输出为Y0~Y3,则ROM容量为 。 二.用卡诺图法化简下列函数为最简与或式。 1.F(A,B,C,D)=∑m(3,5,8,9,10,12)+∑d(0,1,2,13) 2.F(A,B,C,D)=(A+B+C+D )(A+B+C+D )(A+B+C+D )(B+C ) 三.某组合电路有3个输入逻辑变量A 、B 、C 和一个控制变量M 。当M=1 时,A 、B 、C 中有偶数个1,电路输出为1;当M=0时,A 、B 、C 中 有奇数个1,电路输出为1。 1.请列出真值表,写出输出函数的最简与或逻辑表达式; 2.用3-8译码器74LS138实现该电路。 四. 已知JK 触发器构成的电路如图所示,设Q 0,Q 1,Q 2初态为0,试画出在CP 作用下,Q 0、Q 1、Q 2的时序图。 五.作出下列两种情况下序列信号检测器的最简状态转换图,凡收到输入序列101时输出就为1。

1.规定检测的101序列不重叠; 2.允许检测的101序列重叠。 六.下图是由8选1数据选择器和同步4位二进制计数器74161构成的循环序列为1101001(左位在前)的序列信号发生器的部分连线图。 (1) 试完成该电路的连线; (2) 画出计数器的状态转换图 七.555定时器、计数器和集成施密特电路构成下图所示电路。 (1)说明电路各部分的功能。 (2)若集成施密特电路的V DD =10V ,R 1 = 100K Ω,C 1 = 0.01μF ,VT+=6.3V ,VT- =2.7V 求v 1端波形的周期T 。 (3)74161芯片进位端C 与其CP 端脉冲的分频比是多少? (4)若R = 30K Ω,C = 0.01μF ,求v O 端输出脉宽T W 是多少? (5)画出v 1 ,74161进位端C 和v O 的波形。 C 1μF v o

最新数电试题库试卷1

1.将二进制数化为等值的十进制和十六进制: (1100101)2=( 101 )10 =( 65 )16 2.写出下列二进制数的原码和补码: (-1011)2=( 11011 )原=( 10101 )补 Y的电平依次为3.输出低电平有效的3线– 8线译码器的输入为110时,其8个输出端0 7~Y 10111111 。 *; 4.写出J、K触发器的特性方程:Q Q+ = Q K J 5. TTL集电极开路门必须外接__上拉电阻______才能正常工作。 1.余3码10001000对应的8421码为(A )。 A.01010101 B.10000101 C.10111011 D.11101011 2.使逻辑函数) B A B =为0的逻辑变量组合为( D ) C + + F+ (C A ' ' )( ' ' )( A. ABC=000 B. ABC=010 C. ABC=011 D. ABC=110 3.标准或-与式是由( C )构成的逻辑表达式。 A.与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 4. 由或非门构成的基本R、S触发器,则其输入端R、S应满足的约束条件为(B)。 A. R+S=0B. RS=0C. R+S=1D.RS=1 5.一个8选一数据选择器的地址输入端有(C )个。 A.1 B.2 C.3 D.8 6.RAM的地址线为16条,字长为32,则此RAM的容量为( D )。 A.16×32 位 B. 16K×32位 C. 32K×32位 D.64K×32位 7.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。 A.JK=00 B. JK=01 C. JK=10 D. JK=11 8. 用8个触发器可以记忆( D )种不同状态. A.8 B.16 C.128 D.256 9. 多谐振荡器可以产生下列哪种波形( B ) A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 10.输出在每个时钟周期翻转一次的触发器是( A )。

数电期末复习题

练习 一、填空 (101)10=( )2 (5A、E)16=( )10 (3128)10=( )8421BCD 二、用卡诺图化简 F1(A,B,C,D)=Σm(5,6,8,10)+Σd(0,1,2,13,14,15) 三、选择 1、A、B、C是三个开关,每个开关有两个状态0和1,F为电灯,亮时为逻辑1,灭时为逻辑0;开关中出现1的个数为奇数时灯亮。若在三个不同的地方控制同一个电灯的灭亮,逻辑函数F的表达式应为 。 A. ABC B. A+B+C C. A⊕B⊕C D.A⊙B⊙C 2、逻辑函数F= = 。 A.B B.A C. D. 3、求一个逻辑函数F的反函数,可将F中的 。 A.变量不变 B.原变量换成反变量 反变量换成原变量 C.常数0换成1 1换成0 D.·换成+ +换成· 4、在 种输入情况下,“与非”运算的结果是逻辑0。 A.全部输入是1 B. 仅一输入是0 C. 全部输入是0 D. 任一输入是0 5、用四选一数据选择器实现函数Y=,应使 。 A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0 C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=0 四、分析 下图为8选1数据选择器,写出输出F的表达式,化简F,说出电路功能,并用与非门画出电路。 D0 D1 D2 D3 D4 D5 D6 D7 A0 A1 A2 ST

Y MUX F 1 1 1 1 C B A 五、设计 1、有三位裁判员(A,B,C,其中C为主裁判),进行举重成绩判别,当主裁判和至少有一位副裁判认定成绩有效,该运动员的举重成绩才有效。要求设计逻辑电路,用4选1数据选择器实现。 2、某工厂有三条生产线,耗电分别为1号线10kW,2号线20kW,3号线30kW,生产线的电力由两台发电机提供,其中1号机20kW,2号机40kW。试设计一个供电控制电路,根据生产线的开工情况启动发电机,使电力负荷达到最佳配置。要求用译码器实现。

数字电子技术基础期末考试试卷及答案1[1]

填空题 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方 程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。二、选择题1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中, 输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。

A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图1所示电路的真值表及最简逻辑表达式。

数电试题

1. (30.25) 10 = ( )2 = ( )16 2. 三态门输出的三种状态分别为:、和。 3 . 主从型JK触发器的特性方程Q^(N+1)= 。 4 . 用4个触发器可以存储位二进制数。13、正逻辑的与门是负逻辑的;正逻辑或门是负逻辑的。 14、正逻辑的或非门是负逻辑的;正逻辑的与非门是负逻辑的。 15、在TTL三态门、OC门、与非门|异或门和或非门电路中,能实现“线与”逻辑功能的门为,能实现总线系统的门为。 16、TTL与非门的关门电平为0.7V,开门电平为1.9V,当其输入低电平为0.4V,高电平为3.2V时,其低电平输入噪声容限V NL为,输入高电平噪声容限为。 17.任意两个最小项之积恒为,全体最小项之和恒为。 18、逻辑函数F的卡诺图若全为1格,对应F= 。 19、通常逻辑函数的表示方法有、、和四种。 20、组合逻辑电路是指任何时刻电路的输出仅由当时的决定。 21、将本位的两个数和来自低位的进位数三者相加,这种加法运算称为。 22、在一系列异或逻辑运算中,当输入码中的1的个数为数个时,其输出为1。 23、一个二进制编码器若需要对12个输入信号进行编码,则要采用位二进制代码。 24、三变量输入译码器,其译码输出信号最多应有个。 25、用二进制表示有关对象(信号)的过程叫。一位二进制代码可以表示 信号。 26、若用一个四——十六线的译码器(高电平输出有效)实现函数F(A,B,C,D)=∑m(3,5,7,9,11,13)的表达式是F(A,B,C,D)= .。 57、一个二——十进制译码器规定为输出低有效,则当输入8421BCD码为0110时,其输出Y9 Y8 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0= 。 58、列出半加器的真值表: 59全加器与半器的区别。 60、固定ROM主要由地址译码器、和输出电路三部分组成。 62、按照电路组成和逻辑功能的不同,数字逻辑电路可分为: 65、一片4K?8的ROM的存贮器有个字,字长为位,有个片选端和根地址线。66、由与非门构成的基本RS触发器约束条件是。 69、主从RS触发器从根本上解决了基本RS触发器的 问题。 70、边沿JK触发器解决了主从JK触发器的 问题。 71、根据在CP控制下,逻辑功能的不同,常把时钟触发器分为五种类型。 72、JK触发器的特性方程为。 78、所谓时序电路是指电路的输出不仅与当时的 有关,而且与电路的有关。 79、在工作速度要求较高时,在同步计数器和异步计数器两者之中,应选用。 80、三级触发器若构成环型计数器,其模值为,若构成扭环型计数器,则其模值为。 81、由四个触发器构成的寄存器可以存入位 二进制代码。 89、由四个触发器构成计数器,它的计数状态最多为 个。 90、一个4K?8的RAM,有个8位字长的存储器,有根地址线和根数据线。 91、若需要将缓慢变化的三角波信号转换成矩形波,则采用电路。 92、对于微分型单稳态电路,正常工作时其输入脉冲宽度应输出脉冲宽度。 95、单稳态触发器有一个态和一个态。 96、石英晶体多谐振荡器的振频率仅决定于晶体本身的,而与电路中的 数值无关。 97、欲把输入的正弦波信号转换成同频的矩形波信号,可采用电路。 98、常用脉冲整形电路有和 两种。 99、施密特触发器有个稳定状态,多谐振荡 器有个稳定状态。 5.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 C、异或门 D、OC门 6.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC

最新数电复习资料(含答案)期末考试

数电 第一章 一、选择题 1.以下代码中为无权码的为。 A. 8421BCD码 B. 5421BCD码 C.余三码 D.格雷码 2.以下代码中为恒权码的为。 A.8421BCD码 B. 5421BCD码 C.余三码 D.格雷码 3.一位十六进制数可以用位二进制数来表示。A.1B.2C.4D. 16 4.十进制数25用8421BCD码表示为。A.10 101 B.0010 0101 C.100101 D.10101 5.在一个8位的存储单元中,能够存储的最大无符号整数是。 A.(256)10 B.(127)10 C.(FF)16 D.(255)10 6.与十进制数(53.5)10等值的数或代码为。 A.(0101 0011.0101)8421BCD B.(35.8)16 C.(110101.1)2 D.(65.4)8 7.矩形脉冲信号的参数有。A.周期 B.占空比 C.脉宽 D.扫描期8.与八进制数(47.3)8等值的数为: A. (100111.011)2 B.(27.6)16 C.(27.3 )16 D. (100111.11)2 9.常用的B C D码有。A.奇偶校验码 B.格雷码 C.8421码 D.余三码10.与模拟电路相比,数字电路主要的优点有。 A.容易设计 B.通用性强 C.保密性好 D.抗干扰能力强 二、判断题(正确打√,错误的打×) 1. 方波的占空比为0.5。() 2. 8421码1001比0001大。() 3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()

4.格雷码具有任何相邻码只有一位码元不同的特性。() 5.八进制数(18)8比十进制数(18)10小。() 6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。() 7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。() 8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。() 9.十进制数(9)10比十六进制数(9)16小。() 10.当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。() 三、填空题 1.描述脉冲波形的主要参数有、、、、、、。 2.数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3.分析数字电路的主要工具是,数字电路又称作。 4.在数字电路中,常用的计数制除十进制外,还有、、。 5.常用的BCD码有、、、等。常用的可靠性代码 有、等。 6.(10110010.1011)2=( )8=( )16 7.( 35.4)8 =()2 =( )10=( )16=( )8421BCD 8.(39.75 )10=()2=( )8=( )16 9.( 5E.C)16=()2=( )8=( )10= ( )8421BCD 10.( 0111 1000)8421BCD=() =( )8=( )10=( )16 2 四、思考题

相关主题
文本预览
相关文档 最新文档