当前位置:文档之家› 设计报告——相位测量仪.doc.deflate

设计报告——相位测量仪.doc.deflate

设计报告——相位测量仪.doc.deflate
设计报告——相位测量仪.doc.deflate

低频数字式相位测量仪

设计报告

摘要

本系统以单片机和FPGA为核心,辅以必要的模拟电路,构成了一个基于具有高速处理能力的FPGA的低频数字式相位测量仪。该系统由相位测量仪、数字式移相信号发生器以及移相网络组成;移相网络能够产生-45°~45°相位差的两路信号;相位测量仪能够测量出具有0°~359°的两路信号的相位差;而数字式移相信号发生器能够产生出相位差为0°~359°的且具有数字设置步进为1°的两路输出信号。经过实验测试,以上功能均可以准确实现。

一、方案设计与论证

1、移相网络设计方案

本设计的核心问题是信号的模拟移相程控问题,其中包括波形相位以及波形幅度的程控。在设计过程中,我们首先考虑了赛题中提供的方案。如图1-1所示:

V1

V

V2

图1-1

该模拟电路主要采用高、低通电路的临界截止点来产生极值相位的偏移。当高、低通电路的截止频率等于输入信号频率时,根据其幅频特性,信号波形所产生的相位分别为45°和-45°,恰好满足赛题要求的连续相移范围-45°~45°的调节。由于高、低通电路在截止点时会产生幅度的衰减,故电路在后级加了放大电路,且采用了电压串联负反馈的方式提高了输入阻抗并降低了输出阻抗,电路最后还设计有调幅装置,能够很好地满足A、B输出的正弦信号峰—峰值可分别在0.3V—5V范围内变化。

综上所述,该移相网络能够满足赛题的所有要求,且电路设计简单、易行,故我们直接采用了这种方式来产生模拟的相移输出。

2、数字式移相信号发生器设计方案

本单元设计的关键在于两个波形相位差的准确定位,在设计中我们综合考虑了两种实现方案:

方案一:采点式相位确定。利用相位范围0°~ 360°设定每个波形含有360个点,即每一点都对应一度,以保证相位的精确定位。但当输入波形频率较高时,FPGA中的 DDFS对该波形的采点数将降低,该方法也不再适合;此外360个点的波形很难利用DDFS的地址线准确产生,由于DDFS在运行时地址是不断向下扫描的,其多余地址中的零数据也将同样会被显示输出,使得波形不再准确。

方案二:F—T转换相位定位。由于我们采用了直接数字式频率合成器DDFS 生成输入波形,故其频率是高精度的,经单片机进行频率与周期的转换后,再通过公式:t=(D÷360)×T(其中,t为延时,D为相位差角度,T为波形周期)可以得出准确的延时。利用此延时来控制两个波形输入的时间间隔即可实现相位的精

确定位。因此采用此种方案。

3、相位测量仪设计方案

方案一:混频分像监相电路。相位检测系统在测相过程中,都会遇到模糊问题。一般在+180°或0°、360°等几个特殊点附近均存在相位“模糊区”。而混频分相监相系统采用双监相器(正弦和余弦监相器),获取有关相位信息,相位信息经A/D变换(模拟信号转换成数字信号),送往微处理机进行信号数据处理;同时,把测得的相位值送显示装置显示。在测量过程中,微处理机不断地对检测系统进行自动校准测试,消除了温漂带来的不稳定性(即系统误差),提高了系统测量精度。校准/测试转换、8、75MHz/0、625MHz选频转换均由微处理机控制继电器自动转换。其电路原理框图见1-3-1:

图1-3-1

该方法具有测量精度高,可以是相位检测精度达到±(0.3—0.5°),相位分辨率为0.1°,且最高工作频率较低,但是设计到混频和高精度放大,使得调试变得异常复杂,在短时间内不太容易实现。

方案二:检相器可以利用正弦波形的正半周和负半周的对称特性。利用这一特性,正弦信号之间的相差可以在小于1/4信号周期的时间内被检测出来。

其中,双极性锯齿波的频率是参考信号的两倍。它的中心点与参考信号的零点对齐。通过其幅度对应于输入正弦信号在半周期内的过零点的变化可以线性地反映相位变化,并通过采样保持电路把锯齿波在该点的幅值转换成支流电压输出。其整体框图见1-3-2。

从实质上说,该方案为一个相位——电压转换电路,是将相位差近似的转换成电压信号,需要用极精密的芯片和调试方法来达到较高的精度,而且其转换出来的连续电压信号很难适合本题的数字化问题。应该说该方案比较适合做芯片的开发以适应其他的需求。

方案三:基于具有高速处理能力的FPGA 的相位差测量电路。该方案用单片机控制高速的FPGA 来采样两信号的相位差和信号的频率,以取来的大数据来满足对相位差的极高分辨率。采集的数据送单片机进行处理,以送至液晶或其他的显示装置以显示。当然,如前所述,任何的相位检测电路都存在相位模糊问题,为此,本系统对输入的信号进行了放大整形处理,以达到减小相位模糊的目的。

该方案具有思路相对清晰,有高速的FPGA 进行高速数据采集作为后盾,并以低漂的比较器和运放作支持,在辅以具有很强控制能力的单片机,所以,采取此方案成为目前阶段顺理成章的事情。

二、系统设计 1、总体设计

⑴ 系统框图 如图2-1-1所示。

图 2-1-1

图 1-3-2

系统内部三个单元的具体设计框图如下:

图2-1-1-A

图2-1-1-B

⑵ 模块说明

①移相网络:利用高、低通电路的临界截止产生连续相移调节范围为-45°—45°的模拟相位输出,通过放大电路及调幅装置实现幅度0.3V —5V 连续可调。

②数字式移相信号发生器:通过DDFS 产生高精度频率的信号波形,用单片机进行F —T 转换,通过延时实现数字式相位的准确输出。

③相位测量仪:由FPGA 程序中的两个计数器分别对所测信号的相位差、周期进行计数,然后将数据送至单片机进行处理并送液晶显示。

2、各模块设计及参数计算

⑴移相网络设计及R 、C 参数设定

题目要求连续相移范围;-45°~45°,根据高、低通电路的幅频特性,高通电路

中存在:

2*

)(

1||fL

f fL f Au +=

,fL

f

arctan

90-?=θ,RC fL π21=

同样在低通电路中存在:

2

*

)(

11||fH

f Au +=

,fH

f

arctan

-=θ,RC fH π21=

可见当f=fL=fH 时,高、低通电路均处于临界截止态,此时两信号 幅度均衰减为原信号幅值的

2

1,且相位分别为45°和-45°。

图 2-1-1-C

由于赛题要求输入信号频率为;100Hz 、1KHz 和10KHz ,所以 R 、C 选择应分别满足时间常数值310592.1-?s 、410592.1-?s 、510592.1-?s , 故我们在高通电路中采用0.22u 的固定电容和阻值分别为100Ω、1K 和10K 的精密电位器;而在低通电路中我们采用1.11u 的固定电容和 阻值分别为100Ω、200Ω和2K 的精密电位器,精确地达到了题目的 要求。

为使A 、B 输出的正弦信号峰—峰值可分别在0.3V —5V 范围内

变化,根据以下公式:()?+=45sin 1wt V 、()?-=45sin 2wt V 、wt V sin 2

1

=,

可得移相网络中的后级放大只需放大两倍即可。根据电压串联负反馈

的放大公式:Ui R R Uo ??

?

??+=341,图1-1中应取R3=R4=1K,便可达到要求。

⑵相位测量仪设计

由于信号波形的幅度不同以及比较器LM339固有的自身参数决定了相位测 量在+180°或0°、360°等几个特殊点附近均存在相位“模糊区”。

由LM339.pdf 的参考文献可知,LM339所构成的过零比较器在输入低频交流信号时有:Vin(min)=0.4V peak for 1% phase distortion ,经计算可得过零比较的误差输入△u<=10mV ,取△u=10mV 时,根据公式:01.040sin =t A π(其中A 为峰峰值的1/2),可得输入为0.3V —5V 以及1V —5V 时的相位测量绝对误差的最大值分别为3.59°和0.917°,可见赛题中的基本部分:实现峰—峰值可在1V —5V 范围内变化时相位测量绝对误差小于等于2°是满足的,并不需处理模糊零点问题,但为了达到扩展部分的精度要求,我们必须将小信号部分放大,在设计中我们采取了前级放大5倍,充分满足了赛题扩展部分的要求。此外,在放大电路之前我们还装配了电压跟随器,满足了基本部分中相位测量仪的输入阻抗大于等于100K Ω。

本系统所设计的测量周期和相位差的计数器为FPGA 内部的两个32位计数器,而且采用了对周期、相位差的等精度测量,其测量误差直接取决与FPGA 的晶振的频率及其稳定性。而本系统所采用的晶振为32.768M 的晶振,在最大程度上减小了系统误差。

⑶数字式移相信号发生器设计

本单元利用FPGA 中的DDFS 来产生高精度频率的波形,波形数据存放在 FLASH MEMERY 中,通过FPGA 进行读取并送置高速DAC 产生波形。单片机 控制双路信号产生的时间间隔以实现相位的产生,其实现方法是:利用DDFS 产生方法中的对FLASH MEMERY 读取方法将数据读至FPGA 的内置RAM 中,并读取出用户所设置的相位差来设置两路信号产生的时间差,其计算公式为:设To 为两路信号产生的时间差,T 为信号的周期,a 为用户所设置的相位差,则

π

α2=T To 然后根据电路的频率信号计算出一个结果一在FPGA 内产生一个可变模计数器的模值从而实现了设置相位的产生。

由于在系统设计是在FPGA 内设置了一个32位的可变模计数器,所以理论

上相位差的精确度为360°/232;而从另一个角度来看,其分辨率又由晶振的频

率来决定,本系统采用的为50M晶振,而所需的产生的信号频率为20KHz,所以相位差的分辨率为360°/(50M/20K);综上,分辨率应该为上述两项的大值,所以应取后者,基本满足题目要求。

⑶软件系统

本系统的软件系统很大,单片机部分全部采用C51编写,而FPGA则用VHDL语言编写。由于仿真机对C51支持的灵活性,单片机采用先仿真机模拟调试,后下载到单片机来调试。而对于FPGA来说,由于其自身的断电即擦除的特点,并且上电自动下载只会使系统更复杂,所以采用实验箱调试成为理想的选择。采取的是在上到下的调试方法,即单独调试好每一个模块,然后在连接成一个完整的系统调试。

I、相位测量仪软件流程图如图2-3-1所示。

图2-3-1

II、数字相位发生器软件流程图如图2-3-2所示。

图2-3-2

而对于FPGA来说,由于其自身的特点即其不同于其他处理芯片是采用并行运行的截然不同的硬件设计,各模块相对比较独立,可以同时运行,所以它内部只有功能模块,在此就不在赘述。

⑷系统设计图如图2-4所示。

图2-4

三、调试

根据方案设计的要求,调式过程共分三大部分:硬件调试、软件调试和软硬件联调。电路按模块调试,各模块逐个调试通过后再联调。模拟电路应先调通,然后再与单片机和FPGA进行通信。

1、硬件调试

⑴移相网络的调试

调试时使用数字示波器来分析输出波形的相位是否在题目要求的范围内变化,通过测试可以确定电阻的实际阻值并易于找出硬件电路中故障。

⑵模拟放大电路的调试

调试时使用双踪示波器观察输入输出信号的波形,通过对理论计算与测量结果的分析,便于找出硬件的故障。

⑶数字相位差产生器的硬件调试

由于所选用期间均采用可编程期间设计(包括D/A,FlashMemory,液晶显示屏等

等),所以不可避免的要利用软件去调试硬件:首先编写小测试程序,然后一个一个的调试,逐一击破。然后在此基础上逐步联调,将硬件问题逐一解决。当然,此系统中也有没有必须用软件调试的硬件,比如巴特沃滋滤波器,相比之下它要简单得多。

2、软件调试

本系统的软件系统很大,其中FPGA采用VHDL来编写,并通过EDA实验箱进行下载调试电路;而单片机采用C51来编写,并利用仿真机进行调试,在调试过程中采取的是自上到下的调试方法,即单独调试好每一个模块,然后再连接成一个完整的系统调试。

3、软硬联调

该系统的软件和硬件之间的联系很紧密,在调试时难免要用软件辅助以调硬件,而最后的软件又必须建立在合格的硬件电路的基础上。因此,此环节为整个设计制作过程中最难的一环。由于该题目从本质上来说是三个系统,又因为数字相位差发生器为该题的发挥部分,而且是最难的一部分,所以放在了最后调试。在前两个系统的调试过程中,由于电脑、仿真机、硬件电路、软件系统等等存在的一系列问题,调试难度很大进展很缓慢,以至于没有足够的时间来调试相对更具有意义的数字相位差发生器。

四、指标测试

1、测量仪器

信号发生器:MOTECH FG-506

数字示波器:TeKtronix TDS 3014

双踪示波器:OSCILLOSCOPE GOS-620

电压源:MOTECH LPS-305

万用表:UT53 MULTIMETER

2、指标测试

对误差为1.01°,可见测量相位误差小于等于2°,能够满足赛题的要求。

五、结论

我们设计的系统完成了题目的基本功能、基本指标,而且在精度上有较大提高;而由于时间仓促,没能将数字相位差发生器调试出来,也为我等三人的此次竞赛之行留下些许遗憾。或许遗憾本身就是一种生活吧!

六、参考文献

孙涵芳、徐爱卿编著:MCS—51系列单片机原理及应用,北京航空航天大学出版社。

赵一军、胡戒编著:单片微机接口技术,人民邮电出版社。

冯清澄、陈放编著:CA103—1相位计方案。

单片机课程设计报告——智能数字频率计汇总

单片机原理课程设计报告题目:智能数字频率计设计 专业:信息工程 班级:信息111 学号:*** 姓名:*** 指导教师:*** 北京工商大学计算机与信息工程学院

1、设计目的 (1)了解和掌握一个完整的电子线路设计方法和概念; (2)通过电子线路设计、仿真、安装和调试,了解和掌握电子系统研发产品的一个基本流程。 (3)了解和掌握一些常见的单元电路设计方法和在电子系统中的应用: 包括放大器、滤波器、比较器、计数和显示电路等。 (4)通过编写设计文档与报告,进一步提高学生撰写科技文档的能力。 2、设计要求 (1)基本要求 设计指标: 1.频率测量:0~250KHz; 2.周期测量:4mS~10S; 3.闸门时间:0.1S,1S; 4.测量分辨率:5位/0.1S,6位/1S; 5.用图形液晶显示状态、单位等。 充分利用单片机软、硬件资源,在其控制和管理下,完成数据的采集、处理和显示等工作,实现频率、周期的等精度测量方案。在方案设计中,要充分估计各种误差的影响,以获得较高的测量精度。 (2)扩展要求 用语音装置来实现频率、周期报数。 (3)误差测试 调试无误后,可用数字示波器与其进行比对,记录测量结果,进行误差分析。 (4)实际完成的要求及效果 1.测量范围:0.1Hz~4MHz,周期、频率测量可调; 2.闸门时间:0.05s~10s可调; 3.测量分辨率:5位/0.01S,6位/0.1S; 4.用图形液晶显示状态、单位(Hz/KHz/MHz)等。 3、硬件电路设计 (1)总体设计思路

本次设计的智能数字频率计可测量矩形波、锯齿波、三角波、方波等信号的频率。系统共设计包括五大模块: 主芯片控制模块、整形模块、分频模块、档位选择模块、和显示模块。设计的总的思想是以AT89S52单片机为核心,将被测信号送到以LM324N为核心的过零比较器,被测信号转化为方波信号,然后方波经过由74LS161构成的分频模块进行分频,再由74LS153构成的四选一选择电路控制档位,各部分的控制信号以及频率的测量主要由单片机计数及控制,最终将测得的信号频率经LCD1602显示。 各模块作用如下: 1.主芯片控制模块: 单片机AT89S52 内部具有2个16位定时/计数器T0、T1,定时/计数器的工作可以由编程来实现定时、计数和产生计数溢出时中断要求的功能。利用单片机的计数器和定时器的功能对被测信号进行计数。以AT89S52 单片机为控制核心,来完成对各种被测信号的精确计数、显示以及对分频比的控制。利用其内部的定时/计数器完成待测信号周期/频率的测量。 2.整形模块:整形电路是将一些不是方波的待测信号转化成方波信号,便于测量。本设计使用运放器LM324连接成过零比较器作为整形电路。 3.分频模块: 考虑单片机利用晶振计数,使用11.0592MHz 时钟时,最大计数速率将近500 kHz,因此需要外部分频。分频电路用于扩展单片机频率测量范围,并实现单片机频率测量使用统一信号,可使单片机测频更易于实现,而且也降低了系统的测频误差。本设计使用的分频芯片是74LS161实现4分频及16分频。 4.档位选择模块:控制74LS161不分频、4分频或者 16分频,控制芯片是74LS153。 5.显示模块:编写相应的程序可以使单片机自动调节测量的量程,并把测出的频率数据送到显示电路显示,本设计选用LCD1602。 (2)测频基本设计原理 所谓“频率”,就是周期性信号在单位时间(1s)内变化 的次数。若在一定时间间隔T内测得这个周期性信号的重复变 化次数N,则其频率可表示为f=N/T(右图3-1所示)。其中脉 冲形成电路的作用是将被测信号变成脉冲信号,其重复频率等 。利用单片机的定时/计数T0、T1的定时、计数 于被测频率f x 功能产生周期为1s的时间脉冲信号,则门控电路的输出信号持图3-1

频率特性测试仪(精)

频率特性测试仪 摘要:本频率特性测量仪以 MSP430单片机为控制核心,由信号源、被测双 T 网络、检波电路、检相电路及显示等功能模块组成。其中,检波电路、检相电路由过零比较器、鉴相器、有效值检波器、 A/D、 D/A转换器等组成;被测网络采用带自举功能的有源双 T 网络;同时本设计还把 FPGA 作为 MCU 的一个高性能外设结合起来, 充分发挥了 FPGA 的高速信号处理能力和 MCU 的复杂数据分析能力;通过DDS 可手动预置扫频信号并能在全频范围和特定频率范围内为自动步进测量, 在数码管上实现频率和相位差的显示, 以及实现了用示波器观察幅频特性和相频特性。 关键词:单片机; DDS ;幅频特性;相频特性 一、方案比较与论证 1. 方案论证与选择 (1系统总体方案描述 该系统以单片机和 FPGA 为控制核心,用 DDS 技术产生频率扫描信号,采用真有效值检测器件 AD637测量信号幅度。在 FPGA 中,采用高频脉冲计数的方法测量相位差,经过单片机运算,可得到 100 Hz ~100 kHz 中任意频率的幅频特性和相频特性数据, 实现在该频段的自动扫描, 并在示波器上同时显示幅频和相频特性曲线。用键盘控制系统实现各种功能, 并且在 LCD 同步显示相应的功能和数据。系统总体设计框图如图 1所示。

图 1 系统总体框图 (2扫描信号源发生器 方案一:采用单片函数发生器。其频率可由外围电路控制。产生的信号频率 稳定度低,抗干扰能力差,灵活性差。 方案二:采用数字锁相环频率合成技术。但锁相环本身是一个惰性环节, 频率转换时间长, 整个测试仪的反应速度就会很慢 , 而且带宽不高。其原理图如图 2所示: 图 2 PPl原理图 方案三:采用数字直接频率合成技术 (DDFS。以单片机和 FPGA 为控制核心 , 通过相位累加器输出寻址波形存储器中的数据 , 以产生固定频率的正弦信号。该方案实现简单,频率稳定,抗干扰能力强。其原理图如图 3所示:

相位测量仪

辽宁工业大学 电子综合设计与制作(论文)题目:低频数字式相位测量仪 院(系):电子与信息工程学院 专业班级:电子班 学号: 学生姓名: 指导教师: 教师职称: 起止时间:2013.12.13-2014.1.10

电子综合设计与制作(论文)任务及评语

摘要 该设计是低频数字式相位测量仪,设计思路为输入一个低频正弦信号通过分支路正常输出,另一路不通过移相器输出一个相位改变频率不变的正弦波。得到上述两路频率相同相位不同的信号后就要测出两信号的相位差和频率,在做此工作前先要经过相位测量前置级信号处理电路,由阻抗变换和放大、限幅、电平转换、整形电路组成。经过相位测量前置级信号处理电路得到两路方波,通过异或门输出一个脉冲序列与晶振产生的基准脉冲波进行与操作得到调制后的波形,在一定的时间范围内对脉冲的个数进行计数通过计算得到相位差和频率。再通过单片机控制显示器显示出所需结果。 关键词:低频;正弦;移相器;异或门;整形;

目录 第1章可编程增益放大器设计方案论证 (1) 1.1可编程增益放大器的应用意义 (1) 1.2可编程增益放大器设计的要求及技术指标 (1) 1.3 设计方案论证 (2) 1.4 总体设计方案框图及分析 (3) 第2章可编程增益放大器各单元电路设计 (4) 2.1 输入调整电路设计 (5) 2.2 中间级放大电路设计 (5) 2.3 输出级电路设计 (5) 2.4 增益调整电路设计 (6) 第3章可编程增益放大器整体电路设计 (7) 3.1 整体电路图及工作原理 (7) 3.2 电路参数计算 (7) 3.3 整机电路性能分析 (8) 第4章设计总结 (9) 参考文献 (10)

基于单片机的简单频率计课程设计报告

《单片机原理与接口技术》课程设计报 告 频率计

1功能分析与设计目标 0 2频率计的硬件电路设计 (3) 2.1 控制、计数电路 (3) 2.2 译码显示电路 (5) 3频率计的软件设计与调试 (6) 3.1软件设计介绍 (6) 3.2程序框图 (8) 3.3功能实现具体过程 (8) 3.4测试数据处理,图表及现象描述 (10) 4讨论 (11) 5心得与建议 (12) 6附录(程序及注释) (13)

1 功能分析与设计目标 背景:在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。为了实现智能化的计数测频,实现一个宽领域、高精度的频率计,一种有效的方法是将单片机用于频率计的设计当中。用单片机来做控制电路的数字频率计测量频率精度高,测量频率的范围得到很大的提高。 题目要求: 用两种方法检测(△m ,△ T )要求显示单位时间的脉冲数或一个脉冲的周期。 设计分析: 电子计数式的测频方法主要有以下几种:脉冲数定时测频法(M 法),脉冲周期测频法(T 法),脉冲数倍频测频法(AM 法),脉冲数分频测频法(AT 法),脉冲平均周期测频法(M/T 法),多周期同步测频法。下面是几种方案的具体方法介绍。 脉冲数定时测频法(M 法):此法是记录在确定时间Tc 内待测信号的脉冲个数Mx ,则待测频率为: Fx=Mx/ Tc 脉冲周期测频法(T 法):此法是在待测信号的一个周期Tx 内,记录标准频率信号变化次数Mo。这种方法测出的频率是: Fx=Mo/Tx 脉冲数倍频测频法(AM 法):此法是为克服M 法在低频测量时精度不高的缺陷发展起来的。通过A 倍频,把待测信号频率放大A 倍,以提高测量精度。其待测频率为: Fx=Mx/ATo 脉冲数分频测频法(AT 法):此法是为了提高T 法高频测量时的精度形成的。由于T 法测量时要求待测信号的周期不能太短,所以可通过A 分频使待测信号 的周期扩大A倍,所测频率为: Fx=AMo/Tx 脉冲平均周期测频法(M/T法):此法是在闸门时间Tc内,同时用两个计数器分别记录

简易频率特性测试仪毕业设计论文

题目简易频率特性测试仪 电子工程系应用电子技术专业应电二班

简易频率特性测试仪 摘要:简易频率特性测试仪是以51单片机为控制核心的一种测量频率的仪器,具有 较宽的可测试带宽。电路由正交扫频信号源、被测网络、混频器、低通滤波器、ADC以及液晶显示部分组成。正交扫频信号源AD9854采用DDS技术产生高稳定的频率、相位、幅度可编程调制的正弦和余弦信号。被测网络是一个RLC串联谐振电路,其前后分别添加电压跟随器和电阻网络使其与相邻电路电阻匹配。混频器采用性能高,功耗低的SA602A,将信号源输出的正余弦信号与经过被测网络出来的处理信号进一步处理,产生高频与低频两种信号。低通滤波器采用max274芯片过滤较高频信号,外接元件少,参数调节方便,也具有良好的抗干扰性。ADC选用AD8317外置,提高AD转换性能。整体电路实现了测量较高频率信号的频率测量及幅频特性与相频特性的显示。 关键词:DDS技术、中频正交解调原理、RLC振荡电路。 Abstract:Simple frequency characteristic tester is a metrical instrument which is operated by 51 single chip computer, It has a wide bandwidth. The circuit is composed of orthogonal frequency sweep signal source, the measured network, mixer, low-pass filter, ADC and liquid crystal display part. Orthogonal frequency sweep signal source AD9854 using DDS technology to produce frequency, phase, amplitude and high stability of the programmable modulation sine and cosine signal. The measured network is a RLC series resonant circuit, a voltage follower and the resistor network to match the adjacent circuit resistance respectively before and after adding the. The mixer uses high performance, low power SA602A, the sine and cosine signal source output and the processed signal measured network for further processing, to produce high and low frequency signal two. Low pass filter using MAX274 chip filter high frequency signals, less external components, easy to adjust the parameters, and also has good anti-interference performance. ADC use AD8317 external, enhance AD conversion performance. The whole circuit of the display frequency measurement and the amplitude frequency characteristic measurement of high frequency signal and the phase frequency characteristic. Keywords:DDS technology、Quadrature demodulation, RLC oscillating circuit.

数字式相位差测量仪说明书4

目录 绪论 (1) 摘要 (2) 1 结构设计与方案选择 (3) 1.1 基于过零检测法的数字式相位差测量仪方法概述 (4) 1.1.1 相位-电压法 (4) 1.1.2 相位-时间法 (5) 1.2 方案的比较与选择 (6) 2 相位-时间法单元电路的原理分析与实现方法 (6) 2.1 前置电路设计与分析 (6) 2.1.1 放大整形电路的分析与实现 (6) 2.1.2 锁相倍频电路的分析与实现 (7) 2.2 计数器及数显部分的设计与分析 (9) 2.2.1 计数器部分的分析与实现 (9) 2.2.2 译码显示部分的分析与实现 (10) 3 结论 (12) 4 参考文献 (13) 附录1:元器件名细表 (14) 附录2:相位时间法总体电路原理图 (15) 附录3:相位时间法总体电路PCB板 (16) 附录4:相位时间法总体电路PCB板3D视图 (17)

随着科学技术突飞猛进的发展,电子技术广泛的应用于工业、农业、交通运输、航空航天、国防建设等国民经济的诸多领域中,而电子测量技术又是电子技术中进行信息检测的重要手段,在现代科学技术中占有举足轻重的作用和地位。数字相位差测试仪在工业领域中是经常用到的一般测量工具,比如在电力系统中电网并网合闸时,需要两电网的电信号相同,这就需要精确的测量两工频信号之间的相位差。更有测量两列同频信号的相位差在研究网络、系统的频率特性中具备重要意义。相位测量的方法很多,典型的传统方法是通过显示器观测,这种方法误差较大,读数不方便。为此,我们设计了一种数字相位差测量仪,实现了两列信号相位差的自动测量及数显。近年来,随着科学技术的迅速发展,很多测量仪逐渐向“智能仪器”和“自动测试系统”发展,这使得仪器的使用比较简单,功能越来越多。 本低频数字相位测量仪主要是测量电压和电流的相位差,由整形放大电路、基本门电路、锁相倍频、计数译码等集成电路构成。测量的分辨率可达到0.1°,可测信号的频率范围为0Hz~250Hz,幅度为0.5Ⅴ,由于74HC4046的性能比较好,使得所制得的仪器精度相对较高,达到了任务书中所规定的要求。

推荐-FPGA和MCU的相位测量仪的设计 精品

存档日期:存档编号: 本科生() 题目:基于FPGA和MCU的相位测量仪的设计 学院:电气工程及自动化学院 专业:电气工程及其自动化 XX大学教务处印制

随着社会和历史的不断进步,相位测量技术广泛应用于国防、科研、生产等各个领域,对相位测量的要求也逐步向高精度、高智能化方向发展,在低频范围内,数字式相位测量仪因其高精度的测量分辨率以及高度的智能化、直观化的特点得到越来越广泛的应用。 本文首先论述了相位测量技术的国内外发展概况,并根据现状设计了此相位测量系统。该设计包括系统设计的理论分析,系统结构设计及硬件实现,最终验证了该测量系统的可行性和有效性。 该设计采用单片机与FPGA相结合的电路实现方案,很好地发挥了FPGA的运算速度快、资源丰富、编程方便的特点,并利用了单片机的较强运算、控制功能,使得整个系统模块化、硬件电路简单、使用操作方便。文章主要介绍设计方案的论证、系统硬件和软件的设计,给出了详细的系统硬件电路图和系统软件主程序流程图。 关键词: 数字式相位测量仪单片机 FPGA 设计方案

Along with the social and historical progress, phase measurement technology is widely used in national defense, scientific research, production and other fields, on the phase measurement requirements are also gradually to high precision, high intelligent direction, in the range of low frequency digital phase measurement instrument, because of its high precision measurement resolution and highly intelligent, intuitive characteristics have been more and more widely applied. This text first discusses the phase measuring technology development in domestic and international, and according to the present situation designs the phase measuring system. The design includes system design theory analysis, system structure design and hardware realization, finally verified the feasibility and validity of the system. The bination of MCU and FPGA is adopted in the design .It has the features of FPGA high operating speed, abundant resources and convenient programming. And the use of MCU’s strong operation and control function, which makes the whole system modularized, the hardware circuit is simple and the operation is convenient. The paper mainly introduces the designs of the demonstration, hardware and software, the hardware circuits and main software program are given in detail.

数字逻辑数字频率计的设计课程设计报告

滁州学院 课程设计报告 课程名称:数字逻辑课程设计 设计题目:数字频率计的设计 系别:网络与通信工程系 专业:网络工程(无线传感器网络方向)组别:第七组 起止日期:2012年5月28日~2012年6 月18日指导教师:姚光顺 计算机与信息工程学院二○一二年制

课程设计任务书

目录 1绪论 (1) 1.1设计背景 (1) 1.2主要工作和方法 (1) 1.3本文结构 (1) 2相关知识 (1) 2.1数字频率计概念...................................................................................................................... .. (1) 2.2数字频率计组成 (1) 3系统设计 (2) 4系统实现 (2) 4.1计数译码显示电路 (2) 4.2控制电路 (3) 5系统测试与数据分析 (5) 6课程设计总结与体会 (8) 6.1设计总结 (8) 6.2设计体会 (8) 结束语 (9) 参考文献 (9) 附录 (10) 致谢 (12)

1绪论 1.1设计背景 数字频率计是一种基础测量仪器,到目前为止已有 30 多年的发展史。早期,设计师们追求的目标主要是扩展测量范围,再加上提高测量精度、稳定度等,这些也是人们衡量数字频率计的技术水平,决定数字频率计价格高低的主要依据。目前这些基本技术日臻完善,成熟。应用现代技术可以轻松地将数字频率计的测频上限扩展到微频段。 随着科学技术的发展,用户对数字频率计也提出了新的要求。对于低档产品要求使用操作方便,量程(足够)宽,可靠性高,价格低。而对于中高档产品,则要求有高分辨率,高精度,高稳定度,高测量速率;除通常通用频率计所具有的功能外,还要有数据处理功能,统计分析功能,时域分析功能等等,或者包含电压测量等其他功能。这些要求有的已经实现或者部分实现,但要真正完美的实现这些目标,对于生产厂家来说,还有许多工作要做,而不是表面看来似乎发展到头了。 随着数字集成电路技术的飞速发展,应用计数法原理制成的数字式频率测量仪器具有精度高、测量范围宽、便于实现测量过程自动化等一系列的突出特点。 1.2主要工作和方法 设计一个数字频率计。要求频率测量范围为1Hz-10kHz。数字显示位数为四位静态十进制计数显示被测信号。先确定好数字频率计的组成部分,然后分部分设计,最后组成电路。 1.3本文结构 本文第1部分前言主要说明频率计的用处和广泛性。第2部分简要说明了本次课程设计的要求。第3部分概要设计大致的勾画出本次设计的原理框架图和电路的工作流程图。第4部分简要说明4位二进制计数器74160的原理和搭建计数译码显示电路的原理,同时分析控制电路的功能,形成控制电路图,及搭建显示电路和控制电路的组合原理图。第5部分调试与操作说明,介绍相关的操作和输入不同频率是电路的显示情况。 2相关知识 2.1数字频率计介绍 2.1.1数字频率计概念 数字频率计是一种直接用十进制数字现设被测信号频率的一种测量装置,它不仅可以测量正弦波、方波、三角波等信号的频率,而且还可以用它来测量被测信号的周期。经过改装,在电路中增加传感器,还可以做成数字脉搏计、电子称、计价器等。因此,数字频率计在测量物理量方面有广泛的应用。 2.1.2数字频率计组成 数字频率计由振荡器、分频器、放大整形电路、控制电路、计数译码显示电路等部分组成。其中的控制脉冲采用时钟信号源替代,待测信号用函数信号发生器产生。数字频结构原理框图如图3.1

简易频率特性测试仪

简易频率特性测试仪(E题) 2013年全国电子设计大赛 摘要:本频率特性测试仪由AD9854为DDS频率合成器,MSP430为主控制器,根据零中频正交解调原理对被测网络针对频率特性进行扫描测量,将DDS 输出的正弦信号输入被测网络,将被测网络的出口信号分别与DDS输出的两路正交信号通过模拟乘法器进行乘法混频,通过低通滤波器取得含有幅频特性与相频特性的直流分量,由高精度A/D转换器传递给MSP430主控器,由MSP430对所测数据进行分析处理,最终测得目标网络的幅频特性与相频特性,同时通过LCD绘制相应的特性曲线,从而完成对目标网络的特性测试。本系统具有低功

耗,成本低廉,控制方便,人机交互友好,工作性能稳定等特点,不失为简易频率特性测试仪的一种优越方案。 关键字:DDS9854,MSP430,频率特性测试 目录 一、设计目标 (3) 1、基本要求: (4)

2、发挥部分: (4) 二、系统方案 (4) 方案一 (5) 方案三 (5) 方案二 (5) 三、控制方法及显示方案 (5) 四、系统总体框图 (6) 五、电路设计 (6) 1、DDS模块设计 (6) 2、DDS输出放大电路 (7) 3、RLC被测网络 (8) 4、乘法器电路 (8) 5、AD模数转换 (9) 六、软件方案 (10) 七、测试情况 (11) 1、测试仪器 (11) 2、DDS频率合成输出信号: (11) 3、RLC被测网络测试结果 (12) 4、频谱特性测试 (12) 八、总结 (12) 九、参考文献 (12) 十、附录 (13) 一、设计目标 根据零中频正交解调原理,设计并制作一个双端口网络频率特性测试仪,包括幅频特性和相频特性。

相位测量仪

目录 前言 (2) 一、功能特点 (3) 二、技术指标 (3) 三、结构外观 (4) 1.结构尺寸 (4) 2.面板布置 (4) 3.键盘说明 (5) 四、液晶界面 (6) 五、使用方法 (10) 六、打印功能 (13) 七、注意事项 (13) 附录:三相三线计量接线48种接线结果 (14) 差动保护正确矢量图 (16)

前言 随着电力行业的发展和微机综合自动化产品的推广应用,保护回路和计量回路的接线正确与否直接影响到电力系统工作的稳定性和电费计量的准确性,而这两点正是电力系统非常重要的两个方面。由于保护装置和高压计量装置的接线比较多,容易造成错误接线,而又不易被察觉,(尤其是差动保护的复杂接线,有时高低侧同时引入,又存在不同的联结组别,极易接错,而在平时运行中又可能不会误动或拒动,存在很大的隐患)。武汉华亿通电气有限公司根据现场测试需要,适时开发出SL型矢量分析仪。它集多功能于一身,即可做相位仪校验主变差动保护和母线差动的正确性,又可作为电参量测试仪测试电力系统必要的参数,还可用做三相三线电能计量接线检测仪器。采用dsp交流采样,可同时测量3路电压和6路电流模拟量,仪器首创9通道矢量同屏显示,人机对话界面友好,使用简便,大大方便了现场使用,是电力工作者的得力助手。

一、功能特点 1、大容量锂电池供电,连续工作长达4小时。 2、3路电压,6路电流矢量同屏显示,国内首创。 3、集保护矢量分析;相位伏安测试;电能计量接线矢量分析多种仪器于 一身。 4、大屏幕、高亮度的液晶显示,全汉字菜单及操作提示实现友好的人机 对话,触摸按键使操作更简便,宽温液晶带亮度调节,可适应冬夏各季。 5、用户可随时将测试的数据通过微型打印机将结果打印出来。 6、体积小重量轻:283×218×128,2kg 7、预留双USB接口,可外接优盘等移动存储设备。 二、技术指标 1、输入特性 电压测量范围:0~450V。 电流测量范围:0~6A。 2、准确度 电压、电流、频率:±0.2% 功率:±0.5% 3、工作温度:-15℃~ +40℃ 4、充电电源:交流160V~260V 5、绝缘:⑴、电压、电流输入端对机壳的绝缘电阻≥100M?。 ⑵、工作电源输入端对外壳之间承受工频2KV(有效值),历时1 分钟实验。 6、体积:32cm×28cm×13cm 7、重量:2Kg

数电课程设计报告-数字频率计

数电课程设计报告:频率计 目录 一、设计指标 二、系统概述 1.设计思想 2.可行性论证 3.工作过程 三、单元电路设计及分析 1.器件选择 2.设计及工作原理分析 四、电路的组构及调试 1.遇到的问题 2.现象记录及原因分析 3.解决及结果 4.功能的测试方法、步骤、设备、记录的数据 五、总结 1.体会 2.电路总图 六、参考文献 一、设计指标 设计指标:要求设计一个测量TTL方波信号频率的数字系统。测试值采用4个LED七段数码管显示,并以发光二极管只是测量对象(频率)的单位:Hz、kHz。

频率的测量范围有四档量程。 1)测量结果显示四位有效数字,测量精度为万分之一。 2)频率测量范围:100.1Hz——999.9kHz,分为: 第一档: 100.0Hz——999.9Hz 第二档: 1.000kHz——9.999kHz 第三档: 10.00kHz——99.99kHz 第四档: 100.0kHz——999.9kHz 3)量程切换可以采用两个按键SWB、SWA手动切换。 扩展要求: 一、当被测频率大于999.9kHz,超出最大值时,设置亮一个警灯,并同时发出报警声音。 二、自动切换量程 提示: 1.计数器计到9999时,产生溢出信号CO,启动量程加档。 2.显示不足4位有效数字时量程减档。 三、各量程输出信号的频率最高位有效数字为1、2、3、4、5、6、7、8、9。 二、系统概述 1.设计思想 周期性信号频率可通过记录信号在1s内的周期数来确定其频率。

累计标准时间Ts中被测信号的脉冲个数Nx,被测信号频率:fx≈Nx/Ts 测量时间Ts选择:由于测量时间Ts需要根据被测信号的频率切换,所以通常对振荡时钟进行分频以获得不同的定时时间。 采样定时、显示锁存、计数器清零的控制时序波形图 2.可行性论证 用计数器实现记录周期数的功能;用时基信号产生计数时间作为采样时间;用四位动态扫描通过数码管显示结果;因为如果计数器直接把数据输入到数码管显示,那么数码管的数据就会不断变化,累计增加的情况,所以采用锁存器,在每个时间信号内,通过一个高电平使能有效,将计数器的数值锁存到寄存器或者锁存器;为了不要让每次锁存的数据会比上次

数字式相位差测量仪

专业方向课程设计报告 课题名称:数字式相位差测试仪姓名: 学号: 班级: 专业: 归口系部: 起迄日期: 指导教师: 提交报告日期: 2015年12月18日

数字式相位差测试仪 目录 一、设计任务和目的 _________________________________ - 1 - (一)设计任务 ___________________________________ - 1 - (二)设计目的 ___________________________________ - 1 - 二、设计要求 ________________________________________ - 1 - 三、工作原理 _______________________________________ - 1 - 四、设计框图 _______________________________________ - 2 - 五、主要参考器件(软件仿真,用Proteus) ____________ - 2 - 六、各模块电路分析 _________________________________ - 3 - (一)移相电路部分_______________________________ - 3 - (二)放大整形电路部分___________________________ - 3 - (三)锁相倍频电路部分___________________________ - 4 - (四)计数器及数字显示部分_______________________ - 5 - (五)相位超前于滞后显示部分_____________________ - 6 - 六、仿真___________________________________________ - 7 - 七、心得体会 _______________________________________ - 8 - 八、参考文献 _______________________________________ - 8 - 附:数字式相位差总电路图_____________________________ - 9 -

低频数字式相位测量仪(缪学进)

低频数字式相位测量仪 该系统由相位测量仪、数字式移相信号发生器和移相网络三个模块构成,分别由两块单片机独立地实现控制与显示功能。采用DDS技术生成两路正弦波信号,并通过改变存储器中数据读取的起始地址来实现数字移相的功能,用Ф-T变换技术来实现相位差的测量,使得显示分辨率精确到0.01o,测得的频率与相位差值送入LCD进行显示,加入红外键盘以及语音播报的功能,使得系统具有智能化、人性化的特色。 关键词:相位测量频率测量数字移相DDS语音播报 一方案论证与设计 1 相位测量方案 方案一:采用脉冲填充计数法。将正弦波信号整成方波信号,对两路方波信号进行异或操作之后输出脉冲序列的脉宽可以反映两列信号的相位差,以输入信号所整成的方波信号作为基频,经锁相环倍频得到的高频脉冲作为闸门电路的计数脉冲,由单片机对获取的计数值进行处理得到两路信号的相位差。 方案二:鉴相部分同方案一,将两路方波信号异或后与晶振的基准频率进行与操作,得到一系列的高频窄脉冲序列。通过两片计数器同时对该脉冲序列以及基准源脉冲序列进行计数,一路方波信号送入单片机外部中断口,作为控制信号控制两片计数器。得到的两路计数值送入单片机进行处理得相位差值。 对以上方案进行比较,方案一在所测频率较高时,受锁相环工作频率等参数的影响会造成相位差测量的误差,采用方案二由高精度的晶振产生稳定的基准频率,可以满足系统高精度、高稳定度的要求。 2频率测量方案 方案一:用专用频率计模块来测量频率,如ICM7216芯片,其内部带放大整形电路,可以直接输入正弦信号,外部振荡部分选用一块高精度晶振和两个低温度系数电容构成10MHz振荡电路,其转换开关具有0.01s,0.1s,1s,10s四种闸门时间,量程可以自动切换,待计数过程结束时显示测频结果。该方案外围硬件电路较为复杂。 方案二:利用可编程计数器来实现频率的测量,将被测信号转换为方波信号输入可编程计数器8254的某一路Clk端口,并将Gate端置为高电平,利用单

数字相位差测量仪的设计

目录 1.设计任务书。 2.设计方案概述。 3.V/f变换测量相位差角的工作原理。 4.电路的组成及参数选择。 4.1整形电路及信号C的形成。 4.2滤波电路的参任务计划书。 4.3V/f变换电路的设计。 4.4 89C52内部资源的利用。 5.应用实例。 6.结论。 7.总结。 一、设计任务书 (一)任务 设计仿真一数字相位计 (二)主要技术指标与要求: (1)输入信号频率为0HZ~250HZ可调 (2)输入信号的幅度为0.5V (3)采用数码管显示结果,相位精确到0.1° (4)采用外部5V直流电源供电 (三)对课程设计的成果的要求(包括图表) 设计电路,安装调试或仿真,分析实验结果,并写出设计说明书。要求图纸布局合理,符合工程要求,所有的器件的选择要有计算依据。 二、设计方案概述 根椐设计任务书的要求,我们参考了一些相关资料书,经过小组的讨论分析,提出了一种用v/f变换测量交流电的相位差的新方法:首先产生出其幅度正比与相位差大小的直流电,再有v/f变换器转换成反映相位差大小的频率信号,在单片机的配合下,最终得到相位差。这种方法具有分辨率高,适应与大范围的各种输入频率等优点。 正弦交流电电信号相位差的测量可以用多种方法实现。比较直接的数字式测量方法是在已知信号周期的前提下用定时的方法测得相位差角对应的时间,然后根据已知的周期将其换算成相位差角度。但

是,这种方法的测量精度依赖于定时器的精度和分辨率。在信号频率较高或频率虽不高但相位差较小时,都可以出现较大的误差。另外,由于直接测量得到的是时间,相位差角要由这一中间结果与信号的周期运算后才能得到,所以周期的测量不可缺少,其测量的精度也将影响相位差的精度。 在此用一种新的思路进行相位差的测量,用v/f变换器把相位差转换成一个其频率与之成正比的脉冲列,通过计算在一定时间内的脉冲个数测量相位差角。这种测量方法与信号的周期无关,可以得到较高的精度。题达到了0.1的测量精度,与此同时工业运行控制中现场操作,修改和设置等问题也得到了很好的解决,以上这些都在工业运行中得到了厂方的认可。存在的问题主要是本仪器通用性很不强,很难在更大的范围应用和推广,只能运用与某些特定的企业。今后的工作主要硬件和软件的改进上,列入增加一些通用行很强的功能模块。 3.V/f变换测量相位差角的工作原理 首先将输入的两个同频率但存在着相位差的信号进行整形,使之变成方波。如图1示A和B 再对A,B进行异或处理, 异或输出信号C 的脉冲宽度则反映相位差角.C 的脉宽T1对应的电角度是相位差角,C 的周期T2 是信号周期T 的1/2.如果信号角频率为w 则T1= /w. C为幅值为U 的方波其平均值Ud=UT1/T2=U 由此可见,C 的平均值( 亦即直流分量)仅与相位差角和脉冲幅 度有关与信号周期无关

数字频率计_课程设计报告

电气与信息工程学院 数字频率计 设计报告书 前言 摘要:在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的 测量就显得更为重要。测量频率的方法有多种,其中数字计 数器测量频率具有精度高、使用方便、测量迅速,以及便于 实现测量过程自动化等优点,是频率测量的重要手段之一。 其原理为通过测量一定闸门时间内信号的脉冲个数。本文阐 述了设计了一个简单的数字频率计的过程。 关键词:频率计,闸门,逻辑控制,计数-锁存

目录 第一章设计目的 第二章设计任务和设计要求 2.1 设计任务及基本要求 2.2.系统结构要求 第三章系统概述 3.1概述 3.2设计原理及方案 第四章单元电路设计及分析 4.1 时基电路 4.2逻辑控制电路 4.3计数电路 4.4锁存电路 4.5显示译码电路 4.6 闸门电路 第五章安装与调试过程 5.1 电路的安装过程 5.2 电路的调试过程 5.3 出现的问题及解决办法 第六章结果分析 第七章收获与体会

第八章元件清单 第九章实现结果实物图 附录A 参考文献 第一章 设计目的: 1.了解数字频率计测量频率与测量周期的基本原理; 2.熟练掌握数字频率计的设计与调试方法及减小测量误 差的方法。 3.本设计与制作项目可以进一步加深我们对数字电路应 用技术方面的了解与认识,进一步熟悉数字电路系统设计、制作与调试的方法和步骤。 4.针对电子线路课程要求,对我们进行实用型电子线路设 计、安装、调试等各环节的综合性训练,培养我们运用课程中所学的理论与实践紧密结合,独立地解决实际问题的能力。

第二章 设计任务及要求: 2.1设计任务及基本要求: 设计一简易数字频率计,其基本要求是: 1)测量频率范围0~9999Hz; 2)最大读数9999HZ,闸门信号的采样时间为1s;. 3)被测信号可以是正弦波、三角波和方波; 4)显示方式为4位十进制数显示; 5)完成全部设计后,可使用EWB进行仿真,检测试验设计电路的正确性。 2.2.系统结构要求 数字频率计的整体结构要求如图所示。图中被测信号为外部信号,送入测量电路进行处理、测量。 波形 整 形 计 数 器 数 码 显 示 振荡 电 路分 频 器 控 制 门 数 据 锁 存 器 显 示 译 码 器 被测 信 号

数字式相位差测量仪

《电子技术》课程设计报告课题:数字式相位差测量仪 班级电气1112 学号 1111205423 学生姓名孟雷 专业电气工程及其自动化 院系电气学院电子系 指导教师专业方向课程设计指导小组 淮阴工学院 电子信息工程系 2014年12月

一、设计目的与任务 《电子信息工程专业方向》课程设计是一项重要的实践性教育环节,是学生在完成本专业所有课程学习后必须接受的一项结合本专业方向的、系统的、综合的工程训练。在教师指导下,运用工程的方法,通过一个较复杂课题的设计练习,可使学生通过综合的系统设计,熟悉设计过程、设计要求、完成的工作内容和具体的设计方法,掌握必须提交的各项工程文件。其基本目的是:培养理论联系实际的设计思想,训练综合运用电路设计和有关先修课程的理论,结合生产实际分析和解决工程实际问题的能力,巩固,加深和扩展有关电子类方面的知识。 通过课程设计,应能加强学生如下能力的培养: (1)独立工作能力和创造力; (2)综合运用专业及基础知识,解决实际工程技术问题的能力; (3)查阅图书资料、产品手册和各种工具书的能力; (4)工程绘图的能力; (5)编写技术报告和编制技术资料的能力。 二、设计要求 1、被测信号为正弦波(或者是方波),频率为40~60Hz,幅度大于等于0.5V;相位测量精度为1度;用数码管显示测量结果。 2、主要单元电路和元器件参数计算、选择; 3、画出总体电路图; 4、提交格式上符合要求、内容完整的设计报告

三、总体设计 在电工仪表、同步检测的数据处理以及电工实验中,常常需要测量两列同频信号的相位差。例如,电力系统中电网并网合闸时,要求两电网的电信号之间的相位相同,这需要精确测量两列工频信号的相位差。相位测量的方法很多,典型的传统方法是通过显示器观测,这种方法误差较大,读数不方便。为此,我们设计一种数字式相位差测量仪,该仪以可编程逻辑器件(PLD) 和锁相环(PLL) 倍频电路为核心,实现了两列信号相位差的自动测量及数显。 相位差测量仪的原理框图(以分辨率为1°为例)如图1 所示。基准信号(相位基准) f R 经放大整形后加到锁相环的输入端,在锁相环的反馈环路中设置一个N = 360 的分频器,使锁相环的输出信号频率为360f R ,但相位与f R 相同,这个输出信号被用作计数器的计数时

高精度相位测量仪的介绍及测量

高精度相位测量仪的介绍及测量 相位介绍 相位是与电路结构有关的参数。 相位是反映交流电任何时刻的状态的物理量。交流电的大小和方向是随时间变化的。比如正弦交流电流,它的公式是i=Isin2πft。i是交流电流的瞬时值,I是交流电流的最大值,f是交流电的频率,t是时间。随着时间的推移,交流电流可以从零变到最大值,从最大值变到零,又从零变到负的最大值,从负的最大值变到零。 相位(phase)是对于一个波,特定的时刻在它循环中的位置:一种它是否在波峰、波谷或它们之间的某点的标度。是描述讯号波形变化的度量,通常以度(角度)作为单位,也称作相角。当讯号波形以周期的方式变化,波形循环一周即为360° 。常应用在科学领域,如数学、物理学等 相位调整 相位调整是指在有些超低音音箱上加装的一个控制机构。用于对超低音音箱所重放出的声音稍许加以延迟,从而让超低音音箱的输出能够和前置主音箱同相位,即具有相同的时间关系。 相位噪声 相位噪声是频率域的概念,是对信号时序变化的另一种测量方式,其结果在频率域内显示。 如果没有相位噪声,那么振荡器的整个功率都应集中在频率f=fo处。但相位噪声的出现将振荡器的一部分功率扩展到相邻的频率中去,产生了边带(sideband)。从图2中可以看出,在离中心频率一定合理距离的偏移频率处,边带功率滚降到1/fm,fm是该频率偏离中心频率的差值。 相位噪声通常定义为在某一给定偏移频率处的dBc/Hz值,其中,dBc是以dB为单位的该频率处功率与总功率的比值。一个振荡器在某一偏移频率处的相位噪声定义为在该频率处1Hz带宽内的信号功率与信号的总功率比值。 相位差 两个频率相同的交流电相位的差叫做相位差,或者叫做相差。这两个频率相同的交流电,可以是两个交流电流,可以是两个交流电压,可以是两个交流电动势,也可以是这三种量中的任何两个。

相关主题
文本预览
相关文档 最新文档