当前位置:文档之家› 计算机组成原理A选择题

计算机组成原理A选择题

计算机组成原理A选择题
计算机组成原理A选择题

“与非”门中的某一个输入值为“0”,那么它的输出值( D取决于正逻辑还是负逻辑)

ASCII编码_____。B. 是7位的编码 C. 共有128个字符

B变址寻址方式中,操作数的有效地址等于( 变址寄存器,内容加上形式地址)。

B补码加减法是指( C操作数用补码表示,连同符号位直接相加减,减某数用加负某数的补码代替,结果的符号在运算中形成)

C CPU通过指令访问Cache所用的程序地址叫做( A )。 A. 逻辑地址

C CPU通过指令访问主存所用的程序地址叫做( A )。 A. 逻辑地址

C CPU正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中断优先级别问题的办法被称为( A )。 A. 中断嵌套

C CPU中通用寄存器( C )。 C. 可以存储数据和地址

CPU 输出数据的速度远远高于打印机的打印速度,为解决这一矛盾,可采用( 缓冲技术 )。

CPU通过指令访问主存所用的程序地址叫做( 逻辑地址)。

CPU正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中断优先级别问题的办法被称为( 中断嵌套 )。

CPU中的通用寄存器(可以存放数据和地址)

C采用虚拟存储器的目的是为了 B. 给用户提供比主存容量大得多的逻辑编程空间

C采用虚拟存储器的目的是为了(给用户提供比主存容量大得多的逻辑编程空间)。

C采用虚拟存储器的主要目的是(B扩大主存储器的存储空间,并能进行自动管理和调度)

C常用的虚拟存储系统由(A主存-辅存)两级存储器组成,其中辅存是大容量的磁表面存储器。

C程序的执行过程中,Cache与主存的地址映像是由( )。 D.硬件自动完成的

C程序计数器PC的位数取决于(存储器的容量),指令寄存器IR的位数取决于(指令字长)。

C程序计数器PC的位数取决于,指令寄存器IR的位数取决于。( B. 存储器的容量,指令字长

C程序计数器PC属于( )。 B.控制器

C程序控制类指令的功能是(D改变程序执行顺序)

C串行运算器是一种最简单的运算器,其运算规律是:按时间先后次序(C由低位到高位先行进位运算)

C存储单元是指(C存放一个字节的所有存储元集合)

C存储器是计算机系统中的记忆设备,它主要用来(C存放数据和程序)

C存取周期是指存储器进行一次完整的读写操作所需要的全部时间。

C长度相同但格式不同的2种浮点数,假设前者阶码短、尾数长,后者阶码长、尾数短,其他规定均相同,则它们可表示的数的范围和精度为( C )。C. 后者可表示的数的范围大但精度低

C长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为( 前者可表示的数的范围大但精度低,后者可表示的数的范围小但精度高 )。

D当采用( 直接存储器访问方式 )输入数据时,除非CPU等待否则无法传送数据给计算机。.

D当采用(程序查询方式)输入数据时,除非CPU等待否则无法传送数据给计算机。

D当码距d=4时,海明校验码具有_____。A. 检错能力 B. 纠错能力 F. 能发现2位错,并纠正2位错

D当在采用( B )输入数据时,除非CPU等待否则无法传送数据给计算机。B. 程序查询方式

D定点数补码加法具有两个特点:一是符号位( B ); B. 与数值位一起参与运算

D定点数补码加法具有两个特点:一是符号位(与数值位一起参与运算);二是相加后最高位上的进位(要舍去)

D定点数补码减法可以直接用加法器完成,此时,符号位参与运算;并把补码形式的减数诸位求反发送至加法器,再向最低位给出进位信号。( B与数值位—起参与运算 )

D定点运算器是用来进行 ( 定点运算 )。

D堆栈寻址的原则是( 后进先出 )。

D对磁盘进行格式化,在一个记录面上要将磁盘划分为若干,在这基础上,又要将划分为若干。( A ) A. 磁道,磁道,扇区

D对于阶码和尾数都用补码表示的浮点数,判断运算结果是否为规格化,错误的方法是选择一项或多项:A. 阶符和数符相同 B. 阶符和数符相异C. 数符与尾数小数点后第一位数字相同

D对主存储器的基本操作包括_______。A. 读出信息 B. 写入信息

D在定点二进制运算器中,减法运算一般通过( D )来实现。D. 补码运算的二进制加法器

EPROM是指(可擦可编程的只读存储器)

F冯诺依曼机工作方式的基本特点是( B按地址访问并顺序执行指令)

F浮点数范围和精度取决于 A. 阶码的位数和尾数的位数

G关于操作数的来源和去处,表述不正确的是(D第四个来源和去处是外存储器)

H和辅助存储器相比,主存储器的特点是容量小,速度快,成本高

H和外存储器相比,内存储器的特点是(容量小,速度快,成本高)

H汇编语言要经过( C汇编程序 )的翻译才能在计算机中执行。

H汇编语言要经过( 编译程序 )的翻译才能在计算机中执行。

J 加法器采用并行进位的目的是( B )。 B 快速传递进位信号

J机器数中,零的表示形式不唯一的是_____A. 原码 C. 移码 D. 反码

J基址寻址方式中,操作数的有效地址等于( A )。 A. 基址寄存器内容加上形式地址

J基址寻址方式中,操作数的有效地址等于( 基址寄存器内容加上形式地址 )。

J计算机的总线接口中,串行总线的特点是___成本低___线数少_。传输距离长

J计算机科技文献中,英文缩写CAI代表( B计算机辅助教学)

J计算机系统的输入输出接口是( B主机与外围设备 )之间的交接界面。

J计算机系统中的存储器系统是指( D、主存储器和外存储器)

J计算机系统中的存储器系统是指,没有外部存储器的计算机监控程序可以存放在中D.主存储器和外存储器,ROM

J计算机硬件能直接识别和运行的只能是(机器语言 )程序。

J寄存器间接寻址方式中,操作数在(主存单元)中

J加法器采用并行进位的目的是_____。B. 快速传递进位信号

J间接寻址是指。指令中间接给出操作数地址

K控制器的功能是_______。向计算机各部件提供控制信号

L立即寻址是指( B )。 B. 指令中直接给出操作数

L两个补码数相加,只有在时有可能产生溢出,在时一定不会产生溢出。 ( A ) A. 符号位相同,符号位不同

L两个补码数相加,只有在(符号位相同)时有可能产生溢出,在(符号位不同)时一定不会产生溢出。.

L两个补码数相加,只有在(最高位/符号位相同)时会有可能产生溢出,在(最高位/符号位不同)时( 一定不会产生溢出 )。

L两个补码数相加,只有在最高位相同时会有可能产生溢出,在最高位不同时( C )。 C. 一定不会产生溢出

L两个补码数相减,在符号相同时不会产生溢出,符号不同时 ( A ) 产生溢出。 A. 有可能

L两个补码数相减,只有在时有可能产生溢出,在时一定不会产生溢出。( B符号位不同,符号位相同

L两个补码数相减,只有在符号位不同时会有可能产生溢出,在符号位相同时( 一定不会产生溢出 )

L逻辑运算中的“逻辑加”是指 . 或运算

M没有外存储器的计算机监控程序可以放在( B ROM )

M每一条指令执行时通常有①读取指令、②执行指令、③分析指令等几个步骤,他们的执行顺序应该是( B )。 B. ①读取指令、③分析指令、②执行指令

M某SRAM芯片,其容量为1K×8位,加上电源端和接地端,该芯片引出线的最少数目应为___20___。

M某存储器容量为32K×16位,则( )。 C.地址线为15根,数据线为16根

M某机字长 32位,采用定点整数表示,符号位为1位,尾数为31位,则原码表示法可表示的最大正整数为____,最小负整数为____。( +(231-1),-(231-1) )

M某机字长16位,采用补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为—__,最小负小数为____。+(1-2-15),-1

M某机字长16位,采用定点小数表示,符号位为1位,尾数为15位,则可表示的最大正小数为,最小负小数为。+(1-2-15)-(1-2-15)

M某机字长16位,采用定点整数表示,符号位为1位,尾数为15位,则可表示的最大正整数为,最小负整数为_。( A ) A. +(215-1),-(215-1)

M某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则原码表示法可表示的最大正小数为____,最小负小数为____。( +(1—2—31),一(1—2—31) )

M某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则可表示的最大正整数为,最小负整数为 _。( A ) A. +(231-1),-(231-1)

M某机字长32位,采用原码定点小数表示,符号位为1位,数值位为31位,则可表示的最大正小数为____ ,最小负小数为____。+(1-2-n),-(1-2-n)

M某机字长32位;其中1位符号位,31位表示尾数。若用定点整数表示,则最大正整数为(①+(231 -1)),最小负整数为(②-(231 -1))。若用定点小数表示,则最大正小数为(③+(1-2-31 )≈+1 ),最小负小数为(④-(1-2-31)≈-1 )。

M某计算机的字长是16位,它的存储容量是64KB,若按字编址,那么它的寻址范围应该是( 0—32K

M某计算机的字长是8位,它的存储容量是64KB,若按字编址,那么它的寻址范围应该是( B. 0—64K

M某寄存器中的值有时是地址,因此只有计算机的( A译码器)才能识别它

M某微型机系统,其操作系统保存在软磁盘上,其内存储器应该采用(C RAM和ROM)

M某一RAM芯片,其容量为512×8位,除去电源端和接地端外,该芯片引出线的最小数目应为(D19)

N若浮点数用补码表示,则判断运算结果是否为规格化数的方法是( C数符与尾数小数点后第一位数字相异为规格化数)

N若主存每个存储单元存8位数据,则(其地址线与8无关 )。

N若主存每个存储单元为16位,则 (其地址线与16无关)。

P PUSH指令,按操作数的个数是分属于( A ),使用的寻址方式是( E )和( G )。 A. 单操作数 E. 寄存器寻址方式 G.堆栈寻址方式

Q迄今为止,计算机中的所有信息仍以二进制方式表示的原因是,计算机硬件能直接执行的只有。( C ) C. 物理器件性能所致,机器语言

Q请从下面表示浮点运算器的描述中选出描述正确的句子是_____。A. 浮点运算器可用两个定点运算器部件来实现C. 阶码部件只进行阶码相加、相减和比较操作

R RAM芯片串联的目的是,并联的目的是。( B ) B. 增加存储单元数量,增加存储器字长

RAM芯片串联的目的是(增加存储单元数量),并联的目的是(增加存储器字长)。

RAM芯片串联时的片选信号是——,并联时的片选信号是____。( ) A.串联,并联

R若一RAM芯片,其容量1024×8位,除电源端和接地端外,连同片选和读/写信号,该芯片引出脚的最小数目应为( B )。 B.

20 C. 17

R若主存每个存储单元存8位数据,则( B )。 B. 其地址线与8位无关

R若主存每个存储器单元为16位,则 ( B )。 B.其地址(线)与16无关

S输入输出指令的功能是 C. 进行CPU和I/O设备之间的数据传送

S数据传送过程中,数据由串行变并行或由并行变串行,这种转换是由接口电路中的( 移位寄存器 )实现的。.

S数控机床是计算机在(实时控制)方面的应用

S随着CPU速度的不断提升,程序查询方式很少被采用的原因是___ CPU与外设并行工作___。

T停电后存储的信息将会丢失。A. 静态存储器B. 动态存储器C. 高速缓冲存储器

W完整的计算机系统应包括( D、配套硬件设备和软件系统)

W微程序控制器中,机器指令与微指令的关系是( 每一条机器指令由一段用微指令编成的微程序来解释执行 )。

W为了便于检查加减法运算是否发生溢出,定点运算器采用双符号位的数值表示,在寄存器和主存中是采用( B )的数值表示。B.单符号位

W为了便于检查加减运算是否发生溢出,定点运算器采用双符号位的数值表示,在寄存器和主存中是采用(单符号位)的数值表示。

X下列部件(设备)中,存取速度最快的是_____ CPU的寄存器

X下列数中最大的数是( ()BCD )。

X下列数中最大的数是( (56)8 )

X下列数中最大的数是( C )。 D. (5A)16

X下列数中最大的数是( D )。 D. (235)16

X下列数中最大的数是( D )。 D. (2C)16

X下列数中最大的数是((2C))

X下列数中最小的数是( (42)8 )。最大的是(()BCD)。

X下列数中最小的数是( C )。 C. (00101000)BCD

X下列数中最小的数是( C )。 C. (00101001)BCD

X下列数中最小的数是( D )。 D. (25)10

X下列数中最小的数为( C(101001)BCD )

X下列说法正确的是 D. 只有带符号数的运算才有可能产生溢出

X下列说法中( B )是正确的。 B. 半导体ROM是非易失性的,断电后仍然能保持记忆

X下列正确的是_______。A. 取指令操作是控制器固有的功能,不需要根据指令要求进行 B. 指令长度相同的情况下,所有取指令的操作都是相同的 C. 单总线CPU中,一条指令读取后PC的值是下一条指令的地址

X相对补码而言,移码_____。D. 1表示正号,0表示负号

X相对寻址方式中,求有效地址使用( D )加上偏移量。 D. 程序计数器内容

X相对寻址方式中,求有效地址使用( 程序计数器内容 )加上偏移量。

X相对寻址方式中,若指令中地址码为X,则操作数地址为 (PC)+X.

X相对指令流水线方案和多指令周期方案,单指令方案的资源利用率和性能价格比( A )。 A. 最低

X虚拟存储器管理系统的基础是程序的局部性原理,因此虚存的目的是为了给每个用户提供比主存容量( 大得多的逻辑 )编程空间。

X虚拟存储器管理系统的基础是局部性原理,因此虚存的目的是为了给每个用户提供比主存容量( B )编程空间。 B. 大得多的逻辑

Y 1946年研制成功的第一台计算机称为,1949年研制成功的第一台程序内存的计算机称为。( B ) B. ENIAC,EDSAC C. ENIAC,MARKI

Y已知[X]原=010100,[X]反= A. 010100

Y已知[X]原=110100,[X]补= D. 101100

Y已知[X]原=110100,[X]移= B. 001100

Y硬连线控制器中,使用( 程序计数器 )来区别指令不同的执行步骤。

Y用于对某个寄存器中操作数的寻址方式称为(C寄存器直接)寻址。

Y运算器的主要功能是进行(逻辑运算和算术运算 )。

Y运算器由ALU完成运算后,除了运算结果外,下面所列( 结果是否为零 )不是运算器给出的结果特征信息。.

Y运算器由ALU完成运算后,除了运算结果外,下面所列(时钟信号)不是运算器给出的结果特征信息。

Y运算器由许多部件组成,但核心部分是( B )。 B. 算术逻辑运算单元

Y运算型指令的寻址方式与转移型指令的寻址不同点在于(A前者取操作数,后者决定程序的转移地址)

Z在CPU和主存之间加入Cache的目的是( D )。 D. 解决CPU和主存之间的速度匹配

Z在CPU与主存之间加入Cache,能够(解决CPU和主存之间的速度匹配问题)

Z在CPU与主存之间加入Cache,能够提高CPU访问存储器的速度,一般情况下Cache的容量命中率,因此Cache容量。( C ) C. 越大,越高,只要几百K就可达90%以上

Z在CPU与主存之间加入Cache,能够提高CPU访问存储器的速率,一般情况下Cache的容量_越大_ 命中率_越高_,因此Cache

容量_(只要几十或几百K就可达90%以上)_.

Z在CPU中跟踪指令后继地址寄存器是(B程序计数器)

Z在采用DMA方式的I/O系统中,其基本思想是在( B主存与外围设备 )之间建立直接的数据通路。

Z在采用DMA方式高速传输数据时,数据传送是( 在DMA控制器本身发出的控制信号控制下完成的 )。

Z在采用DMA方式高速传送数据时,数据传送是通过计算机的( D数据总线)传输的。 .

Z在磁盘和磁带这两种磁表面存储器中,存取时间与存储单元的物理位置有关。按存取方式为(C磁盘是随机半顺序存取,磁带是顺序存取)

Z在单级中断系统中,CPU一旦响应中断,则立即关闭( C中断屏蔽 )标志,以防止中断服务结束前同级的其他中断源产生另一次中断进行干扰。

Z在定点二进制运算器中,加法运算一般通过( D )来实现。D. 补码运算的二进制加法器

Z在定点二进制运算器中,减法运算一般通过( 补码运算的二进制加法器 )来实现。

Z在定点数运算中产生溢出的原因是( C )。 C. 运算的结果的操作数超出了机器表示范围

Z在定点运算器用来进行( B )。 B. 定点运算

Z在定点运算器中,必须要有溢出判断电路,它一般用(异或门)来实现

Z在机器数( B补码)中,零的表示方式是唯一的

Z在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用( 异或门 )来实现。

Z在独立编址方式下,存储单元和I/O设备是靠( 不同的地址和指令代码 )来区分的。 .

Z在独立编址方式下,存储单元和I/O设备是靠(不同的指令或不同的控制信号)来区分的。

Z在计算机I/O系统中,在用DMA方式传送数据时,DMA控制器应控制( 以上都是 )。 .

Z在计算机总线结构的单机系统中,三总线结构的计算机的总线系统有( B )组成。B. 数据总线、地址总线和控制总线

Z在控制器中,必须有一个部件,能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址,这个部件是。PC

Z在控制器中,部件( C )用于接收并保存从内存读出的指令内容,在执行本条指令的过程中提供本条指令的主要信息。 C. 指令寄存器IR

Z在控制器中,部件( D )能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址。 D. 程序计数器PC

Z在控制器中,部件( D )用于存放下一条指令的地址。 D. 程序计数器 PC

Z在控制器中,部件( 程序计数器PC )能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址。

Z在控制器中,部件( 指令寄存器IR )用于接收并保存从内存读出的指令内容,在执行本条指令的过程中提供本条指令的主要信息。

Z在控制器中,部件(程序计数器PC)用于存放下一条指令的地址。

Z在数据传送过程中,数据由串行变并行或由并行变串行,这种转换是由接口电路中的(移位寄存器)实现的 57.周期挪用方式常用于(直接存储器访问方式)的输入输出中

Z在数据传送过程中,数据由串行变并行或由并行变串行,这种转换是由接口电路中的(移位寄存器)实现的。

Z在数据传送过程中。数据由串行变成并行或并行变成串行,这种转换是由接口电路中 ( 移位寄存器 )实现的。

Z在统一编址方式下,存储单元和I/O设备是靠指令中的( 不同的地址)来区分的。

Z在指令的寻址方式中,寄存器寻址,操作数在( A )中,指令中的操作数地址是( B )。 A. 通用寄存器 B. 寄存器编号

Z在中断源设置一个中断屏蔽触发器,CPU可以根据需要对其执行置“1”或“0”操作,便可实现对该中断源的(中断请求)管理。

Z在主存和CPU之间增加Cache的目的是( C解决CPU和主存之间的速度匹配 )。

Z直接寻址是指( A )。 A. 指令中直接给出操作数地址

Z指令流水线需要处理好( 结构相关、数据相关、控制相关 )3个方面问题。

Z指令系统中采用不同寻址方式的目的是(缩短指令字长,扩大寻址空间,提高编程灵活性)

Z指令执行时无需访问内存寻找操作数的寻址方式是____D. 立即数寻址方式

Z指令中用到的数据可以来自__通用寄存器_输入输出接口_内存单元

Z指令周期是( )。 B.CPU从主存中读取一条指令的时间

Z指令周期是( )。 D.CPU从主存中读取一条指令并分析、执行这条指令的时间

Z中断允许触发器用来( )。开放或关闭可屏蔽硬中断

Z中断允许触发器用来( D )。 CPU是否正在进行中断处理

Z中断允许触发器用来( 开放或关闭可屏蔽硬中断 )。

Z中断允许触发器用来___开放或关闭可屏蔽硬中断___。

Z中央处理器CPU是指(C运算器和控制器)

Z周期挪用方式常用于( 直接存储器访问方式锁存器 )的输入输出中。.

Z主存储器和CPU之间增加高速缓冲存储器的目的是(A解决CPU和主存之间的速度匹配问题)Z主机和外设可以并行工作的方式是__程序中断方式___直接存储器访问方式 __ I/O通道方式。Z组成一个运算器需要多个部件,但下面所列( 地址寄存器 )不是组成运算器的部件

Z组成组合逻辑控制器的主要部件有( PC、IR )。

Z组一个运算器需要多个部件,但下面所列( B )不是组成运算器的部件。 B. 数据总线

计算机组成原理练习题-答案

一、填空题 1.对存储器的要求是速度快,_容量大_____,_价位低_____。为了解决这方面的矛盾,计算机采用多级存储体系结构。 2.指令系统是表征一台计算机__性能__的重要因素,它的____格式__和___功能___不仅直接影响到机器的硬件结构而且也影响到系统软件。 3.CPU中至少有如下六类寄存器__指令____寄存器,__程序_计数器,_地址__寄存器,通用寄存器,状态条件寄存器,缓冲寄存器。 4.完成一条指令一般分为取指周期和执行周期,前者完成取指令和分析指令操作,后者完成执行指令操作。 5.常见的数据传送类指令的功能可实现寄存器和寄存器之间,或寄存器和存储器之间的数据传送。 6.微指令格式可分为垂直型和水平型两类,其中垂直型微指令用较长的微程序结构换取较短的微指令结构。 7.对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数的地址,其中一个操作数通常隐含在累加器中 8.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为 2^127(1-2^-23) ,最小正数为 2^-129 ,最大负数为 2^-128(-2^-1-2^-23) ,最小负数为 -2^127 。 9.某小数定点机,字长8位(含1位符号位),当机器数分别采用原码、补码和反码时,其对应的真值范围分别是 -127/128 ~+127/128 -1 ~+127/128 -127/128 ~+127/128 (均用十进制表示)。 10.在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用和DMA和CPU交替访问主存。 11.设 n = 8 (不包括符号位),则原码一位乘需做 8 次移位和最多 8 次加法,补码Booth算法需做 8 次移位和最多 9 次加法。 12.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。 13.一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。 14.CPU采用同步控制方式时,控制器使用机器周期和节拍组成的多极时序系统。

计算机组成原理试卷A卷答案

华侨大学2012—2013学年第一学期期末考试 《计算机组成原理》考试试卷(A卷) 学院课程名称考试日期 姓名专业学号 一、选择题(本大题共15小题,每小题2分,共30分)) 1、完整的计算机系统应包括_______。 A.CPU和主存B.外部设备和主机 C.主机和实用程序D.配套的硬件系统和软件系统 2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。 A.硬件B.软件C.固件D.辅助存储器 3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。 A.指令操作码的译码结果B.指令和数据的寻址方式 C.指令周期的不同阶段D.指令和数据所在的存储单元 4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。 A.00111 1100010 B.00101 0001000 C.01000 0010001 D.发生溢出 5、下列关于RISC的叙述中,错误的是_______。 A.RISC普遍采用微程序控制器 B.RISC大多数指令在一个时钟周期内完成 C.RISC的内部通用寄存器数量相对CISC多 D.RISC的指令数、寻址方式和指令格式种类相对CISC少 6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。 A.Cache B.ROM C.EPROM D.CMOS 7、相对于微程序控制器,硬布线控制器的特点是_______。 A.指令执行速度慢,指令功能的修改和扩展容易 B.指令执行速度慢,指令功能的修改和扩展困难 C.指令执行速度快,指令功能的修改和扩展容易 D.指令执行速度快,指令功能的修改和扩展困难 8、下列有关RAM和ROM的叙述中,正确的是_______。 ① RAM是易失性存储器,ROM是非易失性存储器 ② RAM和ROM都是采用随机存取方式进行信息访问 ③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新 A.仅①②B.仅②③C.仅①②③D.仅②③④

计算机组成原理试题及答案

2. (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是______。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是______位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列______属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。 1

计算机组成原理选择题及答案

1. 冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是() A. 指令操作码的译码结果 B. 指令和数据的寻址方式 C. 指令周期的不同阶段 D. 指令和数据所在的存储单元 答案为:C 2. 假定变量i,f,d数据类型分别为int, float, double(int用补码表示,float和double用IEEE754单精度和双精度浮点数据格式表示),已知i=785,f=1.5678e3 ,d=1.5e100,若在32位机器中执行下列关系表达式,则结果为真的是() (I) i==(int)(float)i (II)f==(float)(int)f (III)f==(float)(double)f (IV)(d+f)-d==f A. 仅I和II B. 仅I和III C. 仅II和III D. 仅III和IV 答案B 3.一个C语言程序在一台32位机器上运行。程序中定义了三个变量x,y和z,其中x和z 是int型,y为short型。当x=127,y=-9时,执行赋值语句z=x+y 后,x、y和z的值分别是: A x=0000007FH , y=FFF9H , z=00000076H B x=0000007FH , y=FFF9H , z=FFFF0076H C x=0000007FH , y=FFF7H , z=FFFF0076H D x=0000007FH , y=FFF7H , z=00000076H 答案D 4. 某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址,现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储 器,则需要上述规格的ROM芯片数和RAM芯片数分别是() A . 1、15 B . 2、15 C . 1、30 D . 2、30 答案D 5. 假定用若干个2K×4位芯片组成一个8K×8位的存储器,则地址0B1FH所在芯片的最小地址是() A. 0000H B. 0600H C. 0700H D. 0800H 答案D

计算机组成原理a卷

试卷A 一.选择题(每小题1分,共10分) 1.用于科学计算的计算机中,标志系统性能的主要参数是__________。 A 主时钟频率 B 主存容量 C MFLOPS D MIPS 2.在规格化浮点数表示中,保持其它方面不变,将阶码部分的移码表示改为 补码表示,将会使数的表示范围__________。 A 增大B减少 C 不变 D 以上三种都不对 3.两补码数相加,采用1位符号位,当__________时,表示结果溢出。 A 符号位有进位 B 符号位进位和最高数位进位异或结果为0 C 符号位为1 D 符号位进位和最高数位进位异或结果为1 4.若动态RAM每毫秒必须刷新100次,每次刷新需100ns,一个存储周期 需要200ns,则刷新占存储器总操作时间的百分比是____________. A 0.5% B 1.5% C 1% D 2% 5.在计算机系统中,表征系统运行状态的部件是____________. A 程序计数器 B 累加寄存器 C 中断寄存器 D 程序状态字 6.具有自同步能力的记录方式是___。 A NRZ B NRZ1 C FM D RZ 7.冯〃诺依曼(V on Neumann)机工作方式的基本特点是。 A 多指令流单数据流 B 按地址访问并顺序执行指令 C 堆栈操作 D 存储器按内容选择地址 8.磁盘是一种以方式存取数据的存储设备。 A 随机存取 B 顺序存取 C 直接存取 D 只读存取 9.掉电后所存信息不会丢失的是。 A SRAM B DRAM C VRAM D EPROM 10.加法器采用先行进位的目的是。 A 提高加法器速度 B 简化加法器设计 C 优化加法器结构 D 增强加法器功能 二、填空题(每空1分,共20分) 1.在可变长度的指令系统的设计中,到底用何种扩展方法有一个重要的原则,就是的指令应分配短的操作码。 2.计算机中的数据可分为和两大类。 3. RISC指令系统的最大的特点是:固定,

计算机组成原理试题及答案

二、填空题 1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P23 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P86 4 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P185 5 在计算机术语中,将ALU控制器和()存储器合在一起称为()。 6 数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P21 7 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P67 8 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P67 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P112 10 CPU从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。 11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示

的整数范围是(-2的31次方到2的31次方减1 )。P20 12 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+[1+(1-2 )]×2 )。 13 浮点加、减法运算的步骤是(0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P54 14 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。64×1024KB=2048KB(寻址范32围)=2048×8(化为字的形式)=214 15一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。P131 17 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13 18十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19 19一个定点数由符号位和数值域两部分组成。按小数点位置不同,

《计算机组成原理》自测题3

1 电子科技大学网络教育考卷(B 卷) (20 年至20 学年度第 学期) 考试时间 年 月 日(120分钟) 课程 计算机组成原理 教师签名_____ 一、单选题(每题2分,共10分) 从每小题的四个备选答案中选出一个正确答案,填在题干的括号内。 1. 按时序控制方式划分,可将总线分为( )。 ① 并行总线与串行总线 ② 同步总线与异步总线 ③ 内总线与外总线 ④ 高速总线与低速总线 2. 在补码除法中,上商规则是( )。 ①余数为正商1 ②余数与除数同号商1 ③够减商1 ④余数大于除数商1 3. 半导体存储器常采用( )。 ①直接存取方式 ②顺序存取方式 ③半顺序存取方式 ④随机存取方式 4. 在中断传送中,总线控制权由( )掌握。 ① CPU ②总线控制器 ③外部设备 ④ DMA 控制器 5. 同步控制方式在实际应用中所表现的主要特点是( )。 ①指令周期长度固定 ②工作周期长度固定 ③总线周期长度固定 ④时钟周期长度固定 二、判断题(每题2分,共10分) 下列说法有的正确,有的错误,请作出正/误判断,并将判断结果填在题后的括号内。 1. 一段微程序解释执行一条机器指令。 ( ) 2. DMA 方式不具有随机性。 ( ) 3. 扩展同步总线允许总线周期长度可变。 ( ) 4. 串行总线适用于CPU 内总线。 ( ) 5. 显示器的缓冲存储器VRAM 用来存放字符的点阵代码。 ( ) 三、简答题(每题5分,共30分) 1. 在系统总线中,什么情况下适宜采用同步控制方式?什么情况下适宜采用异步控制方式? 2. 在程序执行过程中,CPU 何时响应中断请求?何时响应DMA 请求? 3. 什么是中断方式?它的主要特点是什么? 4. 存储器直接寻址方式和寄存器直接寻址方式有何不同? 5. 组合逻辑控制方式有什么优缺点?主要适用于哪些场合? 6. 磁带采取何种存取方式?磁盘又采取何种存取方式? 姓名__________________ 专业名称__________________ 班号________________学号__________________教学中心_________________ …………………… …… … … … … …密………………… …… … … … … ……封……………… …… … … …线… … … …… … … ……………………

计算机组成原理选择题200道

【选择题200道】 1. 计算机系统中的存贮器系统是指__D____。 A RAM存贮器 B ROM存贮器 C 主存贮器 D cache、主存贮器和外存贮器 2. 某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小 数为___ B __ 。 -32 -31 -32 -31 A+( 1 - 2 ) B + (1 - 2 ) C 2 D 2 3. 算术/ 逻辑运算单元74181ALU可完成_C ________ 。 A 16种算术运算功能 B 16种逻辑运算功能 C 16种算术运算功能和16种逻辑运算功能 D 4位乘法运算和除法运算功能 4. 存储单元是指_B ______ 。 A 存放一个二进制信息位的存贮元 B 存放一个机器字的所有存贮元集合 C 存放一个字节的所有存贮元集合 D 存放两个字节的所有存贮元集合; 5. 相联存贮器是按—C―行寻址的存贮器。 A 地址方式 B 堆栈方式 C 内容指定方 式 D 地址方式与堆栈方式 6. 变址寻址方式中,操作数的有效地址等于_C _____ 。 A 基值寄存器内容加上形式地址(位移量) B 堆栈指示器内容加上形式地址(位移量) C 变址寄存器内容加上形式地址(位移量) D 程序记数器内容加上形式地址(位移量) 7. 以下叙述中正确描述的句子是:__AD ___ 。 A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作 B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作 C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作 D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作 & 计算机使用总线结构的主要优点是便于实现积木化,同时_C_____ 。

计算机组成原理试卷A及答案

《计算机组成原理》试卷A 一、单项选择题(本大题共15小题,每小题1分,共15分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在题后的括号内。 1.若十进制数为13 2.75,则相应的十六进制数为( )。 A.21.3 B.84.c C.24.6 D.84.6 =( )。 2.若x=1011,则[x] 补 A.01011 B.1011 C.0101 D.10101 3.某机字长8位,含一位数符,采用原码表示,则定点小数所能表示的非零最小正数为( )。 A.2-9 B.2-8 C.1-2-7 D.2-7 4.设某浮点数共12位。其中阶码含1位阶符共4位,以2为底,初码表示;尾数含1位数符共8位,补码表示,规格化。则该浮点数所能表示的最大正数是( )。 A.27 B.28 C.28-1 D.27-1 5.原码乘法是指( ) A.用原码表示乘数与被乘数,直接相乘 B.取操作数绝对值相乘,符号位单独处理 C.符号位连同绝对值一起相乘 D.取操作数绝对值相乘,乘积符号与乘数符号相同 6.一般来讲,直接映象常用在( ) A.小容量高速Cache B.大容量高速Cache C.小容量低速Cache D.大容量低速Cache 7.下列存储器中,( )速度最快。 A.硬盘 B.光盘 C.磁带 D.半导体存储器 8.采用直接寻址方式,则操作数在( )中。

A.主存 B.寄存器 C.直接存取存储器 D.光盘 9.零地址指令的操作数一般隐含在( )中。 A.磁盘 B.磁带 C.寄存器 D.光盘 10.微程序存放在( ) A.主存中 B.堆栈中 C.只读存储器中 D.磁盘中 11.在微程序控制方式中,机器指令和微指令的关系是( )。 A.每一条机器指令由一条微指令来解释执行 B.每一条机器指令由一段(或一个)微程序来解释执行 C.一段机器指令组成的工作程序可由一条微指令来解释执行 D.一条微指令由若干条机器指令组成 12.异步传送方式常用于( )中,作为主要控制方式。 A.微型机的CPU内部控制 B.硬连线控制器 C.微程序控制器 D.串行I/O总线 13.串行总线主要用于( )。 A.连接主机与外围设备 B.连接主存与CPU C.连接运算器与控制器 D.连接CPU内部各部件 14.在常用磁盘中,( )。 A.外圈磁道容量大于内圈磁道容量 B.各道容量不等 C.各磁道容量相同 D.内圈磁道容量大于外圈磁道容量 15.在下列存储器中,( )可以作为主存储器。 A.半导体存储器 B.硬盘 C.光盘 D.磁带 二、改错题(本大题共5小题,每小题2分,共10分)针对各小题的题意,改正其结论中的错误,或补充其不足。 1.在计算机中,各指令周期的时间长度是相同的。 2.CPU只是计算机的控制器。 3.按时序控制方式分,总线可分为串行总线和并行总线。 4.显示适配器中的显示缓冲存储器用于存放显示器将要向CPU输入的信息。 5.对外设统一编址是指给每个外设设置一个地址码。

计算机组成原理试题及答案

计算机组成原理题集含答案 题库题目总数:293 第一章单选题 1、控制器、运算器和存储器合起来一般称为(主机): I/O部件 内存储器 外存储器 主机 2、冯?诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令):按地址访问并顺序执行指令 精确结果处理 存储器按内部地址访问 自动工作 3、输入、输出设备以及辅助存储器一般统称为(外围设备): I/O系统 外围设备 外存储器 执行部件 4、计算机硬件能直接识别和执行的语言是(机器语言): 高级语言 汇编语言 机器语言 符号语言 判断题

5、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。 6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。 7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对) 8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对) 填空题 9、系统软件包括:服务程序、语言程序、(操作系统)、数据库管理系统。 10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路)五个部分。 11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、(汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。 12、计算机的软件一般分为(系统软件)和(应用软件)两大部分。 13、计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。 简答题 14、什么是存储容量?什么是单元地址? 存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。 15、什么是外存?简述其功能。 外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。 16、什么是内存?简述其功能。 内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使用的程序和数据。。 17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。 18、什么是适配器?简述其功能。 适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。

计算机组成原理复习题及答案

一、填空、选择或判断 1.多核处理机是空间并行计算机,它有___多__个CPU。 2.计算机的发展大致经历了五代变化,其中第四代是1972-1990 年的_大规模和超大规 模集成电路______计算机为代表。 3.计算机从第三代起,与IC电路集成度技术的发展密切相关。描述这种关系的是_摩尔__ 定律。 4.1971年,英特尔公司开发出世界上第一片4位微处理器__Intel 4004_____。首次将CPU 的所有元件都放入同一块芯片之内。 5.1978年,英特尔公司开发的___Intel 8086_______是世界上第1片通用16位微处理器, 可寻址存储器是_1MB______。 6.至今为止,计算机中的所有信息仍以二进制方式表示的理由是__物理器件性能所致___。 7.冯。诺依曼计算机工作方式的基本特点是__按地址访问并顺序执行指令_____。 8.20世纪50年代,为了发挥__硬件设备_____的效率,提出了_多道程序___技术,从而发 展了操作系统,通过它对__硬软资源______进行管理和调度。 9.计算机硬件能直接执行的只有__机器语言_________ 。 10.完整的计算机系统应包括__配套的硬件设备和软件系统______。 11.计算机的硬件是有形的电子器件构成,它包括_运算器__、_控制器_、_存储器__、_适配器_、_系统总线__、__外部设备__。 12.当前的中央处理机包括__运算器_____、_控制器_____、__存储器_____。 13.计算机的软件通常分为__系统软件_______和___应用软件_____两大类。 14.用来管理计算机系统的资源并调度用户的作业程序的软件称为__操作系统_____,负责将_高级____-语言的源程序翻译成目标程序的软件称为___编译系统____。 15.计算机系统中的存储器分为__内存____和__外存______。在CPU执行程序时,必须将 指令存放在__内存______中。 16.计算机存储器的最小单位为___位______。1KB容量的存储器能够存储___8192_____个这样的基本单位。 17.在计算机系统中,多个系统部件之间信息传送的公共通路称为_总线_____。就其所传送的信息的性质而言,在公共通路上传送的信息包括__数据__、__地址__和__控制____信息。 18.指令周期由__取指____ 周期和__执行_____周期组成。 19.下列数中最小的数为_______. A (101001)2 B(52)8 C (101001)BCD D(233)16 20.下列数中最大的数为 A ()2 B(227)8 C (96)16D(143)5 21.在机器数中,________的零的表示形式是唯一的。 A原码B补码C反码D原码和反码 22.某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正 小数为___C____,最小负小数为___D_____ A +(231-1) B -(1-2-32) C +(1-2-31)≈+1 D-(1-2-31)≈-1 23.某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则可表示的最大正 整数为___A____,最小负整数为___D_____ A +(231-1) B -(1-2-32)

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

计算机组成原理练习题及参考答案

1.10111000当做无符号数的值为多少,当做整数的值为多少,当做定点小数的值为多少?(十进制数) 无符号:2^7+2^5+2^4+2^3=128+32+16+8=184 整数:10111000 定点小数:10111000 11000111(取反) 11000111(取反) + 1 + 1 11001000 11001000 -(2^3+2^6)=-72 -(1/2+1/16)=-9/16 2.已知接受到的信息为001100001111,其中有效数据位为8位,运用海明码检测,问信息传输是否有错?8位的数据值是多少? 编号 检测位 数据位 12 1100 0 M8 C1=M1⊕M2⊕M4⊕M5⊕M7=0 11 1011 0 M7 C2=M1⊕M3⊕M4⊕M6⊕M7=0 10 1010 1 M6 C4=M2⊕M3⊕M4⊕M8=0 9 1001 1 M5 C8=M5⊕M6⊕M7⊕M8=0 8 1000 0 C8 7 0111 0 M4 发:0111 6 0110 0 M3 收:0000 5 0101 0 M2 发 ⊕收=0111 4 0100 1 C4 即M4出错则数据实为00111001 3 0011 1 M1 2 0010 1 C2 1 0001 1 C1 3.已知原始报文为1111,生成多项式为G (x )=x 4+x 2 +x+1,求编码后的报文 (1):将生成多项式为G (x )=x 4+x 2 +x+1,转换成对应的二进制为10111 (2)生成多项式为5(R+1)位,将原始报文左移4(R)位为11110000 (3)进行模2除 _______00011__________ ______ 10111________________00010100_____________10111_______________010010________ 10111_____1101 11110000 10111 (4)编码CRC 码为11110011 4.采用IEEE754标准的32位短浮点数格式,即0-22位为尾数,23-30位为阶码位,第1位为数符,其中阶码偏置为127,试求出32位浮点代码CC9E23AF 的真值(结果可用任何进

计算机组成原理试卷

13计算机一班赵宇 20130610040109

三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.以上都不对。 6.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。 A.128K;B.64K;C.64KB;D.128KB。 7.某一RAM芯片,其容量为512K×8位,除电源和接地端外,该芯片引出线的最少数目是______。 A.21;B.17;C.19;D.20。 8.指令寄存器的位数取决于______。 A.存储器的容量;B.指令字长;C.机器字长;D.存储字长。9.CPU中的译码器主要用于____ 。 A.地址译码;B.指令译码;C.选择多路数据至ALU;D.数据译码。 10.直接寻址的无条件转移指令功能是将指令中的地址码送入______。 A.PC; B.地址寄存器;C.累加器;D.ALU。 11.堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP指示的栈顶单元,如果进栈操作的动作顺序是(SP – 1) → SP,(A) → MSP,那么出栈操作的动作顺序应为_____。 A.(MSP) → A,(SP) + 1 → SP;B.(SP) + l → SP,(MSP) → A;C.(SP) – 1 → SP,(MSP) → A;D.以上都不对。 12.一个节拍信号的宽度是指______。 A.指令周期; B.机器周期; C.时钟周期; D.存储周期。13.变址寻址方式中,操作数的有效地址是______。 A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址; D.以上都不对。

计算机组成原理试题及答案

《计算机组成原理》试题 一、(共30分) 1.(10分) (1)将十进制数+107/128化成二进制数、八进制数和十六进制数(3分) (2)请回答什么是二--十进制编码?什么是有权码、什么是无权码、各举一个你熟悉的有权码和无权码的例子?(7分) 2.已知X=0.1101,Y=-0.0101,用原码一位乘法计算X*Y=?要求写出计算过程。(10分) 3.说明海明码能实现检错纠错的基本原理?为什么能发现并改正一位错、也能发现二位错,校验位和数据位在位数上应满足什么条件?(5分) 4.举例说明运算器中的ALU通常可以提供的至少5种运算功能?运算器中使用多累加器的好处是什么?乘商寄存器的基本功能是什么?(5分) 二、(共30分) 1.在设计指令系统时,通常应从哪4个方面考虑?(每个2分,共8分) 2.简要说明减法指令SUB R3,R2和子程序调用指令的执行步骤(每个4分,共8分) 3.在微程序的控制器中,通常有哪5种得到下一条指令地址的方式。(第个2分,共10分) 4.简要地说明组合逻辑控制器应由哪几个功能部件组成?(4分) 三、(共22分) 1.静态存储器和动态存储器器件的特性有哪些主要区别?各自主要应用在什么地方?(7分) 2.CACHE有哪3种基本映象方式,各自的主要特点是什么?衡量高速缓冲存储器(CACHE)性能的最重要的指标是什么?(10分) 3.使用阵列磁盘的目的是什么?阵列磁盘中的RAID0、RAID1、RAID4、RAID5各有什么样的容错能力?(5分) 四、(共18分) 1.比较程序控制方式、程序中断方式、直接存储器访问方式,在完成输入/输出操作时的优缺点。(9分) 2.比较针式、喷墨式、激光3类打印机各自的优缺点和主要应用场所。(9分) 答案 一、(共30分) 1.(10分) (1) (+107/128)10 = (+1101011/10000000)2 = (+0.1101011)2 = (+0.153)8 = (+6B)16 (2) 二-十进制码即8421码,即4个基2码位的权从高到低分别为8、4、2、1,使用基码的0000,0001,0010,……,1001这十种组合分别表示0至9这十个值。4位基二码之间满足二进制的规则,而十进制数位之间则满足十进制规则。 1

计算机组成原理选择题

A.-127 ~127;B.-128 ~+128;C.-128 ~+127;D.-128 ~+128。 2.设机器数采用补码形式(含1位符号位),若寄存器内容为9BH,则对应的十进制数为______。A.-27;B.-97;C.-101;D.155。答案: 3.设寄存器内容为80H,若它对应的真值是–127,则该机器数是______。 A.原码;B.补码;C.反码;D.移码。答案: 4.若9BH表示移码(含1位符号位).其对应的十进制数是______。 A.27;B.-27;C.-101;D.101。答案: 5.当定点运算发生溢出时,应______ 。 A.向左规格化;B.向右规格化;C.发出出错信息;D.舍入处理。答案: 6.设寄存器内容为10000000,若它等于-0,则为______。 A.原码;B.补码;C.反码;D.移码。答案: 7.设寄存器内容为11111111,若它等于+127,则为______。 A.原码;B.补码;C.反码;D.移码。答案: 8.在浮点机中,判断原码规格化形式的原则是______。 A.尾数的符号位与第一数位不同;B.尾数的第一数位为1,数符任意; C.尾数的符号位与第一数位相同;D.阶符与数符不同。答案: 9.浮点数的表示范围和精度取决于______ 。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数; C.阶码的位数和尾数的位数;D.阶码的机器数形式和尾数的机器数形式。答案: 10. 在定点补码运算器中,若采用双符号位,当______时表示结果溢出。 A.双符号相同B.双符号不同C.两个正数相加D.两个负数相加答案:

2009计算机组成原理期末考试A卷

信息学院本科生2008——2009学年第2学期计算机组成原理课程期末考试试卷(A卷) 一、选择题(本题共30分,每小题1.5分) 1.冯·诺伊曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是________。 A.指令操作码的译码结果B.指令和数据的寻址方式 C.指令周期的不同阶段D.指令和数据所在的存储单元 2.IEEE754标准32位浮点数格式中,符号位为1位,阶码为8位,尾数为23位,则它所能表示的最大规格化正数为___。 A.+(2-2-23)×2+127B.+(1-2-23)×2+127 C.+(2-2-23)×2+225D.2+127-2-23 3.4片74181ALU和1片74182CLA器件配合,具有如下进位传递功能________。 A.行波进位B.组内先行进位,组间先行进位 C.组内先行进位,组间行波进位D.组内行波进位,组间先行进位 4.在规格化数表示中,保持其它方面不变,将阶码部分的移码表示改为补码表示,将会使数的表示范围________。 A.增大B.减少C.不变D.以上都不对 5.动态RAM的刷新是以__________为单位进行的。 A.存储单元B.行C.列D.存储位 6.某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。 主存129号单元所在主存块应装入到Cache的组号是______。 A.0 B.2 C.4 D.6 7.假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次, 则Cache的命中率是_______。 A.5%B.9.5%C.50%D.95%

计算机组成原理试卷及答案

一、选择题 1.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校 验的字符码是______。 A 11001011 B 11010110 C 11000001 D 11001001 2.8位定点字长的字,采用2的补码表示时,一个字所能表示的整 数范围是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮点运算器的描述中正确的句子是:______。 a)浮点运算器可用阶码部件和尾数部件实现 b)阶码部件可实现加、减、乘、除四种运算 c)阶码部件只进行阶码相加、相减和比较操作 d)尾数部件只进行乘法和减法运算 4.某计算机字长16位,它的存贮容量是64KB,若按字编址,那 么它的寻址范围是______ A. 64K B. 32K C. 64KB D. 32 KB 5.双端口存储器在______情况下会发生读/写冲突。 a)左端口与右端口的地址码不同 b)左端口与右端口的地址码相同 c)左端口与右端口的数据码不同 d)左端口与右端口的数据码相同 6.寄存器间接寻址方式中,操作数处在______。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7.微程序控制器中,机器指令与微指令的关系是______。 a)每一条机器指令由一条微指令来执行 b)每一条机器指令由一段微指令编写的微程序来解释执行 c)每一条机器指令组成的程序可由一条微指令来执行 d)一条微指令由若干条机器指令组 8.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是 ______。 a)全串行运算的乘法器 b)全并行运算的乘法器 c)串—并行运算的乘法器 d)并—串型运算的乘法器 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时 间较长,因此机器周期通常用______来规定。 a)主存中读取一个指令字的最短时间 b)主存中读取一个数据字的最长时间 c)主存中写入一个数据字的平均时间

计算机组成原理自测题库 B10

本科生期末试卷(十) 一、选择题(每小题2分,共30分) 1 某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数位( A )。 A +(263-1) B +(264-1) C -(263-1) D -(264-1) 2 请从下面浮点运算器中的描述中选出两个描述正确的句子(A C )。 A 浮点运算器可用两个松散连接的定点运算部件一阶码和尾数部件来实现。 B 阶码部件可实现加,减,乘,除四种运算。 C 阶码部件只进行阶码相加,相减和比较操作。 D 尾数部件只进行乘法和除法运算。 3 存储单元是指( B )。 A 存放1个二进制信息位的存储元 B 存放1个机器字的所有存储元集合 C 存放1个字节的所有存储元集合 D 存放2个字节的所有存储元集合 4 某机字长32位,存储容量1MB,若按字编址,它的寻址范围是( D )。 A 0—1M B 0—512KB C 0—56K D 0—256KB 5 用于对某个寄存器中操作数的寻址方式为( C )。 A 直接 B 间接 C 寄存器直接 D 寄存器间接 6 程序控制类的指令功能是( D)。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送 C 进行CPU和I/O设备之间的数据传送 D 改变程序执行的顺序 7 指令周期是指( C)。 A CPU从主存取出一条指令的时间 B CPU执行一条指令的时间 C CPU从主存取出一条指令加上执行一条指令的时间 D 时钟周期时间 8 描述当代流行总线结构中基本概念不正确的句子是(AC )。 A 当代流行的总线不是标准总线 B 当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连 C 系统中允许有一个这样的CPU模块 9 CRT的颜色为256色,则刷新存储器每个单元的字长是( C )。 A 256位 B 16位 C 8位 D 7位

相关主题
文本预览
相关文档 最新文档