当前位置:文档之家› 数字电路组合逻辑电路

数字电路组合逻辑电路

数字电路组合逻辑电路
数字电路组合逻辑电路

模块6 组合逻辑电路

一、判断题

1. 组合逻辑电路具有记忆功能。()

2. 组合逻辑电路是由集成运放大器所组成的。()

3. 组合逻辑电路的读图就是分析电路所能实现的逻辑功能。()

4. 组合逻辑电路的设计就是根据功能要求设计逻辑电路。()

5. 组合逻辑电路读图的第一步是根据实际问题建立真值表。()

6. 组合逻辑电路的输出取决于该时刻的输入。()

7. 触发器是一种常见的组合逻辑电路。()

8. 编码器属于组合逻辑电路。()

9.编码器的功能是将输入端的各种信号转换为二进制数码。 ( )

10.译码器的功能是将二进制码还原成给定的信息符号。 ( )

11. 在3位二进制编码器中,输入信号为8位二进制代码,输出为3个特定对象。( )

12.在8421BCD编码器中,其输出端为BCD码。()

13. 8421BCD编码器,有10个输入端,BCD码由4个输出端口输出。()

14. 在编码器中,两个输入信号同时有效时,必须采用优先编码器。()

15. 编码器的输入端与输出端的数量是相同的。()

16. BCD编码器的输出,是以二进制形式表达十进制数码。()

17.普通编码器允许同时输入多个输入信号。()

18. 显示译码器的功能是将二进制码复原为十进制码。()

19. 显示器的作用仅显示数字。()

20. 译码器是由逻辑门电路所构成的。()

21. 在输入端信号消失后,译码器的输出仍然维持不变。()

22. 74LS138集成电路是3线—8线译码器。()

23. 数码管某几个发光二极管损坏,会引起显示缺段的现象。()

24. 2位二进制代码可以表示4种输入组合。()

25. 显示译码器的作用是将输入端的BCD码译成驱动数码管的信号。()二、单项选择题

1. 组合逻辑电路的功能是。

A.放大数字信号 B.实现一定的逻辑功能

C.放大脉冲信号 D.存储数字信号

2.组合逻辑电路中一般不包括以下器件。

A.与门 B.非门 C.放大器 D.或非门3.不属于组合电路表达方式的一项是。

A.真值表 B.逻辑电路

C.逻辑函数表达式 D.二进制代码

4.关于组合逻辑电路不正确的表述是。

A.组合逻辑电路是由逻辑门电路所组成

B. 组合逻辑电路不可以作为存储信号的记忆元件

C. 组合逻辑电路的输出取决于输入状态

D. 组合逻辑电路的输出与以前状态有关

5.组合逻辑电路是属于。

A.数字电路 B. 模拟电路与门电路的组合

C. 模拟电路

D. 数字与模拟电路的组合

6.优先编码器同时有两个输入信号时,是按的输入信号编码。 A.高电平 B.低电平 C.高优先级 D.高频率7.要完成二进制代码转换为十进制数,应选择的电路是。

A.译码器 B.编码器

C.数据选择器 D.数据分配器

8.半导体数码管是由排列成显示数字。

A.小灯泡 B.液态晶体

C.辉光器件 D.发光二极管

9. 一个输出n位代码的二进制编码器,可以表示种输入信号。

A. 2n

B. 2n

C. n2

D. n

10. 输出3位代码的二进制编码器,可以表示 种输入信号。 A. 3 B. 6 C. 8 D. 9 11. 编码器输出一般是 。

A.十进制数

B. 六十进制数

C.二进制数

D. 二十四进制数 12.BCD 编码器的输入变量为 个。

A. 4

B. 8

C. 9

D. 10 13. BCD 编码器的输出变量为 位。

A. 1

B. 2

C. 4

D. 8

14. 优先编码器74LS147的3I 、6I 输入低电平,其余输入端为高电平时,

输出0123Y Y Y Y = 。

A.0011

B.1100

C. 0110

D. 1001 15. 关于译码器,以下说法不正确的是 。

A.译码器主要由集成门电路构成

B.译码器有多个输入端和多个输出端

C.译码器能将二进制码翻译成相应的输出信号

D.译码器能将十进制数编为二进制码 16. 3线—8线译码器有 。

A. 3个输入端、8个输出端

B. 8个输入端、3个输出端

C. 3个输入端、10个输出端

D. 8个输入端、11个输出端 17. 显示译码器通常由 所组成。

A. 译码集成电路和显示器

B. 编码器和显示器

C. 驱动电路和译码电路

D. 编码集成电路和数码管 18. 图6.1中,半导体数码管的发光段标注正确的是 。

A B C D

图6.1

19. 将共阳极数码管的b 、c 段接地,其它引脚接上正电源,此时数码管将显示 。 A. E B. 1 C. 3 D.6 三、多项选择题

1.组合逻辑电路可由 等几种逻辑电路组合而成的。 A .与门 B .或门 C .与非门 D .或非门

2. 七段LED 数码显示器,显示数字“1”时,被点亮的是 。 A .发光线段 c B .发光线段b C .发光线段f D .发光线段g

3. 在数字电路中,编码器可把 转换成若干位二进制码。 A .正弦信号 B .符号 C .十进制数 D .文字

4. 74LS147集成电路的特点是 。

A .带负载能力强 B. 工作速度慢 C .工作电压范围宽 D. 优先编码 5. 常用的数码显示器有 。

A .半导体数码管 B. 白炽灯管 C .荧光数码管 D. 液晶数码管 6.显示译码器通常由 组成。

A .数码显示器 B. 显示译码集成电路 C .放大器 D. 振荡器

【参考答案】

一、判断题

1.×

2.×

3.√

4.√

5.×

6. √

7.×

8.√

9. √ 10. √ 11.× 12.√ 13.√ 14.√ 15. × 16. √ 17.× 18.× 19.× 20.√

21. × 22. √ 23.√ 24. √ 25. √

二、单项选择题

1.B

2.C

3. D

4.D

5.A

6.C 7.A. 8.D 9.A 10. C

11. C 12.D 13. C 14.D 15.D 16.A 17. A 18.B 19.B

三、多项选择题

1. A B C D

2. A B

3. B C D

4.A C D

5.A C D

6. A B

门电路与组合逻辑电路

第七章门电路与组合逻辑电路 习题一 一、选择题 1. 三态门输出高阻状态时,是正确的说法。 A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动 2. 以下电路中可以实现“线与”功能的有。 A.与非门 B.三态输出门 C.集电极开路门 D.漏极开路门 3.以下电路中常用于总线应用的有。 A.T S L门 B.O C门 C.漏极开路门 D.C M O S与非门 4.逻辑表达式Y=A B可以用实现。 A.正或门 B.正非门 C.正与门 D.负或门 5.T T L电路在正逻辑系统中,以下各种输入中相当于输入逻辑“1”。 A.悬空 B.通过电阻 2.7kΩ接电源 C.通过电阻 2.7kΩ接地 D.通过电阻510Ω接地 6.对于T T L与非门闲置输入端的处理,可以。 A.接电源 B.通过电阻3kΩ接电源 C.接地 D.与有用输入端 并联 7.要使T T L与非门工作在转折区,可使输入端对地外接电阻R I。 A.>R O N B.<R O F F C.R O F F<R I<R O N D.>R O F F 8.三极管作为开关使用时,要提高开关速度,可。 A.降低饱和深度 B.增加饱和深度 C.采用有源泄放回路 D.采用抗饱和三极管 9.C M O S数字集成电路与T T L数字集成电路相比突出的优点是。 A.微功耗 B.高速度 C.高抗干扰能力 D.电源范围宽 10.与C T4000系列相对应的国际通用标准型号为。 A.C T74S肖特基系列 B.C T74L S低功耗肖特基系列 C.C T74L低功耗系列 D.C T74H高速系列 二、判断题(正确打√,错误的打×) 1.TTL与非门的多余输入端可以接固定高电平。() 2.当TTL与非门的输入端悬空时相当于输入为逻辑1。() 3.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。() 4.两输入端四与非门器件74LS00与7400的逻辑功能完全相同。() 5.CMOS或非门与TTL或非门的逻辑功能完全相同。()

数字电路组合逻辑电路设计实验报告

数字电路组合逻辑电路设 计实验报告 The Standardization Office was revised on the afternoon of December 13, 2020

实验三组合逻辑电路设计(含门电路功能测试)

一、实验目的 1.掌握常用门电路的逻辑功能 2.掌握小规模集成电路设计组合逻辑电路的方法 3.掌握组合逻辑电路的功能测试方法 二、实验设备与器材 Multisim 、74LS00 四输入2与非门、示波器、导线 三、实验原理 TTL集成逻辑电路种类繁多,使用时应对选用的器件做简单逻辑功能检查,保证实验的顺利进行。 测试门电路逻辑功能有静态测试和动态测试两种方法。静态测试时,门电路输入端加固定的高(H)、低电平,用示波器、万用表、或发光二极管(LED)测

出门电路的输出响应。动态测试时,门电路的输入端加脉冲信号,用示波器观测输入波形与输出波形的同步关系。 下面以74LS00为例,简述集成逻辑门功能测试的方法。74LS00为四输入2与非门,电路图如3-1所示。74LS00是将四个二输入与非门封装在一个集成电路芯片中,共有14条外引线。使用时必须保证在第14脚上加+5V电压,第7脚与底线接好。 整个测试过程包括静态、动态和主要参数测试三部分。 表3-1 74LS00与非门真值表 1.门电路的静态逻辑功能测试 静态逻辑功能测试用来检查门电路的真值表,确认门电路的逻辑功能正确与否。实验时,可将74LS00中的一个与非门的输入端A、B分别作为输入逻辑变量,加高、低电平,观测输出电平是否符合74LS00的真值表(表3-1)描述功能。

数字电路与逻辑设计试卷 (1)

《数字逻辑电路》习题及参考答案 一、单项选择题 1.下列四个数中最大的数是( B ) A.(AF)16 B.(001010000010)8421BCD C.(10100000)2 D.(198)10 2.将代码(10000011)8421BCD 转换成二进制数为( B ) A.(01000011)2 B.(01010011)2 C.(10000011)2 D.(000100110001)2 3.N 个变量的逻辑函数应该有最小项( C ) A.2n 个 B.n2 个 C.2n 个 D. (2n-1)个 4.下列关于异或运算的式子中,不正确的是( B ) A.A ⊕ A=0 B. A ⊕A =0 C.A ⊕ 0=A D.A ⊕ 1= A 5.下图所示逻辑图输出为“1”时,输入变量( C ) ABCD 取值组合为 A.0000 B.0101 C.1110 D.1111 6.下列各门电路中,( B )的输出端可直接相连,实现线与。 A.一般TTL 与非门 B.集电极开路TTL 与非门 C.一般CMOS 与非门 D.一般TTL 或非门 7.下列各触发器中,图( B )触发器的输入、输出信号波形图如下图所示。 8.n 位触发器构成的扭环形计数器,其无关状态数有( B )个。 A.2n-n B.2n-2n C.2n D.2n-1

n 9.下列门电路属于双极型的是 ( A ) A.OC 门 B.PMOS C.NMOS D.CMOS 10.对于钟控 RS 触发器,若要求其输出“0”状态不变,则输入的 RS 信号应为( A ) A.RS=X0 B.RS=0X C.RS=X1 D.RS=1X 11.下列时序电路的状态图中,具有自启动功能的是( B ) 12.多谐振荡器与单稳态触发器的区别之一是( C ) A.前者有 2 个稳态,后者只有 1 个稳态 B.前者没有稳态,后者有 2 个稳态 C.前者没有稳态,后者只有 1 个稳态 D.两者均只有 1 个稳态,但后者的稳态需要一定的外界信号维持 13.欲得到 D 触发器的功能,以下诸图中唯有图( A )是正确的。 14.时序逻辑电路的一般结构由组合电路与( B )组成。 A .全加器 B .存储电路 C .译码器 D .选择器 15.函数 F= AB +AB 转换成或非-或非式为( B ) A. A + B + A + B B. A + B + A + B C. AB + AB D. A + B + A + B 16.图示触发器电路的特征方程 Q n+1 =( A ) A.T Q + TQ n B. TQ +TQ n n C. Q

数字电子技术第三章(组合逻辑电路)作业及答案

数字电子技术第三章(组合逻辑电路)作业及答案 -标准化文件发布号:(9456-EUATWK-MWUB-WUNN-INNUL-DDQTY-KII

第三章(组合逻辑电路)作业及答案 1、写出图3-1所示组合逻辑电路中输入输出的逻辑关系式和真值表。 图3-1:组合逻辑电路逻辑图 解:(1)C A A AC B A Y +=++=1 (2)D B C B A CD B A CD B A D BD CD A B A Y ++=++=+=++=)( 2 2、试分析图3-2所示组合逻辑电路,写出其逻辑函数表达式。若设S 1﹑S 0为功能控制信号,A ﹑B 为输入信号,L 为输出,说明当S 1﹑S 0取不同信号值时,电路所实现的逻辑功能。 图3-2:组合逻辑电路逻辑图 3、试用与门、或门和非门,或者与门、或门和非门的组合来实现如下各逻辑函数关系,画出相应的逻辑电路图。 (1)1 Y AB BC =+ A B S 1 S 0 =1 =1 & =1

(2)2Y A C B =+() (3)3Y ABC B EF G =++() & & 1 ≥Y1. 1 A B C . & 1 ≥Y2 . 1 A B C & 1 ≥1 ≥& & 1 A B C . E F G .Y3 . . . 4、试用门电路设计4线-2线优先编码器,输入、输出信号都是高电平有效,要求任一按键按下时,G S 为1,否则G S =0;还要求没有按键按下时,E O 信号为1,否则为0。

5、试用逻辑门电路设计一个2选1数据选择器,输入信号为A、B,选择信号为S,输出信号为Y,要求写出真值表、逻辑函数表达式和画出逻辑电路图。 6、某公司3条装配线各需要100kW电力,采用两台发电动机供电,一台100kW,另外一台是200kW,3条装配线不同时开工,试设计一个发电动机控制电路,可以按照需求启动发电动机以达到节电的目的。

实验4门电路与组合逻辑电路的分析

实验4 门电路及组合逻辑电路的研究 —、实验目的 1. 测量集成电路“与非门”的逻辑功能。 2. 学习用集成电路“与非门”组成简单的逻辑电路,并研究其逻辑功能。 3. 用集成电路“与非门”构成知识竞赛抢答器电路,并验证其功能。 二、实验内容与要求 4. 内容: (1)测试“与非门”的逻辑功能; (2)用“与非门”连接成半加器电路并测试其逻辑功能; (3)用“与非门”实现三人抢答电路。 5. 要求: (1)双端输入“与非门”的输入信号为A 、B ,输出端信号为F 。分别在输入端加信号如表4-1,测量输出信号状态并填入表内。 表4-1 “与非门”状态表 (2S 和进位C 。分别在输入端加信号如表4-2,测量输出信号状态并填入表内。 表4-2 半加器状态表 (3)连接出三人(A 、B 、C )抢答器电路。该电路应能实现:任一人抢答时其他人不能再抢答;抢答时,主持人灯和抢答人的指示灯亮;主持人可以清零。 三、实验电路和设备 1. 实验电路 (1)半加器电路参考电路图,见图4-1。(共需要7个“与非门”) 根据B A B A B A B A B A B A S ?=+=+=和AB AB C ==得到用“与非门”组成的电路如下:

图4-1 半加器电路 (2)三人知识竞赛抢答电路参考电路图,见图4-2。(共需要10个“与非门”) 图4-2 三人抢答电路 2.实验设备 实验用到数字电路实验模块。实验模块上有集成四“与非门”芯片74LS00。管脚功能见图4-3。 图4-3 四集成“与非门”74LS00芯片管脚图 实验模块上有集成四输入双“与非门”芯片74LS20。管脚功能见图4-4。

习题1-门电路和组合逻辑电路

第20章习题 门电路和组合逻辑电路 S10101B 为实现图逻辑表达式的功能,请将TTL 电路多余输入端C 进行处理(只需一种处理方法),Y 1的C 端应接 ,Y 2的C 端应接 , 解:接地、悬空 S10203G 在F = AB +CD 的真值表中,F =1的状态有( )。 A. 2个 B. 4个 C. 3个 D. 7个 解:D S10203N 某与非门有A 、B 、C 三个输入变量,当B =1时,其输出为( )。 A. 0 B. 1 C. D. AC 解:C S10204B 在数字电路中,晶体管的工作状态为( )。 A. 饱和 B. 放大 C. 饱和或放大 D. 饱和或截止 解:D S10204I 逻辑电路如图所示,其逻辑函数式为( )。 A. B. C. D. 解:C S10204N 已知F =AB +CD ,选出下列可以肯定使F = 0的情况( )。 A. A = 0,BC = 1 B. B = C = 1 C. C = 1,D = 0 D. AB = 0,CD = 0 解:D S10110B 三态门电路的三种可能的输出状态是 , , 。 解:逻辑1、逻辑0、高阻态 S10214B 逻辑图和输入A ,B 的波形如图所示,分析当输出F 为“1”的时刻应是( )。 A. t 1 B. t 2 C. t 3 解:A Y

S10211I 图示逻辑电路的逻辑式为( )。 A. B. C. 解:B S10212I 逻辑电路如图所示,其功能相当于一个( )。 A. 门 B. 与非门 C. 异或门 解:C S10216B 图示逻辑电路的逻辑式为( )。 A. A +B B. C. AB + 解:C S10217B 逻辑图如图(a )所示,输入A 、B 的波形如图(b ),试分析在t 1瞬间输出F 为( )。 A. “1” B. “0” C. 不定 解:B S10218B 图示逻辑符号的逻辑状态表为( )。 A. B. C. 解:B

数字电路与逻辑设计

专升本《数字电路与逻辑设计》作业练习题6 解析与答案 一、单选题(选择最合适的答案) 1. 哪种逻辑门“只有在所有输入均为0时,输出才是1”? () A.或非门B.与非门C.异或门D.与或非门 答案:A 解析: 或非门 2.设两输入“与非”门的输入为x和y,输出为z,当z=1时,x和y的取值一定是() A. 至少有一个为1 B. 同时为1 C. 同时为0 D. 至少有一个为0 答案:D 解析: 与非逻辑 3. 两输入与非门输出为0时,输入应满足()。 A.两个同时为1 B.两个同时为0 C.两个互为相反D.两个中至少有一个为0 答案:A 解析:输入全为1 4. 异或门的两个输入为下列哪—种时,其输出为1? A.1,l B.0,1 C.0,0 D.以上都正确 答案:B 解析: 输入不同 5. 下列逻辑门中哪一种门的输出在任何条件下都可以并联使用?()A.具有推拉式输出的TTL与非门B.TTL集电级开路门(OC门) C.普通CMOS与非门D.CMOS三态输出门 答案:B 解析: A,C普通与非门不能并联使用; D三态输出门并联使用是有条件的:它们的使能端(控制端)必须反向,即只能有一个门处于非高阻态

ADABB 二、多选题(选择所有合适的答案) 用TTL 与非门、或非门实现反相器功能时,多余输入端应该( ) A .与非门的多余输入端应接低电平 B. 或非门的多余输入端应接低电平 C. 与非门的多余输入端应接高电平 D. 或非门的多余输入端应接低高平 答案:BC 解析: 多余输入端对与逻辑要接1,对或逻辑要接0 三、简答题 1. 分析如下两个由或非门、异或门、非门以及与非门构成的逻辑电路,请你:①写出F1和F2的逻辑表达式;②当输入变量A ,B 取何值时,两个电路等效? 答案:{ ① 根据图可写出两个电路的输出函数表达式分别为: 12()F A A B A A B A A B A A B A AB AB A A B F AB A B =⊕+=?++?+=??+++=+==+ = ②列出两个电路的真值表: 可见,无论A,B 取任何值,两个电路都等效。 }

门电路及组合逻辑电路复习答案

第九章 门电路及组合逻辑电路 一、填空题 1、模拟信号的特点是在 和 上都是 变化的。(幅度、时间、连续) 2、数字信号的特点是在 和 上都是 变化的。(幅度、时间、不连续) 3、数字电路主要研究 与 信号之间的对应 关系。(输出、输入、逻辑) 4、最基本的三种逻辑运算是 、 、 。(与、或、非) 5、逻辑等式三个规则分别是 、 、 。(代入、对偶、反演) 6、逻辑函数常用的表示方法有 、 和 。(真值表、表达式、卡诺图、逻辑图、波形图五种方法任选三种即可) 7、半导体二极管具有 性,可作为开关元件。(单向导电) 8、半导体二极管 时,相当于短路; 时,相当于开路。(导通、截止) 9、半导体三极管作为开关元件时工作在 状态和 状态。(饱和、截止) 10、在逻辑门电路中,最基本的逻辑门是 、 和 。(与门、或门、非门) 11、与门电路和或门电路具有 个输入端和 个输出端。(多、一) 12、非门电路是 端输入、 端输出的电路。(单、单) 13、根据逻辑功能的不同特点,逻辑电路可分为两大类: 和 。(组合逻辑电路、时序逻辑电路) 14、组合逻辑电路主要是由 、 和 三种基本逻辑门电路构成的。(与门、或门、非门) 15、(1)2(10011011)(= 8)(= 16) 答:233、9B (2)16()(AE = 2)(= 8) 答:10101110、256 (3)()125(10= 2) (4)()375.13(10= 2) 答:(1)1111101(2)1101.011 二、判断题 1、十进制数74转换为8421BCD 码应当是BCD 8421)01110100(。 (√) 2、十进制转换为二进制的时候,整数部分和小数部分都要采用除2取余法。(╳) 3、若两个函数相等,则它们的真值表一定相同;反之,若两个函数的真值表完全相同,则这两个函数未必相等。(╳)

门电路和组合逻辑电路

第十六章 门电路和组合逻辑电路 一 选择题 1、下列逻辑表达式正确的是( )。 .0A A A += .11B A ?= .C A AB A B +=+ .D A AB AB += 2、时序逻辑电路中,以下说法正确的是( )。 A 、电路中任意时刻的输出只取决于当时的输入信号,与电路原来的 状态无关。 B 、电路中任意时刻的输出不仅与当时的输入信号有关,同时还取决于 电路原来的状态。 C 、电路中任意时刻的输出只取决于电路原来的状态,与当时的输入 信号无关。 D 、以上均不正确。 3、数据选择器的地址输入端有2个时,最多可以有( )个数据信号 输入。 A 、1 B 、2 C 、4 D 、8 4、数据选择器的地址输入端有3个时,最多可以有( )个数据信号输入。 A 、4 B 、6 C 、8 D 、16 5、组合逻辑电路中,以下说法正确的是( )。 A 、电路中任意时刻的输出只取决于当时的输入信号,与电路原来的状态无关。 B 、电路中任意时刻的输出不仅与当时的输入信号有关,同时还取决于电路原来的状态。 C 、电路中任意时刻的输出只取决于电路原来的状态,与当时的输入信号无关。 D 、以上均不正确。 6、下列几种TTL 电路中,输出端可实现线与功能的电路是( )。 A 、或非门 B 、与非门 C 、异或门 D 、OC 门 7、数据选择器有10个数据信号输入端时,至少得有( )个地址输入端。 A 、2 B 、3 C 、4 D 、5 8、以下哪个电路不是组合逻辑电路( )。 A 、编码器 B 、计数器 C 、译码器 D 、加法器

9、下列逻辑表达式正确的是( )。 .0A A A += .11B A ?= .C A AB A B +=+ .D A AB AB += 10、衡量集成逻辑电路优劣的因数是用它的:( ) A .增益×带宽; B .传输延迟时间×功耗; C .扇出系数×传输延迟时间; D .噪声容限×功耗。 11、以下诸论述中,唯一正确的是:( ) A .可以用OC 门构成电平变换电路; B .ECL 门电路主要用于集成度要求高的场合; C .CM0S 器件不可以和TTL 器件兼容; D .CMOS 器件的电源电压使用范围特别小,对电源的准确性要求严格. 12、集成门电路(不论是与、或、与非…等)的输入端若超过了需要,则这些多余的输入端应按哪种方式去处置才是正确的?( ) A .让它们开路; B .让它们通过电阻接最高电平(例如电源电压); C .让它们接地,或接电源的最低电平; D .让它们和使用中的输入端并接。 13、 以下表达式中符合逻辑运算法则的是( ) A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 14、 当逻辑函数有n 个变量时,共有( )个变量取值组合? A. n B. 2n C. n 2 D. 2n 15、. 逻辑函数的表示方法中具有唯一性的是( ) A .真值表 B.表达式 C.逻辑图 D.卡诺图 16、F=A B +BD+CDE+A D=( ) A.D B A + B.D B A )(+ C.))((D B D A ++ D.))((D B D A ++ 二 填空题 1.电子电路按功能可分为 电路和 电路。 2.根据电路的结构特点及其对输入信号响应规则的不同,数字电路可分为 和 。 3.数字电路的分析方法主要用 、功能表、 、波形图。 4.数字信号是一系列时间和数值都 的信号。 5.在数字电路中有两种数字逻辑状态分别是逻辑 和逻辑 。 6.逻辑函数F=)(B A A ⊕⊕ =

2015-2016-1数字电路与逻辑设计--B卷答案

命题人: 张京玲 审核人: 试卷分类(A 卷或B 卷) B 五邑大学 试 卷 学期: 2013 至 2014 学年度 第 1 学期 课程: 数字电路与逻辑设计 课程代号: 0700280 使用班级: 信息工程学院2011级 姓名: 学号: 一、填空题2分,共12分) 1、将(10011101)2转换为10进制数为 157 。 2、存储器当存储容量不够用时,应该通过 字 和 位 来扩展容量。 3、CMOS 门电路的输入端通过一个k Ω10的电阻接地,这个输入端相当于输入 低 电平;如果是TTL 门电路的输入端通过一个k Ω10的电阻接地,这个输入端相当于输入 高 电平。 4、已知原函数为 C C B A F +=1 ,则它的反函数的最简与或式为 C B A 5、施密特触发器有两个 稳定 状态;单稳态触发器有一个 稳定 状态和一个 暂稳 状态;多谐振荡器只有两个 暂稳 状态。 6、一个8位逐次渐进型A/D 转换器,转换单位为1m V(00000001所表示的模拟电压值),当输入模拟电压U i=152m V 时,输出为10011000。 二、选择题 (每题1分,共7分) 1、某RAM 有8位数据线、10位地址线,则其存储容量为( D )。 A 、1Kb B 、 2Kb C 、4Kb D 、 8Kb 2、下列公式中哪个是错误的?( C ) 。 A. A A =+0 B. A A A =+ C. B A B A +=+ D. ))((C A B A BC A ++=+ 3、已知逻辑函数Y=BC B +,下列 ( D ) 逻辑函数成立。 A. Y=B+C B. Y=B+C C. Y=B+C D. Y=B+C 4、以下各电路中,( B )可以完成延时功能。 A 、多谐振荡器 B 、单稳态触发器 C 、施密特触发器 D 、石英晶体多谐振荡器 5、3线-8线译码器处于译码状态时,当输入A 2A 1A 0=011时,输出07...Y Y = ( D ) 。

数字电路组合逻辑电路设计实验报告

实验三组合逻辑电路设计(含门电路功能测试)

一、实验目的 1.掌握常用门电路的逻辑功能 2.掌握小规模集成电路设计组合逻辑电路的方法 3.掌握组合逻辑电路的功能测试方法 二、实验设备与器材 Multisim 、74LS00 四输入2与非门、示波器、导线 三、实验原理 TTL集成逻辑电路种类繁多,使用时应对选用的器件做简单逻辑功能检查,保证实验的顺利进行。 测试门电路逻辑功能有静态测试和动态测试两种方法。静态测试时,门电路输入端加固定的高(H)、低电平,用示波器、万用表、或发光二极管(LED)测出门电路的输出响应。动

态测试时,门电路的输入端加脉冲信号,用示波器观测输入波形与输出波形的同步关系。 下面以74LS00为例,简述集成逻辑门功能测试的方法。74LS00为四输入2与非门,电路图如3-1所示。74LS00是将四个二输入与非门封装在一个集成电路芯片中,共有14条外引线。使用时必须保证在第14脚上加+5V电压,第7脚与底线接好。 整个测试过程包括静态、动态和主要参数测试三部分。 表3-1 74LS00与非门真值表 1.门电路的静态逻辑功能测试 静态逻辑功能测试用来检查门电路的真值表,确认门电路的逻辑功能正确与否。实验时,可将74LS00中的一个与非门的输入端A、B分别作为输入逻辑变量,加高、低电平,观测输出电平是否符合74LS00的真值表(表3-1)描述功能。 测试电路如图3-2所示。试验中A、B输入高、低电平,由数字电路实验箱中逻辑电平产生电路产生,输入F可直接插至逻辑电平只是电路的某一路进行显示。

仿真示意 2.门电路的动态逻辑功能测试 动态测试用于数字系统运行中逻辑功能的检查,测试时,电路输入串行数字信号,用示波器比较输入与输出信号波形,以此来确定电路的功能。实验时,与非门输入端A加一频率为

第20章习题2门电路和组合逻辑电路

20章 组合电路 20-0XX 选择与填空题 20-1XX 画简题 20-2XX 画图题 20-3XX 分析题 20-XX 设计题 十二、[共8分]两个输入端的与门、 或门和与非门的输入波形如图 12 所示, 试画出其输出信号的波形。 解: 设与门的输出为F 1, 或门的输出为F 2,与非门的输出为F 3,根据逻辑关系其输出波形如图所示。 20-0XX 选择与填空题 20-001试说明能否将与非门、或非门、异或门当做反相器使用?如果可以,其他输入端应如何连接? 答案 与非门当反相器使用时,把多余输入端接高电平 或非门当反相器使用时,把多余输入端接低电平 异或门当反相器使用时,把多余输入端接高电平 20-002、试比较TTL 电路和CMOS 电路的优、缺点。 A B F 1F 2F 3 (a) (b)

答案 COMS 电路抗干扰能力强,速度快,静态损耗小,工作电压范围宽, 有取代TTL 门电路的趋势。 20-003简述二极管、三极管的开关条件。 答案 二极管:加正向电压导通,相当于开关闭合;反向电压截止,相当于 开关断开。三极管:U BE <0V 时,三极管可靠截止,相当于开关断开; i B 》I BS 时,三极管饱和,相当于开关闭合。 20-0004、同或运算关系,当两输入不相等时,其输出为1;异或运算关系,当两输入相等时,其输出为0; 20-0005、 若各门电路的输入均为A 和B ,且A=0,B=1;则与非门的输出为 _________,或非门的输出为___ ___,同或门的输出为__ __。 20-0006、逻辑代数中有3种基本运算: 、 和 。 A. 或非,与或,与或非 B. 与非,或非,与或非 C. 与非,或,与或 D. 与,或,非 20-0007、逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。 20-0008、将2004个“1”异或起来得到的结果是( )。 20-0009、是8421BCD 码的是( )。 A 、1010 B 、0101 C 、1100 D 、1101 2)、和逻辑式BC A A + 相等的是( )。 A 、ABC B 、1+B C C 、A D 、BC A + 3)、二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式 Y= ( )。 A 、A B B 、AB C 、B A + D 、A+B 20-0010、若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。 A.5 B.6 C.10 D.50

数字电路与逻辑

数字电路与逻辑设计试题

华南农业大学期末考试试卷(A卷) 2005学年第二学期考试科目:数字电路与逻辑设计Ⅱ_ 考试类型:(闭卷)考试时间: 120__ 学号姓名年级专业____________ 题号一二三四五总分 得分 评阅人 一.选择题(下列每题有且仅有一个正确答案,每题2分,共20分) 1.把一个五进制计数器与一个四进制计数器串联 可得到进制计数器。 A.4 B.5 C.9 D.20 2.下列逻辑电路中为时序逻辑电路的 是。 A.变量译码器 B.加法器 C.数码寄存 器 D.数据选择器 3.N个触发器可以构成最大计数长度(进制数) 为的计数器。 第 2 页共 9 页

A.N B.2N C.N2 D.2N 4.GAL是指。 A.通用阵列逻辑 B.专用集成电路 C.可编程逻辑阵列 D.通用集成电路 5.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用个触发器。 A.2 B.3 C.4 D.10 6.随机存取存储器具有功能。 A.读/写 B.无读/写 C.只读 D. 只写 7.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容。 A.全部改变 B.全部为0 C.不 可预料 D.保持不变 第 3 页共 9 页

8.随机存取存储器RAM中的内容,当电源断掉后 又接通,存储器中的内容。 A.全部改变 B.全部为1 C.不确定 D.保持不变 9.一个容量为512×1的静态RAM具有。 A.地址线9根,数据线1根 B.地址 线1根,数据线9根 C.地址线512根,数据线9根 D.地址 线9根,数据线512根 10.PROM的与阵列(地址译码器)是。 A.可编程阵列 B.不可编程阵列 C.可编程阵列 D.不可编程阵列 二.分析题(15分) 如图一由JK触发器构成的时序逻辑电路,回答如下几个问题?(共15分) 第 4 页共 9 页

(完整版)第九章门电路及组合逻辑电路复习答案

第九章门电路及组合逻辑电路 一、填空题 1、 模拟信号的特点是在 ______ 和 ______ 上都是 __________ 变化的。(幅度、时间、连续) 2、 数字信号的特点是在 ______ 和 ______ 上都是 __________ 变化的。(幅度、时间、不连续) 3、 数字电路主要研究 ______ 与 ______ 信号之间的对应 ________ 关系。(输出、输入、逻辑) 4、 最基本的三种逻辑运算是 _______ 、 ________ 、 _________ 。(与、或、非) 5、 逻辑等式三个规则分别是 _______ 、 ________ 、 _________ 。(代入、对偶、反演) 6 逻辑函数常用的表示方法有 _________ 、 ________ 和 __________ o (真值表、表达式、卡诺图、逻 辑图、波形图五种方法任选三种即可) 7、 半导体二极管具有 ______ 性,可作为开关元件。(单向导电) 8、 半导体二极管 __________ 时,相当于短路; ______ 时,相当于开路。(导通、截止) 9、 半导体三极管作为开关元件时工作在 __________ 状态和 ___________ 状态。(饱和、截止) 10、 在逻辑门电路中,最基本的逻辑门是 _____ 、 ______ 和 ______ o (与门、或门、非门) 11、 与门电路和或门电路具有 _____ 个输入端和 _____ 个输出端。(多、一) 12、 非门电路是 ___ 端输入、 _______ 端输出的电路。(单、单) 13、 根据逻辑功能的不同特点,逻辑电路可分为两大类: _________ 和 ________ 。(组合逻辑电路、 、判断题 1、十进制数74转换为8421BC [码应当是(01110100) 8421 BCD 。 (V ) 2、 十进制转换为二进制的时候,整数部分和小数部分都要采用除 2取余法。(X ) 3、 若两个函数相等,贝尼们的真值表一定相同;反之,若两个函数的真值表完全相同,贝U 这两个 函数未必相等。(X ) 4、 证明两个函数是否相等,只要比较它们的真值表是否相同即可。 (V ) 时序逻辑电路) 14、组合逻辑电路主要是由 ____ 、 ____ 和 15、 (1) (10011011)2 ( )8 ( (2) (AE )16 ( ) 2 ( )8 (3) (125)10 ( ) 2 (4) (13.375)10 ( )2 答:(1) _三种基本逻辑门电路构成的。(与门、或门、非门) )16 答:233、9B 答:10101110 256 1111101 (2) 1101.011

第20章习题1-门电路和组合逻辑电路

第20章习题门电路和组合逻辑电路 S10101B 为实现图逻辑表达式的功能,请将TTL电路多余输入端 C进行处理(只需一种处理方法),Y i 端应接________________________ ,丫2的C端应接 _______________________ , 费二FqlFl Y I=A+Π S10203G 在F = AB+CD的真值表中,F =1的状态有()。 A. 2个 B. 4个 C. 3个 D. 7个 解:D S10203N 某与非门有A、B、C三个输入变量,当 B=I时,其输出为()。 A. 0 B. 1 C. AC D. AC 解:C S10204B 在数字电路中,晶体管的工作状态为( A. 饱和 C.饱和或放大 解:D S10204I 逻辑电路如图所示,其逻辑函数式为()。 A. AB AB B. AB AB C. AB AB D. AB A 解:C S10204N 已知F=AB+CD ,选出下列可以肯定使 F = 0的情况()。 S10110B (a) 解:接地、悬空 (b) )。 B.放大 D.饱和或截止 t≈—Y A. C. 解: D A = 0,BC = 1 C = 1, D = 0 B. B = C = 1 D. AB = 0,CD = 0 A ≥ 1 B

三态门电路的三种可能的输出状态是_____________ 解:逻辑1、逻辑O、高阻态

S10214B 逻辑图和输入A, B 的波形如图所示,分析当输出 F 为“1”的时刻应是( )。 A. t ι B. t 2 C. t 3 解:A S10211I 图示逻辑电路的逻辑式为 ( )。 A. F =A B AB B. F=ABAB C. F=(A B)AB 解:B S10212I 逻辑电路如图所示,其功能相当于一个 ( A.门 B.与非门 C.异或门 解:C S10216B 图示逻辑电路的逻辑式为 ( )。 A. F =A B +A B A B. F =AB AB C. F =AB+ A B 解:C S10217B 逻辑图如图(a )所示,输入 A 、B 的波形如图 (b ),试分析在t ι瞬间输出F 为( )。 A. “1” B. “ 0” C. 不定 解:B h (a) (b) S10218B 图示逻辑符号的逻辑状态表为 ( A. B. A B F 0 0 0 0 1 0 1 0 0 1 1 1 A B F 0 0 0 0 1 1 1 0 1 1 1 1 A B F 0 0 1 0 1 1 1 0 1 1 1 C. 解:B T&] A —

数字电路组合逻辑电路

模块6 组合逻辑电路 一、判断题 1. 组合逻辑电路具有记忆功能。() 2. 组合逻辑电路是由集成运放大器所组成的。() 3. 组合逻辑电路的读图就是分析电路所能实现的逻辑功能。() 4. 组合逻辑电路的设计就是根据功能要求设计逻辑电路。() 5. 组合逻辑电路读图的第一步是根据实际问题建立真值表。() 6. 组合逻辑电路的输出取决于该时刻的输入。() 7. 触发器是一种常见的组合逻辑电路。() 8. 编码器属于组合逻辑电路。() 9.编码器的功能是将输入端的各种信号转换为二进制数码。 ( ) 10.译码器的功能是将二进制码还原成给定的信息符号。 ( ) 11. 在3位二进制编码器中,输入信号为8位二进制代码,输出为3个特定对象。( ) 12.在8421BCD编码器中,其输出端为BCD码。() 13. 8421BCD编码器,有10个输入端,BCD码由4个输出端口输出。() 14. 在编码器中,两个输入信号同时有效时,必须采用优先编码器。() 15. 编码器的输入端与输出端的数量是相同的。() 16. BCD编码器的输出,是以二进制形式表达十进制数码。() 17.普通编码器允许同时输入多个输入信号。() 18. 显示译码器的功能是将二进制码复原为十进制码。() 19. 显示器的作用仅显示数字。() 20. 译码器是由逻辑门电路所构成的。() 21. 在输入端信号消失后,译码器的输出仍然维持不变。() 22. 74LS138集成电路是3线—8线译码器。() 23. 数码管某几个发光二极管损坏,会引起显示缺段的现象。() 24. 2位二进制代码可以表示4种输入组合。() 25. 显示译码器的作用是将输入端的BCD码译成驱动数码管的信号。()二、单项选择题 1. 组合逻辑电路的功能是。 A.放大数字信号 B.实现一定的逻辑功能 C.放大脉冲信号 D.存储数字信号 2.组合逻辑电路中一般不包括以下器件。 A.与门 B.非门 C.放大器 D.或非门3.不属于组合电路表达方式的一项是。 A.真值表 B.逻辑电路 C.逻辑函数表达式 D.二进制代码 4.关于组合逻辑电路不正确的表述是。 A.组合逻辑电路是由逻辑门电路所组成 B. 组合逻辑电路不可以作为存储信号的记忆元件 C. 组合逻辑电路的输出取决于输入状态 D. 组合逻辑电路的输出与以前状态有关 5.组合逻辑电路是属于。 A.数字电路 B. 模拟电路与门电路的组合 C. 模拟电路 D. 数字与模拟电路的组合 6.优先编码器同时有两个输入信号时,是按的输入信号编码。 A.高电平 B.低电平 C.高优先级 D.高频率7.要完成二进制代码转换为十进制数,应选择的电路是。 A.译码器 B.编码器 C.数据选择器 D.数据分配器 8.半导体数码管是由排列成显示数字。 A.小灯泡 B.液态晶体 C.辉光器件 D.发光二极管 9. 一个输出n位代码的二进制编码器,可以表示种输入信号。 A. 2n B. 2n C. n2 D. n

数字电路组合电路(答案)

1、组合逻辑电路分析。采用4选1数据选择器和逻辑门构成图示电路。 1)写出下图的函数真值表和逻辑表达式。 2)叙述该电路的功能。 2、设计一个数字比较电路,能比较两个两位二进制数的大小,这两个数为A =A !A 0,B=B 1B 0,当A>B 时,F 1F 0=10;当A=B 时,F 1F 0=11;当A

(1) 写出该电路的逻辑函数 (2) 从真值表分析该电路的逻辑功能 5、根据图4所示4选1数据选择器实现的组合电路,写出输出E 表达式并化成最简“与或”表达式。 6、用八选一数据选择器74HC151(功能表见附录)和反相器设计一个函数发生器电路,它的功能如下表所示。要求写出设计步骤,并画出电路图。 A 2 A 1 A 0D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7 S Y 74HC151 W (09南理工) 148输出接138,138输出接3个与门 A1A0=X3X2,D10=X1X0,D11=X1+X0,D12=X1+X0,D13=(X1+X0)‘ 。 D20=0,D21=X1⊙X0,,D22=X1⊙X0,D23=0 S 1 S 0 Y 0 0 AB 0 1 A+B 1 0 A B 1 1 A B e

数字电路与逻辑设计习题_2016

一、选择题 1. 以下表达式中符合逻辑运算法则的是 D 。 A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 2. 一位十六进制数可以用 C 位二进制数来表示。 A . 1 B . 2 C . 4 D . 16 3. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。 A .真值表 B.表达式 C.逻辑图 D.状态图 5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。 A .(256)10 B .(127)10 C .(128)10 D .(255)10 6.逻辑函数F=B A A ⊕⊕)( = A 。 A.B B.A C.B A ⊕ D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。 A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。 A .A+ B B.A+ C C.(A+B )(A+C ) D.B+C 9.在何种输入情况下,“与非”运算的结果是逻辑0。 D A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。 A A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1 11.十进制数25用8421BCD 码表示为 B 。 A .10 101 B .0010 0101 C .100101 D .10101 12.不与十进制数(53.5)10等值的数或代码为 C 。 A .(0101 0011.0101)8421BCD B .(35.8)16 C .(110101.11)2 D .(65.4)8 13.以下参数不是矩形脉冲信号的参数 D 。 A.周期 B.占空比 C.脉宽 D.扫描期

数字电路练习题(上)-组合逻辑部分

将 (421.6095) 将下列数转换成相应数:1.(101011.1011) 完成下列转换: 用 用二进制码表示

第二章习题 用真值表或基本公式证明下列公式: 1. A+AB=A+B 2.答案复原 证明:1. 用真值表证明: 2.用基本公式证明: 用代数法证明下列公式: 1. AB+ACD+B+C+D=1 2. ABCD+ABD+BCD+ABC+BC+BD=B 答案复原 证明: 1. 左式=AB+ACD+B+C+D =AB+ACD+1=1=右式 2. 左式=(ABCD+BCD)+(ABD+BD)+ABC+BC =BCD+BD+ABC+BC =BCD+BD+BC =BCD+B(D+C) =B=右式 直接写出下列函数的对偶函数和反函数: 1. 2. 3. F=AB+(A+C)(C+DE) 答案复原

解: 1. 2. 3. F=(A+B)[AC+C(D+E)] F ' =(A+B)[AC+C(D+E)] 分别用与非门和与或非门实现 F=A+B ,F=AB ,F=A 。要求写出表示式和画出逻辑图。 答案 复原 解:1.F=A+B 时 2.F=AB 时: 3.F=A 时: 判断函数F 1和F 2的关系。 F 1=A B C+ A B C F 2= 答案 复原 解:因为 F 1=A B C+ A B C F 2=(A+B)(B+C)(C+A)=(A B+A C+BC)(C+A)=A B C+A B C 所以,F 1和F 2不相等。 函数F 1-F 3的真值表如表P2.6所示,试写出:(1)F 1、F 2、F 3的最小项之和式和最大项之积式;(2) F 1、F 2、F 3的五种最简式(与或式、或与式、与非-与非式、或非-或非式、与或非式 答案 复原

组合逻辑电路练习题和答案

第2章习题 一、单选题 1.若在编码器中有50个编码对象,则输出二进制代码位数至少需要(B )位。 A)5 B)6 C)10 D)50 2.一个16选1的数据选择器,其选择控制(地址)输入端有(C )个,数据输入端有(D )个,输出端有(A )个。 A)1 B)2 C)4 D)16 3.一个8选1的数据选择器,当选择控制端S2S1S0的值分别为101时,输出端输出(D )的值。 A)1 B)0 C)D4D)D5 4.一个译码器若有100个译码输出端,则译码输入端至少有(C )个。 A)5 B)6 C)7 D)8 5.能实现并-串转换的是(C )。 A)数值比较器B)译码器C)数据选择器D)数据分配器 6.能实现1位二进制带进位加法运算的是(B )。 A)半加器B)全加器C)加法器D)运算器 7.欲设计一个3位无符号数乘法器(即3×3),需要()位输入及(D )位输出信号。A)3,6 B)6,3 C)3,3 D)6,6 8.欲设计一个8位数值比较器,需要()位数据输入及(B )位输出信号。 A)8,3 B)16,3 C)8,8 D)16,16 9. 4位输入的二进制译码器,其输出应有(A )位。 A)16 B)8 C)4 D)1 二、判断题 1. 在二——十进制译码器中,未使用的输入编码应做约束项处理。(?) 2. 编码器在任何时刻只能对一个输入信号进行编码。(?) 3. 优先编码器的输入信号是相互排斥的,不容许多个编码信号同时有效。(?) 4. 编码和译码是互逆的过程。(?) 5. 共阴发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。(?) 6. 3位二进制编码器是3位输入、8位输出。(?) 7. 组合逻辑电路的特点是:任何时刻电路的稳定输出,仅仅取决于该时刻各个输入变量的取值,与电路原来的状态无关。(?) 8. 半加器与全加器的区别在于半加器无进位输出,而全加器有进位输出。(?) 9. 串行进位加法器的优点是电路简单、连接方便,而且运算速度快。(?) 10. 二进制译码器的每一个输出信号就是输入变量的一个最小项。(?) 11. 竞争冒险是指组合电路中,当输入信号改变时,输出端可能出现的虚假信号。(?) 三、综合题 1.如图所示逻辑电路是一个什么电路,当A3~A0输入0110,B3~B0输入1011,Cin输入1时,Cout及S3~S0分别输出什么?

相关主题
文本预览
相关文档 最新文档