当前位置:文档之家› “数字电子技术”作业及答案.

“数字电子技术”作业及答案.

“数字电子技术”作业及答案.
“数字电子技术”作业及答案.

第1章作业

1.1为了将600份文件顺序编码,如果采用二进制代码,最少需要用几位?如果改用八进制或十六进制代码,则最少各需要用几位?

答:二进制代码最少需要10位,八进制最少需要4位,十六进制最少3位.

1.4将下列二进制数转换为等值的十进制数。

(1)(101.011)2 ;(3)(1111.1111)2。

答:1、5.375 ; 3、15.9375

1.5将下列二进制数转换为等值的八进制数和十六进制数。

(2)(1001.1101)2;(4)(101100.110011)2。

答:2、11.64, 9 ; 4、54.63, 26

1.6将下列十六进制数转换为等值的二进制数。

(1)(8.C)16;(3)(8F.FF)16。

答:1、(10001100)

2 ;3、(10001111.11111111)

2

1.9将下列十进制数转换为等值的二进制数和十六进制数。要求二进制数保留小数点以后4位有效数字。

(2)(188.875)10;(4)(174.06)10。

答:2、10111100.111 B=BC.EH ;4、10101110.0001 B=AE.1H

1.14用二进制补码运算计算下列各式。式中的4位二进制数是不带符号位的绝对值。如果和为负数,请求出负数的绝对值。(提示:所用补码的有效位数应足够表示代数和的最大绝对值。)

(2)1101+1011;(4)1101-1011;(6)1011-1101;(8)-1101-1011。

答: 2、补码取5位有效数字和1位符号位

001101+001011=011000

4、补码取4位有效数字和1位符号位

01101+10101=00010

6、1011-1101

8、-1101-1011

第2章作业

2.4已知逻辑函数的真值表如表P2.4(a)、(b)所示,试写出对应的逻辑函数式。

表P2.4(a ) 表P2.4(b )

2.7写出图P2.7(a )、(b )所示电路的输出逻辑函数式。

图P2.7

2.8已知逻辑函数Y 的波形图如图P2.8所示,试求Y 的真值表和逻辑函数式。

图P2.8

2.10将下列各函数式化为最小项之和的形式。 (1)C B AC BC A Y '++'= (3)CD B A Y ++= (5)L N N M M L Y '+'+'=

2.12将下列逻辑函数式化为与非–与非形式,并画出全部由与非逻辑单元组成的逻辑电路图。

(2)()()()'

+'++'=BC C B A B A Y

(4)()()'

??

? ??+''+''+'=BC B A B A BC A Y

2.13将下列逻辑函数式化为或非–或非形式,并画出全部由或非逻辑单元组成的逻辑电路图。

(1)C B C B A Y '+'=

(3)()D B A D C B C AB Y ''+''

'+'=

2.15用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式。 (2)C B A C B A Y '++'+'= (4)D C A ABD CD B A Y '++'=

(6)()()'

??

? ??+'

+'+'+'=CE AD B BC B A D C AC Y

(8)()()()C B A C B A C B A Y +++'+'

'++=

(10) ()F E AB E D C B E D C B E D B F E B A D C A AC Y '+''+''+⊕+''+'+=

2.17用卡诺图化简法化简以下逻辑函数。 (2)D C B A BC C B A Y ''++'=2 (4)∑=

)14,11,10,9,8,6.4,3,2,1,0(),,,(4m D C B A Y

2.22将下列具有约束项的逻辑函数化为最简与或形式。 (2)()D C B A D C B A D C A Y ''+'''+'

++=2,给定约束条件为

0=+'+'+''+'+''ABCD D ABC D C AB D C AB CD B A D C B A 。

(4)()()()()'

+'++'+'=C B B A D C B B A Y 4,给定约束条件为

0=+++BCD ACD ABD ABC 。

第3章作业

3.8试画出图P3.8(a )、(b )两个电路的输出电压波形,输入电压波形如图(c )所示。

图P3.8

3.10图P3.10中的G1~G4是OD输出结构的与非门74HC03,它们接成线与结构。试写出线

与输出Y与输入A1、A2、B1、B2、C1、C2、D1、D2之间的逻辑关系式,并计算外接电阻R L取值的允许范围。

图P3.10

3.12在图P3.12所示的电路中,试计算当输入端分别接0V、5V和悬空时输出电压v O的数值,并指出三极管工作在什么状态。假定三极管导通以后v BE≈0.7V,电路参数如图中所注。

三极管的饱和导通压降V CE

(sat)≈0.1V,饱和导通内阻R CE

(sat)

=20Ω。

图P3.12

3.14指出图P3.14中各门电路的输出是什么状态(高电平、低电平或高阻态)。已知这些门电路都是74系列TTL电路。

图P3.14

3.15说明图P3.15中各门电路的输出是高电平还是低电平。已知它们都是74HC系列CMOS 电路。

图P3.15

3.16在图P3.16所示的由74系列TTL与非门组成的电路中,计算门G M能驱动多少同样的与非门。要求G M输出的高、低电平满足V OH≥3.2V,V OL≤0.4V。与非门的输入电流为I IL

=16mA,V OH≥3.2V时输出≤-1.6mA,I IH≤40μA。V OL≤0.4V时输出电流最大值为I OL

(max)

=-0.4mA。G M的输出电阻可忽略不计。

电流最大值为I OH

(max)

图P3.16

3.17在图P3.17所示由74系列TTL或非门组成的电路中,试求门G M能驱动多少同样的或非门。要求G M输出的高、低电平满足V OH≥3.2V、V OL≤0.4V。或非门每个输入端的输入电流为I IL≤-1.6mA,I IH≤40μA。V OL≤0.4V时输出电流最大值为I OL

=16mA,V OH≥3.2V

(max)

=-0.4mA。G M的输出电阻可忽略不计。

时输出电流最大值为I OH

(max)

图P3.17

3.18试说明在下列情况下,用万用表测量图P3.18中的v I2端得到的电压各为多少:

(1)v I1悬空;

(2)v I1接低电平(0.2V);

(3)v I1接高电平(3.2V);

(4)v I1经51Ω电阻接地;

(5)v I1经10kΩ电阻接地。

图中的与非门为74系列的TTL电路,万用表使用5V量程,内阻为20kΩ/V。

图P3.18

3.19若将上题中的与非门改为74系列TTL或非门,试问在上述五种情况下测得的v I2各为

多少?

3.20若将图P3.18中的门电路改为CMOS 与非门,试说明当v I1为题[3.18]给出的五种状态时测得的v I2各等于多少?

3.21在图P3.21所示电路中R 1、R 2和C 构成输入滤波电路。当开关S 闭合时,要求门电路的输入电压V IL ≤0.4V ;当开关S 断开时,要求门电路的输入电压V IH ≥4V ,试求R 1和R 2的最大允许阻值。G 1~G 5为74LS 系列TTL 反相器,它们的高电平输入电流I IH ≤20μA ,低电平输入电流mA I IL

4.0≤。

图P3.21

3.23计算图P3.23电路中上拉电阻R L 的阻值范围。其中G 1、G 2、G 3是74LS 系列OC 门,输出管截止时的漏电流为I OH ≤100μA ,输出低电平V OL ≤0.4V 时允许的最大负载电流I OL (max )=8mA 。G 4、G 5、G 6为74LS 系列与非门,它们的输入电流为mA I IL

4.0≤,I IH ≤20μA 。给定V CC =5V ,要求OC 门的输出高、低电平满足V OH ≥3.2V 、V OL ≤0.4V 。

图P3.23

3.24在图P3.24电路中,已知G1和G2、G3为74LS系列OC输出结构的与非门,输出管截

止时的漏电流最大值为I OH

(max)=100μA,低电平输出电流最大值为I OL

(max)

=8mA,这时输

出的低电平为V OL

(max)

=0.4V。G3~G5是74LS系列的或非门,它们高电平输入电流最大值

为I IH

(max)=20μA,低电平输入电流最大值为I IL

(max)

=-0.4mA。给定V CC=5V,要求满足V O H

≥34V、V OL≤0.4V,试求R L取值的允许范围。

图P3.24

3.25图P3.25所示是一个继电器线圈驱动电路。要求在v I=V IH时三极管T截止,而v I=0时三极管T饱和导通。已知OC门输出管截止时的漏电流I OH≤100μA,导通时允许流过的最大电流I OL

(max)

=10mA,管压降小于0.1V,导通内阻小于20Ω。三极管β=50,饱和导通压

降V CE

(sat)=0.1V,饱和导通内阻R CE

(sat)

=20Ω。继电器线圈内阻240Ω,电源电压V CC=12V,

V EE=-8V,R2=3.2kΩ,R3=18kΩ,试求R1的阻值范围。

图P3.25

3.26在图P3.26(a)所示电路中已知三极管导通时V BE=0.7V,饱和压降V CE(sat)=0.3V,饱

=20Ω,三极管的电流放大系数β=100。OC门G1输出管截止时的漏电和导通内阻为R CE

(sat)

流约为50μA,导通时允许的最大负载电流为16mA,输出低电平≤0.3V。G2~G5均为74系列TTL电路,其中G2为反相器,G3和G4是与非门,G5是或非门,它们的输入特性如图P3.26(b)所示。试问:

(1)在三极管集电极输出的高、低电平满足V OH≥3.5V、V OL≤0.3V的条件下,R a的取值范围有多大?

(2)若将OC门改成推拉式输出的TTL门电路,会发生什么问题?

图P3.26

第4章

4.2图P4.2是一个多功能函数发生电路,试写出当S0S1S2S3为0000~1111 16种不同状态时输出Y的函数关系式。

图P4.2

4.6有一水箱由大、小两台水泵M L和M S供水,如图P4.6所示。水箱中设置了3个水位检测元件A、B、C,水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。现要求当水位超过C点时水泵停止工作;水位低于C点而高于B点时M S单独工作;水位低于B点而高于A点时M L单独工作;水位低于A点时M L和M S同时工作。试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单。

图P4.6

4.7设计一个代码转换电路,输入为4位二进制代码,输出为4位格雷码。可以采用各种逻辑功能的门电路来实现。4位格雷码见本书第1.5节的表1.

5.2。

表1.5.2

4.12试画出用3线–8线译码器74HC138(见图4.3.8)和门电路产生如下多输出逻辑函数的逻辑图。

???

??'+''=+''+''==C AB C B Y BC C B A C B A Y AC Y 3

21

图4.3.8

4.14用3线–8线译码器74HC138和门电路设计1位二进制全减器电路。输入为被减数、减数和来自低位的借位;输出为两数之差和向高位的借位信号。

4.23用8选1数据选择器74HC151(见图4.3.24)设计一个组合逻辑电路。该电路有3个输入逻辑变量A、B、C和1个工作状态控制变量M。当M=0时电路实现“意见一致”功能(A、B、C状态一致时输出为1,否则输出为0),而M=1时电路实现“多数表决”功能,即输出与A、B、C中多数的状态一致。

图4.3.24

4.24用8选1数据选择器设计一个函数发生器电路,它的功能如表P4.24所示。

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

电子技术习题册答案

电子技术习题册答案-标准化文件发布号:(9456-EUATWK-MWUB-WUNN-INNUL-DDQTY-KII

2 第1章 逻辑代数基础 1. 用真值表证明下列等式。 (1) (A B)C=A (B C)⊕⊕⊕⊕ (2) C B A C B A A +=++ A B C B A ⊕ C B ⊕ C B A ⊕⊕)( A )(C B A ⊕⊕ 0 0 0 0 0 0 0 0 0 1 0 1 1 1 0 1 0 1 1 1 1 0 1 1 1 0 0 0 1 0 0 1 0 1 1 1 0 1 1 1 0 0 1 1 0 0 1 0 0 1 1 1 0 1 1 A B C A C B + C B C B A A ++ C B A + 0 0 0 1 1 1 1 1 0 0 1 1 0 0 0 0 0 1 0 1 0 0 0 0 0 1 1 1 0 0 0 0 1 0 0 0 1 1 1 1 1 0 1 0 0 1 1 1 1 1 0 0 0 1 1 1 1 1 1 0 1 1 2. 用代数法化简下列各式。 (1) A+ABC+ABC+CB+CB ( C A B B C BC BC A +=++++=) ()1( 2) ABC+AB C+ABC+ABC A AB B A C C AB C C B A =+=+++=) ()( 3.将下列各函数化为最小项之和的形式。 (1) Y=ABC+BC+AB 7 543)()(m m m m C B A C B A BC A ABC BC A C C B A A A BC BC A +++=++++=++++= (2) )( AB Y D C B C ABD +++=

数字电子技术练习题及答案

数 字电子技术练习题及答案 一、填空题 1、(238)10=( 11101110 )2 =( EE )16。(110110.01)2=( 36.4 )16=( 54.25 )10。 2、德?摩根定理表示为 B A +=( B A ? ) , B A ?=( B A + )。 3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。 4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ?+=⊙ ) 。 5、组成逻辑函数的基本单元是( 最小项 )。 6、与最小项C AB 相邻的最小项有( C B A )、( C B A ? ) 和 ( ABC ) 。 7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。 8、 9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。 11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。 12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。 14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。 15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。 16、T TL 与非门的多余输入端不能接( 低 )电平。 17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。 19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。 20、用文字、符号或者数码表示特定对象的过程叫做( 编码 )。把代码的特定含义翻译出来的过程叫( 译码 )。 在几个信号同时输入时,只对优先级别最高的进行编码叫做( 优先编码 )。 21、两个1位二进制数相加,叫做(半加器)。两个同位的加数和来自低位的进位三者相加,叫做(全加器)。 22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。 23、半导体数码显示器的内部接法有两种形式:共(阳)极接法和共(阴)极接法。对于共阳接法的发光二极管数码显示器,应采用(低)电平驱动的七段显示译码器。 24、能够将( 1个 )输入数据,根据需要传送到( m 个 )输出端的任意一个输出端的电路,叫做数据分配器。 25、在多路传输过程中,能够根据需要将( 其中任意一路挑选出来 )的电路,叫做数据选择器,也称为多路选择器或多路开关。 26、触发器又称为双稳态电路,因为它具有( 两个 )稳定的状态。 27、根据逻辑功能不同,触发器可分为( RS 触发器 )、( D 触发器 )、( JK 触发器 )、( T 触发器 )和( T ’触发器 )等。根据逻辑结构不同,触发器可分为( 基本触发器 )、( 同步触发器 )和( 边沿触发器 )等。 28、JK 触发器在JK =00时,具有( 保持 )功能,JK =11时;具有( 翻转 )功能;JK =01时,具有( 置0 )功能;JK =10时,具有( 置1 )功能。 29、JK 触发器具有( 保持 )、( 置0 )、( 置1 )和( 翻转 )的逻辑功能。D 触发器具有( 置0 )和( 置1 )的逻辑功能。RS 触发器具有( 保持 )、( 置0 )和( 置1 )的逻辑功能。 T 触发器具有( 保持 )和( 翻转 )的逻辑功能。T ’触发器具有( 翻转 )的逻辑功能。 30、边沿触发器具有共同的动作特点,即触发器的次态仅取决于CP 信号( 上升沿或下降沿 )到来时刻输入的逻辑状态,而在这时刻之前或之后,输入信号的变化对触发器输出的状态没有影响。 31、基本RS 触发器的特性方程是( n n Q R S Q +=+1 );其约束条件是( 0=RS )。JK 触发器的特性方程是

数字电子技术模拟试题4

泰山学院课程考试专用 《数字电子技术》模拟试题 4 (试卷共8页,答题时间120分钟) 一、填空题(每空 1分,共 20 分。) 1、(33)10=( )16=( )2 2、若各门电路的输入均为A 和B ,且A=0,B=1;则与非门的输出为_________,或非门的输出为___ ___,同或门的输出为__ __。 3、一个数字信号只有 种取值,分别表示为 和 。 4、一个三态门如图1.4, 当E ′=__________时,Y=)('AB 。 5、某EPROM 有8位数据线、13位地址线,则其存储容量为 位。 6、若要构成七进制计数器,最少用 个触发器,它有 个无效状态。 7、多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 8、A/D 转换的一般步骤包括 、 、 和 。 9、欲将触发器置为“1”态,应使D R '= , D S '= 。 二、选择题(每题 2分,共 20 分。请将答案填在下面的表格内)1、在不影响逻辑功能的情况下,CMOS 与非门的多余输入端可_______。 A.接高电平 B.接低电平 C.悬空 D.通过大电阻接地 2、下图中,满足Q * =1 的触发器是_____________。

3、由四个触发器构成十进制计数器,其无效状态有__________。 A.四个 B.五个 C.六个 D.十个 4、以下电路中,欲获得一个数字系统的时钟脉冲源,应采用____________。 A .D 触发器 B.多谐振荡器 C.单稳态触发器 D.施密特触发器 5、逻辑代数中有3种基本运算: 、 和 。 A. 或非,与或,与或非 B. 与非,或非,与或非 C. 与非,或,与或 D. 与,或,非 6、用555定时器构成的施密特触发器的回差电压可表示为 。 A. cc V 3 1 https://www.doczj.com/doc/c53891038.html, V 3 2 C. V cc D. cc V 4 3 7、在下列门电路中,输出端不可以并联使用的是 。 A. 三态门 B.集电极开路门(OC 门) C.具有推挽输出结构的TTL 门电路 D.CMOS 传输门 8、某A/D 转换器有8路模拟信号输入,若8路正弦输入信号的频率分别为1KHz ,…,8KHz ,则该A/D 转换器的采样频率f s 的取值应为 。 A. f s ≤1KHz B. f s =8KHz C. f s ≥16KHz D. f s ≥2KHz 9、四位环形计数器的有效状态有 个。 A. 2 B. 4 C. 6 D. 8 10、下列电路中不属于时序逻辑电路的是 。 A.计数器 B. 全加器 C.寄存器 D.分频器 1、Y 1=A )('BC +AB C ' 2、Y 2(A ,B ,C ,D )=∑m (1,3,5,7,8,9)+∑d(11,12,13,15)四、1、电路如图4.1(a)所示,各电路的CP 、A 、B 、C 波形如图(b )所示。

电子技术基础习题答案

电子技术基础习题答案文档编制序号:[KK8UY-LL9IO69-TTO6M3-MTOL89-FTT688]

第1章检测题(共100分,120分钟) 一、填空题:(每空分,共25分) 1、N型半导体是在本征半导体中掺入极微量的五价元素组成的。这种半导体内的多数载流子为自由电子,少数载流子为空穴,不能移动的杂质离子带正电。P型半导体是在本征半导体中掺入极微量的三价元素组成的。这种半导体内的多数载流子为空穴,少数载流子为自由电子,不能移动的杂质离子带负电。 2、三极管的内部结构是由发射区、基区、集电区区及发射结和集电结组成的。三极管对外引出的电极分别是发射极、基极和集电 极。 3、PN结正向偏置时,外电场的方向与内电场的方向相反,有利于多数载流子的 扩散运动而不利于少数载流子的漂移;PN结反向偏置时,外电场的方向与内电场的方向一致,有利于少子的漂移运动而不利于多子的扩散,这种情况下的电流称为反向饱和电流。 4、PN结形成的过程中,P型半导体中的多数载流子由P向N区进行扩散,N型半导体中的多数载流子由N向P区进行扩散。扩散的结果使它们的交界处建立起一个空间电荷区,其方向由N区指向P区。空间电荷区的建立,对多数载流子的扩散起削弱作用,对少子的漂移起增强作用,当这两种运动达到动态平衡时,PN结形成。 5、检测二极管极性时,需用万用表欧姆挡的R×1K档位,当检测时表针偏转度较大时,与红表棒相接触的电极是二极管的阴极;与黑表棒相接触的电极是二极管的阳极。检测二极管好坏时,两表棒位置调换前后万用表指针偏转都很大时,说明二极管已经被击穿;两表棒位置调换前后万用表指针偏转都很小时,说明该二极管已经绝缘老化。 6、单极型晶体管又称为场效应(MOS)管。其导电沟道分有N沟道和P沟道。 7、稳压管是一种特殊物质制造的面接触型硅晶体二极管,正常工作应在特性曲线的反向击穿区。 8、MOS管在不使用时应避免栅极悬空,务必将各电极短接。 二、判断正误:(每小题1分,共10分) 1、P型半导体中不能移动的杂质离子带负电,说明P型半导体呈负电性。(错) 2、自由电子载流子填补空穴的“复合”运动产生空穴载流子。 (对)

数字电子技术期末考试试卷

09级2011年数字电子技术考试试卷 开课学院:通信工程学院 一、填空题:(每空1分,共14分) 1、数制转换:,。 2、若A/D转换器(包括取样—保持电路)输入模拟电压信号的最高变化频率为10kHZ,则取样频率的下限为()。 3、正数的补码和它的()相同,负数的补码可通过将( )得到。 4、试列出3种输出端可以并联使用的门电路:()、()、()。 5、()和()是构成各种复杂数字系统的基本逻辑单元。 6、()和()是衡量A/D转换器和D/A转换器性能优劣的主要标志。 二、化简题:(每小题6分,共12分) (1)、用逻辑函数公式某法证明:

B’CD’+BC’D+ACD+A’BC’D’+A’B’CD+BC’D’+BCD=B’C+BC’+CD。 (2)、试用卡诺图法化简下式,要求画出卡诺图,并勾圈化简:。 三、由与非门构成的某表决电路如图1所示,其中ABCD表示4个人,L=1时表示决议通过。(共10分) (1)试分析电路,说明决议通过的情况有几种。 (2)分析ABCD四个人中,谁的权利最大。

图1 四、某逻辑函数的真值表如表1.2所示,试将74HC153扩展为8选1数据选择器,再实现该逻辑函数。74HC153的功能与逻辑符号分别见表1.1和图2。(共15分)

五、已知74LS138的逻辑符号见图3,逻辑功能见表2.试画出用两片74LS138组成4线-16线译码器的接线图,并说明设计原理。(共10分) 图3 表2、74LS138功能表 使能端选择输入端输出端 S1 A2 A1 A0 × 1 0 ×××× ××× 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 0 1 0 0 0 0 0 0 1 0 1 0 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1

数字电子技术模拟试题及答案

《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:

4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.

电工电子技术平时作业答案

电工电子技术平时作业1答案 一、选择题(每小题5分,共40分) 题目1 图1-1所示的电路中,电流I为(? )。 图1-1 选择一项: A. ?5 A B. 5 A? C. 2 A D. ?3 A 题目2 图1-2所示电路中,电压U ab的数值是(? )。 图1-2 选择一项: A. 20V B. 10V? C. 0V D. 2V 题目3 图1-3所示的电路中,电流表的正、负接线端用“+”、“?”号标出,现电流表指针正向偏转,示数为10 A,有关电流、电压方向也表示在图中,则()。 图1-3 选择一项:

A.?I1=?10 A,U=6 V B.?I1=10 A,U=?6 V C.?I1=10 A,U=12 V? D.?I1=?10 A,U=12 V 题目4 图1-4所示的电路中包含(? )条支路,用支路电流法分析该电路,需要列写(? )个方程。 图1-4 选择一项: A. 5,3? B. 5,4 C. 4,3 D. 4,4 题目5 用叠加定理分析电路时,当其中一个电源单独作用时,其他电源应置零,即电压源(? )、电流源(? )。 选择一项: A. 短路,短路 B. 短路,开路? C. 开路,短路 D. 开路,开路 题目6

已知电路某元件的电压u和电流i分别为u=10cos(ωt+20°)V,i=5sin(ωt+110°)A,则该元件的性质是(? )。 选择一项: A. 电容 B. 不确定 C. 电阻? D. 电感 题目7 在RLC串联电路中,如果调大电感,则电路(? )。 选择一项: A. 性质不变 B. 感性增强? C. 容性增强 D. 呈电阻性 题目8 在三相电路中,三相对称负载为星形连接,三个线电流均为4A,则中线电流为(?? )。选择一项: A. 8A B. 4A C. 0A? D. 12A 二、判断题(每小题5分,共40分) 题目9

《数字电子技术》期末考试题及答案(经典)

xxx~xxx学年第x学期 《数字电子技术》期末复习题 第一部分题目 一、判断题(每题2分,共30分。描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。 【】2、(325)8 >(225)10 【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。 【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16 【】5、8421 BCD码是唯一能表示十进制数的编码。 【】6、十进制数85的8421 BCD码是101101。 【】7、格雷码为无权码,8421 BCD为有权码。 【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 【】9、逻辑变量的取值,1比0大。 【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。【】11、逻辑运算1+1=1 【】12、逻辑运算A+1+0=A 【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。 【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。【】16、AB A C BC AB A C ++=+ 【】17、逻辑函数表达式的化简结果是唯一的。 【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。 【】19、n个变量组成的最小项总数是2n个。 【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。 【】21、逻辑函数化简过程中的无关项一律按取值为0处理。 【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。【】23、TTL或非门的多余输入端可以接高电平。 【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。【】25、将三输入与非门中的两个输入端都接高电平,就可以实现非门功能。 【】26、基本的逻辑关系有与、或、非三种,其实现单元电路分别为与非门和或非门两种。【】27、CMOS门电路的输入电流大于TTL门电路的输入电流。 【】28、组合逻辑电路的基本组成单元是门电路。 【】29、组合电路没有记忆功能。 【】30、组合电路是一种具有记忆功能的逻辑电路。

数字电子技术模拟试题及答案

数字电子技术模拟试题及 答案 Prepared on 24 November 2020

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码 器

5、有S1,S2两个状态,条件(15)可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同 三、简答题(共10分) 1、证明:B A+ = +(4分) A A B 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 1 1 X 四、分析题(20分) Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=;CP0=。 2)列出其驱动方程:(4分) J1=;K1=;J0=;K0=。 3)列出其输出方程:(1分) Z=

电子技术习题答案

第6章第1次 专业 班 学号 2009 姓名 一、填空题 1.变压器的主要功能有 电压 变换、 电流 变换和 阻抗 变换。 2.稳压二极管稳压工作时,是工作在其特性曲线的 反向击穿 区。 3.稳压管是利用反向击穿 特性来稳压的,正向 也可以 稳压。 4.在电子线路和自动控制系统中,常需要稳定的直流电压,直流稳压电源主要由 变压 、 整流 、 滤波 和 稳压 四部分电路组成。 5.电路如图1所示,二极管为理想元件,已知交流电压表V 1的读数为100V ,负载电阻R L =1 k Ω,开关S 断开时直流电压表V 2 = 45V ,电流表A= 45mA ;开关S 闭合时直流电压表V 2 = 90V ,电流表A= 90mA 。 图1 二、选择题 1.要得到P 型杂质半导体,在本征半导体硅或锗的晶体中,应掺入少量的( A )。 A .三价元素 B .四价元素 C .五价元素 D .六价元素 2.稳压管电路如图2所示,稳压管Z1D 的稳定电压112V Z U =,Z2D 的稳定电压为 26V Z U =,则电压0U 等于( C )。 A .12 V B .20 V C .6 V D .0 V 图2 图3 3.理想二极管构成的电路如图3所示,则输出电压0U 等于( A ) A .8 V B .- 6 V C .2 V D .14 V 4.在整流电路中,设整流电路的输出电流平均值为o I ,如果流过每只二极管的电流平

均值D o /2I I =,每只二极管的最高反压为2U ,则这种电路是( A ) A .单相桥式整流电路 B .单相全波整流电路 C .单相半波整流电路 D .单相半波整流电容滤波电路 5.稳压管电路如图4所示,稳压管Z1D 的稳定电压112V Z U =,Z2D 的稳定电压为 26V Z U =,则电压0U 等于( C ) A .12 V B .20 V C .6 V D .0 V 图4 图5 6.整流电路如图5所示,输出电压平均值0U 是18V ,若因故一只二极管损坏而断开, 则输出电压平均值0U 是( A ) A .9 V B .20 V C .40 V D .10 V 三、计算题 1.电路如图6所示,设S V U =6,i sin V u t ω=12,分别画出输出电压01U 和02U 的波形。二极管正向压降忽略不计。 图6 解:

数字电子技术练习题及答案

数字电子技术练习题及答案 一、填空题 1、(238)10=( )2 =( EE )16。(110110.01)2=( 36.4 )16=( 54.25 )10。 2、德?摩根定理表示为 B A +=( B A ? ) , B A ?=( B A + )。 3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。 4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ?+=⊙ ) 。 5、组成逻辑函数的基本单元是( 最小项 )。 6、与最小项C AB 相邻的最小项有( C B A )、( C B A ? ) 和 ( ABC ) 。 7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。 8、 9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。 11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。 12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。 14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。 15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。 16、T TL 与非门的多余输入端不能接( 低 )电平。 17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。 19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。 20、用文字、符号或者数码表示特定对象的过程叫做( 编码 )。把代码的特定含义翻译出来的过程叫( 译码 )。 在几个信号同时输入时,只对优先级别最高的进行编码叫做( 优先编码 )。 21、两个1位二进制数相加,叫做(半加器)。两个同位的加数和来自低位的进位三者相加,叫做(全加器)。 22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。 23、半导体数码显示器的内部接法有两种形式:共(阳)极接法和共(阴)极接法。对于共阳接法的发光二极管数码显示器,应采用(低)电平驱动的七段显示译码器。 24、能够将( 1个 )输入数据,根据需要传送到( m 个 )输出端的任意一个输出端的电路,叫做数据分配器。 25、在多路传输过程中,能够根据需要将( 其中任意一路挑选出来 )的电路,叫做数据选择器,也称为多路选择器或多路开关。 26、触发器又称为双稳态电路,因为它具有( 两个 )稳定的状态。 27、根据逻辑功能不同,触发器可分为( RS 触发器 )、( D 触发器 )、( JK 触发器 )、( T 触发器 )和( T ’触发器 )等。根据逻辑结构不同,触发器可分为( 基本触发器 )、( 同步触发器 )和( 边沿触发器 )等。 28、JK 触发器在JK =00时,具有( 保持 )功能,JK =11时;具有( 翻转 )功能;JK =01时,具有( 置0 )功能;JK =10时,具有( 置1 )功能。 29、JK 触发器具有( 保持 )、( 置0 )、( 置1 )和( 翻转 )的逻辑功能。D 触发器具有( 置0 )和( 置1 )的逻辑功能。RS 触发器具有( 保持 )、( 置0 )和( 置1 )的逻辑功能。 T 触发器具有( 保持 )和( 翻转 )的逻辑功能。T ’触发器具有( 翻转 )的逻辑功能。 30、边沿触发器具有共同的动作特点,即触发器的次态仅取决于CP 信号( 上升沿或下降沿 )到来时刻输入的逻辑状态,而在这时刻之前或之后,输入信号的变化对触发器输出的状态没有影响。 31、基本RS 触发器的特性方程是( n n Q R S Q +=+1 );其约束条件是( 0=RS )。JK 触发器的特性方程是( n n n Q K Q J Q +=+1 );D 触发器的特性方程是( D Q n =+1 );T 触发器的特性方程是( n n n Q T Q T Q +=+1 ); T ’触发器的特性方程是( n n Q Q =+1 )。

数字电子技术基础期末考试试卷及答案1[1]

填空题 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方 程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。二、选择题1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中, 输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。

A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图1所示电路的真值表及最简逻辑表达式。

电子技术作业及其答案

一、领会、理解下列名词、术语及思考题 1.发电:发电是将水力、火力、风力、核能和沼气等非电能转换成电能的过程。发电机组发 出的电压一般为 6 ~ 10 KV。 2.输电:输电就是将电能输送到用电地区或直接输送到大型用电户。输电网是由35KV及以 上的输电线路与其相连接的变电所组成,它是电力系统的主要网络。输电是联系发电厂和用户的中间环节。输电过程中, 一般将发电机组发出的 6~10KV 电压经升压变压器变为 35~500KV 高压,通过输电线可远距离将电能传送到各用户,再利用降压变压器将35KV高压变为 6~10KV 高压。 3.配电:配电是由 10KV 级以下的配电线路和配电(降压)变压器所组成。它的作用是将电能 降为 380/220V 低压再分配到各个用户的用电设备。 4.高压:1KV及以上的电压称为高压。有1, 3, 6, 10, 35, 110, 330, 550KV等。 5.低压:1KV及以下的电压称为低压。有220,380V。 6.安全电压:36V以下的电压称为低压。我国规定的安全电压等级有:12V、24V、36V等。 7.电击:是指电流通过人体,影响呼吸系统、心脏和神经系统,造成人体内部组织的破坏乃 至死亡。 8.电伤:是指在电弧作用下或熔断丝熔断时,对人体外部的伤害,如烧伤、金属溅伤等。 9.本征半导体:完全纯净的、具有晶体结构的半导体,称为本征半导体。 10.本征激发: 价电子在获得一定能量(温度升高或受光照)后,即可挣脱原子核的束缚, 成为自由电子(带负电),同时共价键中留下一个空位,称为空穴(带正电)。这 一现象称为本征激发。 11.电子电流:自由电子作定向运动→电子电流 12.空穴电流:价电子递补空穴→空穴电流 12.载流子:自由电子和空穴统称为载流子。 13.N型半导体:掺入五价元素,掺杂后自由电子数目大量增加,自由电子导电成为这种半 导体的主要导电方式,称为电子半导体或N型半导体。 14.P型半导体:掺入三价元素,掺杂后空穴数目大量增加,空穴导电成为这种半导体的主 要导电方式,称为空穴半导体或 P型半导体。 15.反馈:将放大电路输出端的信号(电压或电流)的一部分或全部通过某种电路引回到输入 端。 16.电压反馈:如果反馈信号取自输出电压,叫电压反馈。 17.电流反馈:如果反馈信号取自输出电流,叫电流反馈。 18.串联反馈:反馈信号与输入信号串联,即反馈信号与输入信号以电压形式作比较,称为 串联反馈。 19.并联反馈:反馈信号与输入信号并联,即反馈信号与输入信号以电流形式作比较,称为 并联反馈。 20.交越失真:当输入信号u i为正弦波时,输出信号在过零前后出现的失真称为交越失真。21.模拟信号:随时间连续变化的信号。如正弦波信号、三角波信号等。 22.模拟电路:处理模拟信号的电路称为模拟电路。如整流电路、放大电路等,注重研究的 是输入和输出信号间的大小及相位关系。在模拟电路中,晶体管三极管通常工作 在放大区。 23.脉冲信号:是一种跃变信号,并且持续时间短暂。如尖顶波、矩形波等。 24.数字电路:处理数字信号的电路称为数字电路,它注重研究的是输入、输出信号之间的 逻辑关系。在数字电路中,晶体管一般工作在截止区和饱和区,起开关的作用。

《数字电子技术基础》课后习题答案

《数字电路与逻辑设计》作业 教材:《数字电子技术基础》 (高等教育出版社,第2版,2012年第7次印刷)第一章: 自测题: 一、 1、小规模集成电路,中规模集成电路,大规模集成电路,超大规模集成电路 5、各位权系数之和,179 9、01100101,01100101,01100110; 11100101,10011010,10011011 二、 1、× 8、√ 10、× 三、 1、A 4、B 练习题: 1.3、解: (1) 十六进制转二进制: 4 5 C 0100 0101 1100 二进制转八进制:010 001 011 100 2 1 3 4 十六进制转十进制:(45C)16=4*162+5*161+12*160=(1116)10 所以:(45C)16=(10001011100)2=(2134)8=(1116)10 (2) 十六进制转二进制: 6 D E . C 8 0110 1101 1110 . 1100 1000 二进制转八进制:011 011 011 110 . 110 010 000 3 3 3 6 . 6 2 十六进制转十进制:(6DE.C8)16=6*162+13*161+14*160+13*16-1+8*16-2=(1758.78125)10 所以:(6DE.C8)16=(011011011110. 11001000)2=(3336.62)8=(1758.78125)10

(3) 十六进制转二进制:8 F E . F D 1000 1111 1110. 1111 1101二进制转八进制:100 011 111 110 . 111 111 010 4 3 7 6 . 7 7 2 十六进制转十进制: (8FE.FD)16=8*162+15*161+14*160+15*16-1+13*16-2=(2302.98828125)10 所以:(8FE.FD)16=(100011111110.11111101)2=(437 6.772)8=(2302.98828125)10 (4) 十六进制转二进制:7 9 E . F D 0111 1001 1110 . 1111 1101二进制转八进制:011 110 011 110 . 111 111 010 3 6 3 6 . 7 7 2 十六进制转十进制: (79E.FD)16=7*162+9*161+14*160+15*16-1+13*16-2=(1950. 98828125)10 所以:(8FE.FD)16=(011110011110.11111101)2=(3636.772)8=(1950.98828125)10 1.5、解: (74)10 =(0111 0100)8421BCD=(1010 0111)余3BCD (45.36)10 =(0100 0101.0011 0110)8421BCD=(0111 1000.0110 1001 )余3BCD (136.45)10 =(0001 0011 0110.0100 0101)8421BCD=(0100 0110 1001.0111 1000 )余3BCD (374.51)10 =(0011 0111 0100.0101 0001)8421BCD=(0110 1010 0111.1000 0100)余3BCD 1.8、解 (1)(+35)=(0 100011)原= (0 100011)补 (2)(+56 )=(0 111000)原= (0 111000)补 (3)(-26)=(1 11010)原= (1 11101)补 (4)(-67)=(1 1000011)原= (1 1000110)补

杭州电子科技大学数字电路期末考试试卷及答案

8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。 A . 500KHz B .200KHz C . 100KHz D .50KHz 13.给36个字符编码,至少需要____6______位二进制数。 19.T 触发器的特性方程是___n n Q T Q ⊕=+1_____,当T=1时,特性方程为___n n Q Q =+1_____,这时触发器可以用来作___2分频器_____。 20.构造一个十进制的异步加法计数器,需要多少个 __4____触发器。计数器的进位Cy 的频率与计数器时钟脉冲CP 的频率之间的关系是____1﹕10_________。 21.(本题满分6分)用卡诺图化简下列逻辑函数 ∑ =)15,14,13,12,10,9,8,2,1,0(),,,(m D C B A F 解:画出逻辑函数F 的卡诺图。得到 D B D A C B C A AB F ++++= 22. (本题满分8分)电路如图所示,D 触发器是正边沿触发器,图中给出了时钟CP 及输入K 的波形。 (1)试写出电路次态输出1+n Q 逻辑表达式。(2)画出Q Q ,的波形。

由出真值表写出逻辑函数表达式,并化简 )(B A C C A C B A BC A C B A C B A F ⊕+=++ += 画出逻辑电路图 四、综合应用题(每小题10分,共20分) 25.3-8译码器74LS138逻辑符号如图所示,S1、2S 、3S 为使能控制端。试用两片74LS138构成一个4-16译码器。要求画出连接图说明设计方案。 装 订

数字电路模拟题

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40 一、填空题 1、与非门的逻辑功能为。 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3、三态门的“三态”指,和。 4、逻辑代数的三个重要规则是、、。 5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器 受到外触发时进入态 6、计数器按增减趋势分有、和计数器。 7、一个触发器可以存放位二进制数。 8、优先编码器的编码输出为码,如编码输出A 2A 1 A =011,可知对输入的进 行编码。 9、逻辑函数的四种表示方法是、、、。 10、移位寄存器的移位方式有,和。 11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为 电平有效。 12、常见的脉冲产生电路有 13、触发器有个稳态,存储8位二进制信息要个触发器。 14、常见的脉冲产生电路有,常见的脉冲整形电路 有、。 15、数字电路按照是否有记忆功能通常可分为两 类:、。 16、寄存器按照功能不同可分为两类:寄存器和寄 存器。 17、逻辑函数F== 18、触发器有两个互补的输出端Q、,定义触发器的1状态 为,0状态为,可见触发器的状态指的是端的状态。 19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进 制代码。 20、主从JK触发器的特性方程。 21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时 序电路和时序电路。 22、为了实现高的频率稳定度,常采用振荡器;单稳态触 发器受到外触发时进入态。 23、触发器有个稳态,存储8位二进制信息要个触发器。 24、逻辑函数的化简有,两种方法。 25、组合逻辑电路没有功能。 26、主从JK触发器的特性方程,D触发器的特性方

相关主题
文本预览
相关文档 最新文档