当前位置:文档之家› 数字电子技术期末复习资料

数字电子技术期末复习资料

数字电子技术期末复习资料
数字电子技术期末复习资料

数字电子技术复习

一、单选题

1.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=000时,输出

应为(A)。

A.11111110

B.11011111

C.11110111

D.11111011

2.以下电路中可以实现“线与”功能的有B

A.与非门

B.三态输出门

C.集电极开路门

D.不定

3.,当时,D

A.

B.

C.

D.

4.分别用842lBCD码表示(10011000)2为(B)(2分)

A.230

B.98

C.980

5.已知R、S是或非门构成的基本RS触发器输入端,则约束条件为B

A.RS=0

B.R+S=1

C.RS=1

D.R+S=0

6.由两个TTL或非门构成的基本RS触发器的置0端及置1端初始态均为高电平,若同时由高电平跳到低电平,则触发器状态应变为D

A.置0

B.置1

C.保持

D.不定

7.以下电路中常用于总线应用的有A

A.TSL门

B.OC门

C.漏极开路门

D.CMOS与非门

8.功能最全的触发器是(B)

A.主从RS触发器

B.JK触发器

C.同步RS触发器

D.D触发器

9.存在约束条件的触发器是A

A.基本RS触发器

B.D锁存器

C.主从JK触发器

D.D触发器

10.数字电路中使用的数制是(A)。

A.二进制

B.八进制

C.十进制

D.十六进制

11.在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)

A.m1与m3

B.m4与m6

C.m5与m13

D.m2与m8

12.仅具有“置0”“置1”“保持”“翻转”功能的触发器是___A________。

A.JK触发器;

B.T触发器;

C.D触发器;

D.T’触发器。

13.下列触发器具有空翻现象(B)

A.边沿D触发器

B.同步D触发器

C.主从JK触发器

14.设计一个6进制的同步计数器,需要个触发器。A

A.3

B.4

C.5

D.6

15.42.下列关于74LS194的描述,__A___是错误的。

A.74LS194是通用移位寄存器,可以实现四种基本移位功能

B.74LS194无法实现同步清零

C.是双向移位寄存器

D.74LS194的清零端子是以异步方式工作的

16.有一个与非门构成的基本RS触发器,欲使该触发器保持原态,则输入信号应为_B_____。

A.S=R=0

B.S=R=1

C.S=1,R=O

D.S=0,R=1

17.由与非门构成的基本RS触发器,当时,则(A)。

A.Q=1

B.Q=0

C.Q不变

D.Q不定

18.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出

应为(A)。

A.10111111

B.11111110

C.11111101

D.11111011

19.n个触发器的最大状态数是_C_。

A.n

B.2n

C.2n

D.2n-1

20.不能用作计数器的触发器是A

A.同步RS触发器

B.边沿D触发器

C.边沿JK触发器

21.5.对于T触发器,若原态Q=0,欲使新态Q n+1=1,应使输入T=D

A.0

B.不确定

C.Q

D.

22.对于CMOS门电路,以下说法错误的是A

A.输入端悬空会造成逻辑出错

B.输入端接510KΩ的大电阻接地相当于接高电平

C.输入端接510Ω的小电阻接地相当于接低电平

D.噪声容限与电源电压有关

23.TTL门电路输入端悬空时,应视为A

A.高电平

B.低电平

C.零电平

D.不定

24.摩尔型时序逻辑电路的输出B

A.只与当时外输入信号有关

B.只与当时电路内部状态有关

C.与外输入和内部状态都有关

D.以上三种说法都对

25.由或非门组成的基本RS触发器,当R=1,S=0时,则是B

A.Q=0

B.Q=1

C.无效状态

D.保持状态

26.已知Q1Q2Q3Q4是同步十进制计数器的输出,若以Q3作为进位。则其周期和正脉冲宽度是B

A.10个cp脉冲,正脉冲宽度为1个cp周期

B.10个cp脉冲,正脉冲宽度为2个cp周期

C.10个cp脉冲,正脉冲宽度为4个cp周期

D.10个cp脉冲,正脉冲宽度为8个cp周期

27.已知R、S是或非门构成的基本RS触发器输入端,则约束条件为B

A.RS=0

B.R+S=1

C.RS=1

D.R+S=0

28.寄存器由组成。C

A.门电路

B.触发器

C.触发器和具有控制作用的门电路。

29在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)

A.m1与m3

B.m4与m6

C.m5与m13

D.m2与m8

30.在下列触发器中,有约束条件的是C

A.主从JK触发器

B.主从D触发器

C.同步RS触发器

D.边沿D触发器

31.电路的输出状态仅与当前的输入信号有关,与前一时刻的输出无关,这种电路为A

A.组合电路

B.时序电路

C.门电路

D.分立元件

32.二进制数[101101]2和下列数中(B)相等

A.[46]10

B.[2D]16

C.[54]8

D.[101101]BCD

33.寄存器在电路组成上的特点是B

A.有CP输入端,无数据输入端

B.有CP输入端和数据输入端

C.无CP输入端,有数据输入端

D.CP输入端与数据输入端相连

34.TTL与非门的输入端在以下4种接法中,在逻辑上属于输入低电平的是D

A.输入端经10kΩ电阻接地

B.输入端接同类与非门的输出电压3.6V

C.输入端悬空

D.输入端经51Ω电阻接地

35.异步计数器设计时,比同步计数器设计多增加的步骤是C

A.画原始状态转换图

B.进行状态编码

C.求时钟方程

D.求驱动方程

36.某电视机水平-垂直扫描发生器需要一个分频器将31500Hz的脉冲转换为60Hz的脉冲,欲构成此分频器至少需要。个触发器。A

A.10

B.60

C.525

D.31500

37.4选1数据选择器构成逻辑函数产生器的电路连接如图所示,该电路实现的逻辑函数是C

A.

B.

C.

D.

38.逻辑函数F(A,B,C)=AB+BC+的最小项标准式为(D)。

A.F(A,B,C)=∑m(0,2,4)

B.F(A,B,C)=∑m(1,5,6,7)

C.F(A,B,C)=∑m(0,2,3,4)

D.F(A,B,C)=∑m(3,4,6,7)

39.含有n个变量的逻辑函数包含(C)个最小项。

A.n

B.2n

C.2n

D.n2

40.存在约束条件的触发器是A

A.基本RS触发器

B.D锁存器

C.主从JK触发器

D.D触发器

标准答案:A

41.四输入的译码器,其输出端最多为(D)。

A.4个

B.8个

C.10个

D.16个

42.仅具有“翻转”功能的触发器叫A

A.JK触发器

B.T′触发器

C.D触发器

43.TTL门电路输入端悬空时,应视为A

A.高电平

B.低电平

C.零电平

D.不定

44.定时器和计数器是同一个概念,具有相同的电路结构,通常对脉冲的计数,是计算事件发生的次数,称为计数器.D

A.偶发

B.上升沿

C.下降沿

D.周期性

45一个4位二进制加法计数器初始状态为0000,经过2008次CP触发后它的状态将变为C

A.0000

B.0110

C.1000

D.1001

46.逻辑函数的最简与或式为(A)。

A.

B.

C.

D.

47.如果对键盘上108个符号进行二进制编码,则编码器输出至少()位二进制数码才能满足要求。B

A.6

B.7

C.8

D.9

48.4个触发器可以构成位二进制计数器。C

A.6位

B.5位

C.4位

D.3位

49.一位8421BCD码十进制计数器至少需要个触发器。B

A.3个

B.4个

C.5个

D.6个

50.利用M进制计数器构成N(N<M)进制计数器,异步清0法或异步置0法用于产生清0或置0信号的状态是A

A.S N-1

B.S N-2

C.S N

D.S N+1

2.三态逻辑电路有三种状态,分别是___高电平_____|__低电平______和__高阻态______

3.当T触发器的T=1时,触发器具有功能___翻转_____

4.在状态图中,只要包含有_______一个循环_________的时序电路都可称为计数器。

5.产生序列11101000,至少需要_3___个触发器。

6.TTL与非门多余端的处理方法是___将多余输入端接高电平________________。

7.函数的反演式=__(A+B’)(B+C”)__________________;函数的对偶式

=________A(B+C)_______________________________________

8.门电路使用时需要外接负载电阻和电源的是__OC门__________

9.(10111.011)B→___23.375_______________D

10.(465.4)O→_____309.5_______________D

11.图中能实现TTL门的功能_____与非________________

12.多个OC门输出端并联到一起可实现__线与______功能。

13.请将下列各数按从大到小的顺序依次排列:(246)O;(165)D;(10100111)B;(A4)H

14.在下列JK触发器、RS触发器、D触发器和T触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是____JK触发器__________

15.优先编码器74LS148输入为,的优先级最高,输出为、、。当选通输入端,

,其余输入端为1时,应为__001__________

16.用二进制代码表示十进制数85时,至少需要____位二进制。

17.触发器可以记录_一___位二进制码。

18.在门电路中接口电路的作用______驱动作用_____________________________

19.(316)10=______001100010110__________________________________________8421BCD

20.(0.1001)2=_______0.5625____________10

21.CMOS门电路的静态功耗很低,随着输入信号频率的增加,功耗也会___增加_____。

22.TTL集成JK触发器正常工作时,其和端应接_低___电平。

23.一个基本RS触发器在正常工作时,它的约束条件是,则它不允许输入=_0__且=_0__的信号。

24.与TTL门电路相比,CMOS电路具有结构简单,便于___提高______集成的优点。

25.三态门是在普通门的基础上增加__控制______电路构成的,它的三种输出状态是高电平、低电平和高阻态。

26.对于JK触发器,若J=K,则可完成_T___触发器的逻辑功能。

27.在三极管开关电路中,如果输入电平为低电平,三极管的工作状态是_____截止_________

28.触发器有__1__个稳定状态。

29.十进制数(21.125)转化成二进制数是_______10101.001_______________

30.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是

____SR=0____________

三、判断题

1.在门电路使用中,TTL与非门闲置输入端悬空。(×)

2.在门电路基本功能电路中,电平偏移结构中的二极管导通,输出为高电平。()

3.4个触发器可以构成4位二进制计数器。(√)

4.38.当时序逻辑电路存在有效循环时该电路能自启动。(×)

5.电路的输出状态仅与当前的输入信号有关,与前一时刻的输出无关,这种电路为分立元件。(×)

6.77.CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。(√)

7.一个班级中有四个班委委员,如果要开班委会,必须这四个班委委员全部同意才能召开,其逻辑关系属于或逻辑关系。(×)

8.存储8位二进制信息要4个触发器。(×)

9.进制计数器有十个触发器组成。(×)

10.在使用三极管的门电路中OC门实际是发射极开路门。()

11.同步时序电路和异步时序电路比较,其差异在于后者没有稳定状态。(×)

12.所有门电路都可以用于总线传输。(×)

13.位二进制编码器有3个输入端,8个输出端。()

14.寄存器属于时序逻辑电路。(√)

15.4位二进制计数器有8个计数状态。(×)

16.8421BCD码是有权的二-十进制编码。()

17.数值比较器在比较两个多位数的大小时,是按照从低位到高位的顺序逐位比较的;(×)

18.基本RS触发器没有时钟。(√)

19.12.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。(×)

20.1+1=1符合“或”逻辑关系。(√)

21.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。(√)

22.高速CMOS电路(74HC)在工作速度方面与TTL电路的74LS系列相当。(×)

23.主从触发器和边沿触发器都是脉冲边沿触发。(√)

24.高速CMOS电路中HCT系列还同TTL电平兼容,扩大了应用范围。(√)

25.若将一个TTL异或门(设输入端为A、B)当反相器使用,则A、B端应连接A或B中有一个接高电平1。(√)

26.因为逻辑式A+AB=A,所以两边同时减去A,得AB=0。(×)

27.图1所示三态门在时,Y的输出状态是高阻态。()

28.TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。()

29.RS触发器、JK触发器均具有状态翻转功能。(×)

30.对于CMOS门电路,噪声容限与电源电压有关(√)

31.对于LSTTL与非门电路,输入端接低电平时有电流从门电路中流出。(√)

32.具有异步S D、R D端的D触发器也能够成防抖动开关。(√)

33.要组成六进制计数器,至少应有3个触发器。(√)

34异步加法计数器应将低位的Q端与高位的CP端相连接。(×)

35.共阴极LED数码管要用“0”电平驱动;共阳极LED数码管要用“1”电平驱动。(√)

36.任何时候D触发器的输出都与输入相同。(×)

37.最小项,顾名思义就是指的乘积项中变量个数尽可能的少。()

38.国产TTL电路CT4000相当于国际SN54/74LS系列。(√)

39.普通编码器和优先编码器在某一时刻都只能输入一个编码信号。(×)

40.两输入端四与非门器件74LS00与7400的逻辑功能完全相同。(√)

41.对于COMS门电路而言,输入端经过电阻接地与接逻辑高电平等效。(×)

42.把一个五进制计数器与一个四进制计数器串联可得到20进制计数器。(√)

43.能将输入信号转变为二进制代码的电路称为译码器。(×)

44.八路数据分配器的地址输入(选择控制)端有8个。(×)

45.逻辑函数的表达方式有真值表、逻辑函数表达式、逻辑电路图、卡诺图、状态表。(×)

46.存在约束条件的触发器是D锁存器。(×)

47.三极管工作在截止状态的条件是输入电压大于三极管的开启电压。(√)

48.因为逻辑式A+(A+B)=B+(A+B)是成立的,所以等式两边同时减去(A+B),得A=B也是成立的。()

49.因为逻辑式A+AB=A,所以B=1。(×)

50.模拟信号是时间或数值上的连续函数,如热电偶的电压输出。(√)

四、计算题(共15题)

1.电路如图所示,请写出Y的逻辑函数式,列出真值表,指出电路完成了什么功能?

2.设计一多数表决电路。要求A、B、C三人中只要有半数以上同意,则决议就能通过。但A还具有否决权,即只要A不同意,即使多数人意见也不能通过,要求用最少的与非门实现并画出电路图。

3.用卡诺图法化简:

4.电路如图所示,请写出Y的逻辑函数式,列出真值表,指出电路完成了什么功能?

5.设触发器初始状态为1状态,试画出输出端Q2的波形。

6.74LS138可以作为函数发生器,试写出下图所示的函数表达式(不需要化简)。

7.用3线-8线译码器74LS138和门电路实现组合逻辑函数。

8.用卡诺图将下列函数化为最简与或表达式。

Y(A,B,C,D)=∑m(0,4,6,8,10,12,14)

9.采用四位全加器将8421BCD码转换成余3BCD码。

10利用公式法将下列逻辑函数画简为最简与或形式。

11.用异或门设计一个三变量奇校验电路,当输入变量中有奇数个1时,输出为1,否则为0。

13.用3线-8线译码器74LS138和门电路实现组合逻辑函数。

14.用卡诺图将下列函数化为最简与或表达式。

15.74LS138可以作为函数发生器,试写出下图所示的函数表达式并化简。

16.用卡诺图画减法将下列函数画简为最简与或式。

17.采用四位全加器将8421BCD码转换成余3BCD码。

19.用卡诺图法化简函数Y2(A,B,C,D)=∑m(3,6,8,9,11,12)+∑d(0,1,2,13,14,15)

20.数据选择器可以作为函数发生器使用,四选一数据选择器74LS153的逻辑功能表如下所示。试用74LS153产生下列逻辑函数,要求写出求解步骤,并画出电路图。(在原图上画即可)

21.设计一个“逻辑不一致”电路,要求4个输入逻辑变量取值不一致时输出为1,取值一致时输出为0。标准答案:(1)用M、N、P、Q代表四个输入逻辑变量,Z代表输出。列真值表

22.数据选择器可以作为函数发生器使用,八选一数据选择器74LS151的逻辑功能表如下所示。

试用74LS151产生下列逻辑函数,要求写出求解步骤,并画出电路图。(在原图上画即可)

23.用卡诺图将下列函数化为最简与或表达式。

24.用卡诺图将下列函数化为最简与或表达式。

五、分析设计题(共15题)

1.设下图触发器的初始状态为Q=0,画出在CLK信号连续作用下触发器输出端的电压波形。

2.如图为主从JK触发器,已知输入端J、K、RD和CP的电压波形如图所示,试画出输出端Q的电压波形。

3.设下图触发器的初始状态为Q=0,画出在CLK信号连续作用下触发器输出端的电压波形。

4.在基本RS触发器中,已知、的波形如图所示,试画,的波形。(初态)

5.分析下图所示同步时序逻辑电路,作出状态转移表和状态图,说明它是Mealy型电路还是Moore型电路以及电路的功能。

6.试画出由D触发器组成的四位右移寄存器逻辑图,如下图,设输入的4位二进制数码为1101,画出移位寄存器的工作波形。

7.如图为主从JK触发器,已知输入端J、K、RD和CP的电压波形如图所示,试画出输出端Q的电压波形。

8.已知状态表如表所示,试作出相应的状态图。

9、主从RS触发器输入信号的波形如图(a),(b)所示。已知触发器的初始状态Q=1,试画出Q端的波形。

10.如图(a),(b)所示分别为下降沿、上升沿的DE触发器的逻辑符号,表为其功能表。求:列出触发器的真值表,求出其特征方程;

11、主从JK触发器输入信号的波形如图(a),(b)所示。试画出Q端的波形。

12.采用JK触发器组成电路,得到如图所示的输出波形,写出状态方程和驱动方程。

13.如图触发器,设其初态为。试画出电路对应4个CP脉冲作用下的输出端的波形。

14.试画出如图所示时序电路的状态转换图,时序图。

15.采用JK触发器组成电路,得到如图所示的输出波形,写出状态方程和驱动方程。

16.分析下图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。

17.如图触发器,设其初态为。试画出电路对应4个CP脉冲作用下的输出端的波形。

18.已知一时序电路的状态表如表所示,试作出相应的状态图。

19..根据下图所示的逻辑图及相应的CP、和D的波形,试画出Q1端和Q2端的输出波形,设初始状态Q1=Q2=0。

20.试画出下图所示电路在连续三个CLK信号作用下Q1及Q2端的输出波形(设各触发器的初始状态均为0)。

21.已知主从RS触发器的逻辑符号和CLK、S、R端的波形如图所示,试画出Q端对应的波形(设触发器的初始状态为0)。

22.试写出如图所示的时序电路的状态方程。

23边沿触发器电路如图所示,设初始状态均为0,试根据CP和D的波形画出Q1、Q2的波形。

24.已知CP和D的输入波形如图(上升沿触发),试画出其相应的输出波形。设初态。

25.设下图触发器的初始状态为Q=0,画出在CLK信号连续作用下触发器输出端的电压波形。

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字逻辑和设计基础 期末复习题

1、采用3-8线译码器74LS138和门电路构成的逻辑电路如图所示,请对该电路进行分析,写出输出方程,并化解为最简与-或式。(10分) 1、解:分析此图,可知:F1=0134m m m m +++, F2=4567m m m m +++ 化简过程:由卡诺图及公式化简均可,此处略 化简得:1F A C BC =+(2分) 2F A = 2.已知逻辑函数: F ABC ABC ABC ABC ABC =++++,试用一片4选1数据选择器和门电路实现该逻辑函数,要求采用代数法,写出设计全过程,并画出电路图。 (10分) A 1 ST Y D 0D 1D 2D 3 A 0 ① 写出逻辑函数F 的表达式(2分) ==F A B C AB C ABC A BC ABC A B C AB C C A BC ABC A B C AB A BC ABC =+++++++++++() ② 写出4选1数据选择器输出端逻辑函数Y 的表达式(2分) 100101102103Y A A D A A D A A D A A D =+++ ③令 10A A A ==、B ,比较F 和Y 两式可得: (2分)

01231D C D D D C ==== ④ 根据上式画出的逻辑图。(4分) 五、 画出下列各触发器Q 端的波形:(设Q n = 0)(10 分,每小题5 分) 1、已知JK 触发器输入信号J 和K 、时钟脉冲CP 、异步置位端D R 和D S 的波形如下图 所示,试画出触发器输出端Q 的波形,设初始状态为0。(5分) Q CP J S D D K J 2、下图由边沿D 触发器构成的触发器电路,设其初始状态为0。输入信号如右 图所示,试画出Q 端的输出波形。(5分) CP Q D R D

模拟电子技术教案

授课计划 授课时数: 2 授课教师:赵启学授课时间: 课题:半导体二极管 教学目的: 1、理解PN结及其单向导电性 2、了解半导体二极管的构成与类型 教学重点:1、PN结及其单向导电性2、二极管结的构成 教学难点:PN结及其单向导电性 教学类型:理论课 教学方法:讲授法、启发式教学 教学过程: 引入新课: 模拟电子技术基础是一门入门性质的技术基础课,没有哪一门课程像电子技术的发展可以用飞速发展,日新月异。从1947年,贝尔实验室制成第一只晶体管;1958年,集成电路;1969年,大规模集成电路;1975年,超大规模集成电路,一开始集成电路有4只晶体管,1997年,一片集成电路有40亿个晶体管。不管怎么变化,但是万变不离其宗,这门课我们所讲的就是这个“宗”。(10分钟) 讲授新课: 一:PN结(30分钟) 1、什么是半导体,什么是本证半导体?(10分钟) 半导体:导电性介于导体和绝缘体之间的物质 本征半导体:纯净(无杂质)的晶体结构(稳定结构)的半导体,所有半导体器件的基本材料。常见的四价元素硅和锗。

2、杂质半导体(20分钟) N型半导体:在本征半导体中参入微量5价元素,使自由电子浓度增大,成为多数载流子(多子),空穴成为少数载流子(少子)。如图(a) P型半导体:在本证半导体中参入微量3价元素,使空穴浓度增大,成为多子,电子成为少子,以空穴导电为主的杂志半导体称为P型半导体。如图(b) 3、PN结 P型与N型半导体之间交界面形成的薄层为PN结。 二:PN结的单项导电性(20分钟) PN结加正向电压时,可以有较大的正向扩散电流,即呈现低电阻,我们称PN 结导通;PN结加反向电压时,只有很小的反向漂移电流,呈现高电阻,我们称PN 结截止。这就是PN结的单向导电性。 1、正偏 加正向电压(正偏)——电源正极接P区,负极接N区 外电场的方向与内电场方向相反。 外电场削弱内电场→耗尽层变窄→扩散运动>>漂移运动→多子扩散形成正向电流(与外电场方向一致)I F

数字电子技术模拟试题4

泰山学院课程考试专用 《数字电子技术》模拟试题 4 (试卷共8页,答题时间120分钟) 一、填空题(每空 1分,共 20 分。) 1、(33)10=( )16=( )2 2、若各门电路的输入均为A 和B ,且A=0,B=1;则与非门的输出为_________,或非门的输出为___ ___,同或门的输出为__ __。 3、一个数字信号只有 种取值,分别表示为 和 。 4、一个三态门如图1.4, 当E ′=__________时,Y=)('AB 。 5、某EPROM 有8位数据线、13位地址线,则其存储容量为 位。 6、若要构成七进制计数器,最少用 个触发器,它有 个无效状态。 7、多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 8、A/D 转换的一般步骤包括 、 、 和 。 9、欲将触发器置为“1”态,应使D R '= , D S '= 。 二、选择题(每题 2分,共 20 分。请将答案填在下面的表格内)1、在不影响逻辑功能的情况下,CMOS 与非门的多余输入端可_______。 A.接高电平 B.接低电平 C.悬空 D.通过大电阻接地 2、下图中,满足Q * =1 的触发器是_____________。

3、由四个触发器构成十进制计数器,其无效状态有__________。 A.四个 B.五个 C.六个 D.十个 4、以下电路中,欲获得一个数字系统的时钟脉冲源,应采用____________。 A .D 触发器 B.多谐振荡器 C.单稳态触发器 D.施密特触发器 5、逻辑代数中有3种基本运算: 、 和 。 A. 或非,与或,与或非 B. 与非,或非,与或非 C. 与非,或,与或 D. 与,或,非 6、用555定时器构成的施密特触发器的回差电压可表示为 。 A. cc V 3 1 https://www.doczj.com/doc/c62312856.html, V 3 2 C. V cc D. cc V 4 3 7、在下列门电路中,输出端不可以并联使用的是 。 A. 三态门 B.集电极开路门(OC 门) C.具有推挽输出结构的TTL 门电路 D.CMOS 传输门 8、某A/D 转换器有8路模拟信号输入,若8路正弦输入信号的频率分别为1KHz ,…,8KHz ,则该A/D 转换器的采样频率f s 的取值应为 。 A. f s ≤1KHz B. f s =8KHz C. f s ≥16KHz D. f s ≥2KHz 9、四位环形计数器的有效状态有 个。 A. 2 B. 4 C. 6 D. 8 10、下列电路中不属于时序逻辑电路的是 。 A.计数器 B. 全加器 C.寄存器 D.分频器 1、Y 1=A )('BC +AB C ' 2、Y 2(A ,B ,C ,D )=∑m (1,3,5,7,8,9)+∑d(11,12,13,15)四、1、电路如图4.1(a)所示,各电路的CP 、A 、B 、C 波形如图(b )所示。

“数字逻辑”试题复习资料

………密………封………线………以………内………答………题………无………效…… 电子科技大学二零零六至二零零七学年第二学期期末考试 试卷评分基本规则 数字逻辑设计及应用课程考试题中文A卷(120分钟)考试形式:闭卷考试日期2007年7月日课程成绩构成:平时20 分,期中20 分,实验0 分,期末60 分 一、填空题(每空1分,共5分) 1、CMOS与非门的未用输入端应连接到逻辑(1)电平或者输入信号连接端上。 2、DAC的功能是将(数字)输入成正比地转换成模拟输出。 512 EPROM可存储一个(9 )输入4输出的真值表。 3、4 4、74X163的RCO输出有效条件是:仅当使能信号(ENT)有效,并且计数器的状态是15。 5、已知二进制原码为 ( 001101) 2 , 问对应的8-bit的补码为 ( 00001101 )2. 二、单项选择题:从以下题目中选择唯一正确的答案。(每题2分,共10分) 1、八路数据分配器的地址输入端有(B)个。 A. 2 B. 3 C. 4 D. 5 2、以下描述一个逻辑函数的方法中( C )只能唯一表示。 A.表达式 B.逻辑图 C.真值表 D.波形图 3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( B )。 A. 状态数目更多 B. 状态数目更少 C. 触发器更多 D. 触发器更少 4、使用移位寄存器产生重复序列信号“1000001”,移位寄存器的级数至少为(D)。 A. 2 B. 3 C. 4 D.5 5、下列各逻辑函数式相等,其中无静态冒险现象的是(D)。 A. F=B’C’+AC+A’B B. F=A’C’+BC+AB’ C. F=A’C’+BC+AB’+A’B D. F=B’C’+AC+A’B+BC+AB’+A’C’

数字电子技术模拟试题及答案

《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:

4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.

《数字逻辑》——期末复习题及答案

中国石油大学(北京)远程教育学院 《数字逻辑》期末复习题 一、单项选择题 1. TTL 门电路输入端悬空时,应视为( ) A. 高电平 B. 低电平 C. 不定 D. 高阻 2. 最小项D C B A 的逻辑相邻项是( ) A .ABCD B .D B C A C .C D AB D .BCD A 3. 全加器中向高位的进位1+i C 为( ) A. i i i C B A ⊕⊕ B.i i i i i C B A B A )(⊕+ C.i i i C B A ++ D.i i i B C A )(⊕ 4. 一片十六选一数据选择器,它应有( )位地址输入变量 A. 4 B. 5 C. 10 D. 16 5. 欲对78个信息以二进制代码表示,则最少需要( )位二进制码 A. 4 B. 7 C. 78 D. 10 6. 十进制数25用8421BCD 码表示为( ) A.10 101 B.0010 0101 C.100101 D.10101 7. 常用的BCD 码有( ) A:奇偶校验码 B:格雷码 C:8421码 D:ASCII 码 8. 已知Y A AB AB =++,下列结果中正确的是() A:Y=A B:Y=B C:Y=A+B D: Y A B =+ 9. 下列说法不正确的是( ) A:同一个逻辑函数的不同描述方法之间可相互转换 B:任何一个逻辑函数都可以化成最小项之和的标准形式 C:具有逻辑相邻性的两个最小项都可以合并为一项 D:任一逻辑函数的最简与或式形式是唯一的 10. 逻辑函数的真值表如下表所示,其最简与或式是( )

A: ABC ABC ABC ++ B: ABC ABC ABC ++ C: BC AB + D: BC AC + 11.以下不是逻辑代数重要规则的是( ) 。 A. 代入规则 B. 反演规则 C. 对偶规则 D. 加法规则 12.已知函数E)D (C B A F +?+=的反函数应该是( ) 。 A. [])E (D C B A F +?+?= B. [])E D (C B A F +?+?= C. [])E (D C B A F +?+?= D. [])E D (C B A F +?+?= 13.组合逻辑电路一般由( )组合而成。 A 、门电路 B 、触发器 C 、计数器 D 、寄存器 14.求一个逻辑函数F 的对偶式,可将F 中的( )。 A 、“·”换成“+”,“+”换成“·”,常数中的“0”“1”互换 B 、原变量换成反变量,反变量换成原变量 C 、变量不变 D 、常数中的“0”换成“1”,“1”换成“0” 15.逻辑函数()()()()=++++=E A D A C A B A F ( ) 。 A. AB+AC+AD+AE B. A+BCED C. (A+BC)(A+DE) D. A+B+C+D+E 16.下列逻辑电路中,不是组合逻辑电路的有( ) A 、译码器 B 、编码器 C 、全加器 D 、寄存器 17.逻辑表达式A+BC=( )

《模拟电子技术》大学期末考试题及答案(七)

《模拟电子技术》模拟试题七 一、选择题(每空2分,共34分) 1、三端集成稳压器CXX7805的输出电压是() A 5v B 9v C 12v 2、测某电路中三极管各极电位分别是0 V、-6V、0.2V则三极管的三个电极分别是(),该管是()。 A (E、C、B) B(C、B、E) C(B、C、E) D(PNP) E(NPN) 3、共射极放大电路的交流输出波形上半周失真时为()失真。共射极放大电路的交流输出波形下半周失真时为()失真。 A 饱和 B 截止C交越D频率 4、差分放大电路是为了()而设置的。 A稳定Au B放大信号C抑制零点漂移 5、对功率放大器的主要要求有()()() A Uo高 B Po大C效率高 D Ri大 E 波形不失真 6、LM386是集成功率放大器,它可以使电压放大倍数在()变化。 A 0-20 B 20 -200 C 200-1000 7、单相桥式整流电容波电路输出电压平均在Uo=( )U2。 A 0.45 B 0.9 C 1.2 8、当集成运放线性工作时,在两条分析依据()()。 A U-=U+ B I-=I+=0 C Uo=Ui D Au=1 9、对功率放大器的主要要求有()()()。 A Uo高 B Po大C效率高 D Ri大 E 波形不失真 10、振荡器的输出信号最初是由()而来的。 A基本放大器 B 选频网络C干扰或噪声信号 二、填空题(每空1分,共32分) 1、自由电子为()载流子,空穴为()载流子的杂质半导体称为()半导体。 2、PN结的单向导电性,就是PN结正偏时(),反偏时()。 3、扩展运动形成的电流是()电流,漂移运动形成的电流是()。 4、所谓理想二极管就是当其正偏时,结电阻为(),等效成一条直线;当其反偏时,结电阻为(),等效成开断。 5、场效应管的漏极电流ID=( ),所以它是()控制文件。 6、当温度升高时三极管的集电极电流IC(),电流放大系数β

数字电子技术模拟试题及答案

数字电子技术模拟试题及 答案 Prepared on 24 November 2020

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码 器

5、有S1,S2两个状态,条件(15)可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同 三、简答题(共10分) 1、证明:B A+ = +(4分) A A B 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 1 1 X 四、分析题(20分) Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=;CP0=。 2)列出其驱动方程:(4分) J1=;K1=;J0=;K0=。 3)列出其输出方程:(1分) Z=

模拟电子技术基础期末复习

一、填空 1. 二极管最主要的特性是(),反映正向特性的的两个主要参数是()。 2. 三极管工作在三个区域的条件是:放大区(),饱和区()截止区()。 3. 场效应管从结构上分成()和()两大类型,它属于()控制型器件。 4. 集成运算放大器是一种采用()耦合方式的放大电路,最常见的问题是()。 5. 差动放大电路的基本功能是对差模信号的()作用和对共模信号的()作用。 6. 小功率直流稳压电源由变压器、()、()、()四部分组成。 7. 用一只万用表不同的欧姆档测得某个二极管的电阻分别为250Ω和Ω,产生这种现象的原因是。 8. 测得某NPN管的VBE=,VCE=,由此可判断它工作在区。 9. 放大电路的互补输出的采用共集形式是为了使。 10. 在放大电路中为了稳定静态工作点,应引入反馈,稳定放大倍数,应引入反馈,改输入和输出电阻,应引入反馈,展宽频带应引入反馈。 11. 为了避免50Hz电网电压的干扰进入放大器,应选用滤波。 12. 比例运算电路中集成运放反相输入端为虚地,而比例运算电路中集成运放两个输入端的电位等于输入电压。 13. 功率放大电路与电压放大电路的区别是。 14. 在直流稳压电路中,变压的目的是,整流的目的是,滤波的目的是,稳压的目的是。 15. 试决定下列情况应选用的滤波器类型。当有用信号频率低于500Hz时,宜选用;当希望抑制50Hz交流电源干扰时,宜选用;当希望抑制1KHz以下的信号时,宜选用。 16. 对于共射、共集和共基三种基本组态放大电路,若希望电压放大,可选用组态,若希望带负载能力强,应选用组态,若希望从信号源索取电流小,应选用组态,若希望高频性能好,应选用组态。 17. 电流源电路在集成运放中,常作为电路和电路;前者的作用是,后者的作用是。 18. 差分放大电路有种输入输出连接方式,其差模电压增益与方式有关,与方式无关。 19. 已知放大电路输入信号电压为1mV,输出电压为1V,加入负反馈后,为达到同样输出时需要的输入信号为10mV,该电路的反馈深度为,反馈系数为。 20. 工作在电压比较器中的运放与工作在运算电路中的运放的主要区别,前者通常工作在状态或状态,因此,它的输出一般只有高电平和低电平两个稳定状态。 22. 多级放大电路与单级放大电路相比,总的通频带一定比它的任何一级都。级数愈多则上限频率越。 23. 由于在功放电路中,功放管常常处于极限工作状态,因此,在选择功管时要特别注意、和三个参数。 24. 电流源作为放大电路的有源负载,主要是为了提高,因为电流源的大。 25. 当电路的闭环增益为40dB时,基本放大器的增益变化10%,反馈放大器的闭环增益相应变化1%,则此时电路的开路的

模拟电子技术基础教案

《模拟电子技术基础》教案 1、本课程教学目的: 本课程是电气信息类专业的主要技术基础课。其目的与任务是使学生掌握常用半导体器件和典型集成运放的特性与参数,掌握基本放大、负反馈放大、集成运放应用等低频电子线路的组成、工作原理、性能特点、基本分析方法和工程计算方法;使学生具有一定的实践技能和应用能力;培养学生分析问题和解决问题的能力,为后续课程和深入学习这方面的内容打好基础。 2、本课程教学要求: 1.掌握半导体器件的工作原理、外部特性、主要参数、等效电路、分析方法及应用原理。 2.掌握共射、共集、共基、差分、电流源、互补输出级六种基本电路的组成、工作原理、特点及分析,熟悉改进放大电路,理解多级放大电路的耦合方式及分析方法,理解场效应管放大电路的工作原理及分析方法,理解放大电路的频率特性概念及分析。 3.掌握反馈的基本概念和反馈类型的判断方法,理解负反馈对放大电路性能的影响,熟练掌握深度负反馈条件下闭环增益的近似估算,了解负反馈放大电路产生自激振荡的条件及其消除原则。 4.了解集成运算放大器的组成和典型电路,理解理想运放的概念,熟练掌握集成运放的线性和非线性应用原理及典型电路;掌握一般直流电源的组成,理解整流、滤波、稳压的工作原理,了解电路主要指标的估算。

3、使用的教材: 杨栓科编,《模拟电子技术基础》,高教出版社 主要参考书目: 康华光编,《电子技术基础》(模拟部分)第四版,高教出版社 童诗白编,《模拟电子技术基础》,高等教育出版社, 张凤言编,《电子电路基础》第二版,高教出版社, 谢嘉奎编,《电子线路》(线性部分)第四版,高教出版社, 陈大钦编,《模拟电子技术基础问答、例题、试题》,华中理工大学出版社,唐竞新编,《模拟电子技术基础解题指南》,清华大学出版社, 孙肖子编,《电子线路辅导》,西安电子科技大学出版社, 谢自美编,《电子线路设计、实验、测试》(二),华中理工大学出版社, 绪论 本章的教学目标和要求: 要求学生了解放大电路的基本知识;要求了解放大电路的分类及主要性能指标。 本章总体教学内容和学时安排:(采用多媒体教学) §1-1 电子系统与信号0.5 §1-2 放大电路的基本知识0.5

数字逻辑期末复习题

一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。 A .A B F = B . C AB F += C .C A AB F += D . C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D . BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 6. 与逻辑函数D C B A F +++= 功能相等的表达式为 ___C_____。 A . D C B A F +++= B . D C B A F +++=

C . D C B A F = D .D C B A F ++= 7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。 Q 的频率为_____D_____。 . 100KHz D .50KHz 9.下列器件中,属于时序部件的是_____A_____。 A . 计数器 B . 译码器 C . 加法器 D .多路选择器 10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。 A . 0100100 B .1100011 C . 1011011 D .0011011

模拟电子技术期末复习题及答案

《电子技术基础2》复习题 一、判断题(本大题共10个小题,每小题2分,共20分) 1、N型半导体的多数载流子是空穴。() 2、P型半导体的多数载流子是空穴。() 3、负反馈放大电路的放大倍数与组成它的基本放大电路的放大倍数量相同。 () 4、运算电路中一般引入负反馈。() 5、只要在放大电路中引入反馈,就一定能使其性能得到改善。() 6、在放大电路中引入正反馈,主要目的是改善放大电路的性能。() 7、在放大电路中引入负反馈,主要目的是改善放大电路的性能。() 8、若放大电路的放大倍数为零,则引入的反馈一定是负反馈。() 9、在输入信号作用时,偏置电路改变了各放大管的动态电流。() 10、阻容耦合多级放大电路各级的Q点相互独立。() 11、阻容耦合多级放大电路只能放大交流信号。() 12、直接耦合可以放大缓慢变化的信号。() 13、只有电路既放大电流又放大电压,才算其有放大作用。() 14、共发射极放大电路输出与输入反相。() 15、共基极放大电路输出与输入反相。() 16、共集电极放大电路输出与输入反相。() 17、只有直接耦合放大电路中晶体管的参数才随温度而变化。() 18、在运算电路中,集成运放的反相输入端均为虚地。() 19、在运算电路中,集成运放的输入端均可采用虚短和虚断。() 20、运放的共模抑制比K CMR越大越好。() 21、运放的共模抑制比K CMR越小越好。() 22、运放的共模放大倍数越小越好。() 23、运放的差模放大倍数越小越好。() 24、功率放大电路的最大输出功率是指在基本不失真情况下,负载上可能获得的最大交流功率。()25、当输入电压U I和负载电流I L变化时,稳压电路的输出电压是绝对不变的。 () 26、直流电源是一种能量转换电路,它将交流能量转换成直流能量。() 27、在单相桥式整流电容滤波电路中,若有一只整流管断开,输出电压平均值变为原来的一半。() 28、半波整流输出电压平均值是全波整流的一半。() 29、用于滤波的电容通常串联连接。() 30、用于滤波的电容通常并联连接。() 31、用于滤波的电感通常串联连接。() 32、用于滤波的电感通常并联连接。() 33、稳压管正常工作状态下,处于正向导通状态。() 34、低通滤波器是指信号幅度小才能通过。() 35、高通滤波器是指信号幅度大才能通过。() 36、电路引入了正反馈,就一定会产生正弦波振荡。()

模拟电子技术教案课程

模拟电子技术教案课程公司标准化编码 [QQX96QT-XQQB89Q8-NQQJ6Q8-MQM9N]

模拟电子技术教案 电子与信息工程学院 目录 第一章常用半导体器件 第一讲半导体基础知识 第二讲半导体二极管 第三讲双极型晶体管三极管 第四讲场效应管 第二章基本放大电路 第五讲放大电路的主要性能指标及基本共射放大电路组成原理 第六讲放大电路的基本分析方法 第七讲放大电路静态工作点的稳定 第八讲共集放大电路和共基放大电路 第九讲场效应管放大电路 第十讲多级放大电路 第十一讲习题课 第三章放大电路的频率响应 第十二讲频率响应概念、RC电路频率响应及晶体管的高频等效模型

第十三讲共射放大电路的频率响应以及增益带宽积 第四章功率放大电路 第十四讲功率放大电路概述和互补功率放大电路 第十五讲改进型OCL电路 第五章模拟集成电路基础 第十六讲集成电路概述、电流源电路和有源负载放大电路第十七讲差动放大电路 第十八讲集成运算放大电路 第六章放大电路的反馈 第十九讲反馈的基本概念和判断方法及负反馈放大电路的方框图第二十讲深度负反馈放大电路放大倍数的估算 第二十一讲负反馈对放大电路的影响 第七章信号的运算和处理电路 第二十二讲运算电路概述和基本运算电路 第二十三讲模拟乘法器及其应用 第二十四讲有源滤波电路 第八章波形发生与信号转换电路 第二十五讲振荡电路概述和正弦波振荡电路 第二十六讲电压比较器

第二十七讲非正弦波发生电路 第二十八讲利用集成运放实现信号的转换 第九章直流电源 第二十九讲直流电源的概述及单相整流电路 第三十讲滤波电路和稳压管稳压电路 第三十一讲串联型稳压电路 第三十二讲总复习 第一章半导体基础知识 本章主要内容 本章重点讲述半导体器件的结构原理、外特性、主要参数及其物理意义,工作状态或工作区的分析。 首先介绍构成PN结的半导体材料、PN结的形成及其特点。其后介绍二极管、稳压管的伏安特性、电路模型和主要参数以及应用举例。然后介绍两种三极管(BJT和FET)的结构原理、伏安特性、主要参数以及工作区的判断分析方法。 本章学时分配 本章分为4讲,每讲2学时。 第一讲常用半导体器件 本讲重点

数字电路模拟题

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40 一、填空题 1、与非门的逻辑功能为。 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3、三态门的“三态”指,和。 4、逻辑代数的三个重要规则是、、。 5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器 受到外触发时进入态 6、计数器按增减趋势分有、和计数器。 7、一个触发器可以存放位二进制数。 8、优先编码器的编码输出为码,如编码输出A 2A 1 A =011,可知对输入的进 行编码。 9、逻辑函数的四种表示方法是、、、。 10、移位寄存器的移位方式有,和。 11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为 电平有效。 12、常见的脉冲产生电路有 13、触发器有个稳态,存储8位二进制信息要个触发器。 14、常见的脉冲产生电路有,常见的脉冲整形电路 有、。 15、数字电路按照是否有记忆功能通常可分为两 类:、。 16、寄存器按照功能不同可分为两类:寄存器和寄 存器。 17、逻辑函数F== 18、触发器有两个互补的输出端Q、,定义触发器的1状态 为,0状态为,可见触发器的状态指的是端的状态。 19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进 制代码。 20、主从JK触发器的特性方程。 21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时 序电路和时序电路。 22、为了实现高的频率稳定度,常采用振荡器;单稳态触 发器受到外触发时进入态。 23、触发器有个稳态,存储8位二进制信息要个触发器。 24、逻辑函数的化简有,两种方法。 25、组合逻辑电路没有功能。 26、主从JK触发器的特性方程,D触发器的特性方

《数字逻辑与数字系统》期末考试试题(A)

北京邮电大学2008——2009学年第一学期 《数字逻辑与数字系统》期末考试试题(A ) 考试注意事项 一、学生参加考试须带学生证或学院证明,未带者不准进入考场。学生必须按照监考教师指定座位就坐。 二、书本、参考资料、书包等物品一律放到考场指定位置。 三、学生不得另行携带、使用稿纸,要遵守《北京邮电大学考场规则》,有考场违纪或作弊行为者,按相应规定严肃处理。 四、学生必须将答题内容做在试题答卷上,做在草稿纸上一律无效。 五、学生的姓名、班级、学号、班内序号等信息由教材中心统一印制。 考试 课程 数字逻辑与数字系统 考试时间 2009年1月13日 题号 一 二 三 四 五 六 七 八 总分 满分 10 20 10 10 10 12 14 14 得分 阅卷 教师 一、选择题(每小题1分,共10分。) 1. )D C B (B )B A (A F ++++==( ) A . B B . A+B C . 1 D .AB 2.同步时序电路和异步时序电路比较,其差异在于后者( ) A . 没有稳定状态 B . 没有统一的时钟脉冲控制 C . 输入数据是异步的 D . 输出数据是异步的 3.(10000011)8421BCD 的二进制码为( )。 A .( 10000011)2 B .(10100100)2 C . (1010011)2 D . (11001011)2 4. 74LS85为四位二进制数据比较器。如果只进行4位数据比较,那么三个级联输入端ab 、a=b 应为( )。 A . ab 接地,a=b 接地 B . ab 接高电平,a=b 接高电平 C . ab 接高电平,a=b 接地

数字电子技术模拟试题4套

模拟试题一 一、选择填空(每空1分,共20分) 1.纯净的半导体叫()。掺入3价杂质元素形成的半导体叫(),它主要靠导电()。 A.空穴B.本征半导体C.P型半导体D.自由电子 2.PN结正偏时,多子的()运动较强,PN结变薄,结电阻较()。 A.扩散B.漂移C.小D.大 3.三极管有()和()两种载流子参与导电,故称作()极型晶体管;而场效应管称作()极型晶体管。 A.双极B.空穴C.单极D.自由电子 4.负反馈放大电路的含义是()。 A.输出与输入之间有信号通路 B.电路中存在反向传输的信号通路 C.除放大电路之外还有信号通路 D.电路中存在使输入信号削弱的反向传输信号 5.一个放大电路的对数频率特性的水平部分为40dB,当信号频率恰好是上限频率时,实际电压增益为()。 A.43dB B.40dB C.37dB D.3dB 6.通常在下面基本组态放大电路中,输入电阻最大的是();输出电阻最小的是();高频特性最好的电路是()。 A.共射电路B.共集电路C.共基电路D.共源电路 7.集成放大电路采用直接耦合方式的原因是()。 A.便于设计B.放大交流信号C.不易制作大容量电容 8.功率放大电路互补输出级采用共集形式是为了使()。 A.电压放大倍数大B.不失真输出电压大C.带负载能力强 9.欲得到电流-电压转换电路,应在放大电路中引入();欲将电压信号转换成与之成比例的电流信号,应在放大电路中引入()。A.电压串联负反馈B.电压并联负反馈C.电流串联负反馈D.电流并联负反馈 10.为了避免50Hz电网电压的干扰进入放大器,应选用()滤波电路。 A.带阻B.带通C.低通D.有源 11.直流稳压电源的基本组成有变压器、整流、()、稳压。 A.比较B.滤波C.调整 二、判断正误(每题2分,共10分) 1.因为N型半导体的多子是自由电子,所以它带负电。() 2.电路只要满足,就一定会产生正弦波振荡。() 3.放大电路必须加上合适的直流电源才能正常工作。() 4.若放大电路的放大倍数为负,则引入的反馈一定是负反馈。() 5.功率放大电路的最大输出功率是指在基本不失真情况下,负载上可能获得的最大交流功率。() 三、简答题 1.设图3-1中二极管、为理想二极管,判断它们是导通还是截止?输出电压= ?(4分) 2.测得放大电路中晶体管的直流电位如图3-2所示。在圆圈中画出管子,并说明是硅管还是锗管。 四、(6分)根据图4某共射单放电路中三极管的输出特性曲线及交、直流负载线,试求:(1)静态Q点;(2)三极管电流放大系数β;(3)集电极电阻;(4)最大不失真输出电压幅度。

模拟电子技术期末复习试题及答案

《模拟电子技术》期末复习试题及参考答案 一、填空题(每空1分,共32分) 1、自由电子为()载流子,空穴为()载流子的杂质半导体称为()半导体。 2、PN结的单向导电性,就是PN结正偏时(),反偏时()。 3、扩展运动形成的电流是()电流,漂移运动形成的电流是()。 4、所谓理想二极管就是当其正偏时,结电阻为(),等效成一条直线;当其反偏时,结电阻为(),等效成开断。 5、场效应管的漏极电流I D=( ),所以它是()控制文件。 6、当温度升高时三极管的集电极电流IC(),电流放大系数β()。 7、为了提高三极管放大电路的输入电阻,采用()负反馈。为了稳定输出电流,采用()负反馈。 8、负反馈使放大电路增益(),但()增益稳定性。 9、()称为负反馈深度,其中F=( ),称为()。 10、差模信号是大小(),极性(),差分电路不抑制()漂移。 11、甲乙类互补功率放大器,可以消除()类互补功率()失真。 12、用低频信号去改变高频信号的()称为调幅,高频信号称为()信号。 13、当频率升高时,晶体管电流放大系数()共基极电路比共射极电路的高频特性(),fδ=()fβ 14、振荡电路的平衡条件是(),正反馈才能保证振荡电路的()。 15半波整流电路电阻负载时,理想二极管承受的最高反压是()。 二、选择题(每空2分,共30分) 1、三端集成稳压器CW7906的输出电压是() A -6V B -9v C -12v 2、测得某电路中三极管各极电位分别是3V、2.3V、12V则三极管的三个电极分

别是(),该管是()型。 A (E、B、C) B(B、C、E) C(B、E、C) D(PNP) E(NPN) 3、共射极放大电路的交流输出波形上半周失真时为()失真。共射极放大电路的交流输出波形下半周失真时为()失真。 A 饱和 B 截止C交越D频率 4、差分放大电路是为了()而设置的。 A稳定Au B放大信号 C抑制零点漂移 5、K MCR是差分放大电路的一个主要技术指标,它反映放大电路()能力。A放大差模抑制共模 B 输入电阻高C输出电阻低 6、LM386是集成功率放大器,它可以使电压放大倍数在()变化。 A 0-20 B 20 -200 C 200-1000 7、单相桥式整流电容波电路输出电压平均在Uo=( )U2。 A 0.45 B 0.9 C 1.2 8、当集成运放线性工作时,在两条分析依据()()。 A U-=U+ B I-=I+=0 C Uo=Ui D Au=1 9、对功率放大器的主要要求有()()()。 A Uo高 B Po大 C效率高 D Ri大 E 波形不失真 10、振荡器的输出信号最初是由()而来的。 A基本放大器 B 选频网络C干扰或噪声 三、分析计算题(共34分) 1、已知:电路如图所示V1、V2为理想二极管。求:1)哪只二极管导通2)U AO=?(5分) 2、已知:电路如图所示Vcc=12V R B1=40k R B2=20k Rc=R L=2k R E=1.65k U BEQ=0.7V C1=C2=20ηF r be=1.5K β=100

数字电子技术模拟试题15答案

泰山学院物理与电子工程学院 《数字电子技术》试卷15参考答案与评分标准 一、选择题(每小题 2 分,共 20 分) 二、填空题(每空1分,共 20 分) 1、262.54 B2.B 2、二进制 八进制 十六进制 3、与 或 非 4、)(D C B A '+' 5、2 1 0 6、1 0 0 7、数值比较器 8、1 0 9、6 3 三、化简题(每题 5 分,共 10分) 1、1=+'+'+'+=B A C B A F ……………………………………………(5分) 2、AC AD B A Y ++''= …………………………………………(5分)

四、分析题(第1题5分,后3题每题10分,共35分) 1、 ………………(5分) 2、 …………………………(5分) …………………………(5分) 3、 K=1………………………………………………………(2分) ………………………………………………………………(2分) …………………………………(2分) ……………………………………………(2分) ……………………………………(2分) 4、 AC BC AB BA C BA AC B D A A D A A D A A D A A F ++=+'+'=+'+'+''= 3 0120110100122Q J '=1Q D =)(1211 *1↓''='+'=CLK Q Q Q K Q J Q )(1* 2↑=CLK Q Q

五、设计题(第1题7分,第2题8分,共15分) 1、A 、B 、C 代表三个裁判,通过用1表示,不通过用0表示…………(1分) 1表示成绩有效,0表示成绩无效…………………………………………(1分) 逻辑式F=A+BC ……………………………………………………………(2分) 真值表 ………………………………………………………………(2分) 逻辑图: ………………………………(1分) 2、状态转换图 ……………………………(3分) 电路图 A B C F 1 1 1 1 1 1 0 1 1 0 1 1 0 1 1 1 1 0 0 1 0 1 0 0 0 0 1 0 0 0 0 0

数字电子技术模拟试题1

西南交通大学数字电子技术学期考试试题一 一. 简答填空题(共20分,第6小题每空2分,其它每空1分) 1. 某数字信号的逻辑值为0111010,设高电平电压为5V ,低电平电压为0V 。试绘出该信号的数字波形。 波形: 2. 已知某时序电路的状态转换表如下,如果初态为S 0,输入序列为X=110101101时,则输出序列为 。 3. 写出下图所示各门电路的输出状态(0或1)。已知V IH =3.6V ,V IL =0.4V ,图(a )、(b )是TTL 门,图(c )、(d )是CMOS 门。 4. 一个存储容量为256K ×8的存储器,地址线有 条,数据线有 条。 5. 如要将一个最大幅度为5.1V 的模拟信号转换为数字信号,要求输入每变化20mv ,输出信号的最低位(LSB)发生变化,应选用 位A/D 转换器,其分辨率为 %。 次态/输出

6. 四个电路输入V I 、输出V O 的波形如图所示,试简答分别实现下列功能的最简电路类型(不必画出电路)。 7. 写出下图所示PLD 的输出F 1、F 2逻辑表达式。 二. 逻辑代数和组合逻辑 1. 公式法化简下列函数为最简与或式。(4分) BD C D A B A C B A D C B A F ++++=),,,( (a ) F 1= F 2=

2. 分析以下组合电路的功能,要求写出图示电路的逻辑表达式(3分),列出其真值表(2分),并说明电路的逻辑功能(2分)。 三. 用或非门设计一个组合电路。其输入为8421BCD码,输出L当输入数能被4整除时为1,其他情况为0。(0可以被任何整数整除,要求有设计过程,给出电路图) (1)建立真值表(3分) (2)写出函数的最小项表达式(3分) (3)化简函数表达式(4分) (4)用或非门实现。(4分) 四. 已知时序电路如图所示。 1.请写出各触发器的驱动方程和次态方程。(5分) 2.画出电路的状态(Q1Q0)转换图。(5分) CP

文本预览
相关文档 最新文档