当前位置:文档之家› 实验六 波形产生及单稳态触发器

实验六 波形产生及单稳态触发器

实验六 波形产生及单稳态触发器
实验六 波形产生及单稳态触发器

实验六波形产生及单稳态触发器

一. 实验目的

1. 熟悉多谐振荡器的电路特点及振荡频率估算方法。

2. 掌握单稳态触发器的使用。

二.实验仪器及材料

1. 双踪示波器

2. 器件: 74LS00 二输入端四与非门 1 片

CD4069 六反相器 1 片

74LS04 六反相器 1 片

电位器10K Ω 1 只

三、实验内容

1. 多谐振荡器

(1)由CMOS 门构成多谐振荡器,电路取值一般应满足R1 = (2~10 ) R2 ,周期T≈2.2 R2C 。在学习机上按图6.1 接成,并测试频率范围。若C 不变,要想输出1KHz 频率波形,计算R2 的值并验证,分析误差。若要实现10KHZ ~100KHZ 的频率范围,选用上述电路并自行设计参数,接线实验并测试。

图6.1

(2)由TTL 门电路构成多谐振荡器按图6.2 接线,用示波器测量频率变化范围。观测A、B、V O 各点波形并记录。

图6.2

2.单稳态触发器

(1)用一片74LS00 接成如图6.3 所示电路,输入脉冲用上面实验中由CMOS 门电路构成的多谐振荡器所产生的脉冲。

(2)选三个频率(易于观察)记录A、B、C 各点波形。

(3)若要改变输出波形宽度(例如增加)应如何改变电路参数?用实验验证。

图6.3

四、实验报告

1. 整理实验数据及波形。

2. 画出振荡器与单稳态触发器联调实验电路图。

3. 写出实验中各电路脉宽估算值,并与实验结果对照分析。

单稳态触发器

单稳态触发器特点: 电路有一个稳态、一个暂稳态。 在外来触发信号作用下,电路由稳态翻转到暂稳态。 暂稳态不能长久保持,由于电路中RC延时环节的作用,经过一段时间后,电路会自动返回到稳态。暂稳态的持续时间取决于RC电路的参数值。 单稳态触发器的这些特点被广泛地应用于脉冲波形的变换与延时中。 一、门电路组成的微分型单稳态触发器 1. 电路组成及工作原理 微分型单稳态触发器可由与非门或或非门电路构成,如下图。与基本RS触发器不同, (a)由与非门构成的微分型单稳态触发器 (b)由或非门构成的微分型单稳态触发 图6.7微分型单稳态触发器 构成单稳态触发器的两个逻辑门是由RC耦合的,由于RC电路为微分电路的形式,故称为微分型单稳态触发器。下面以CMOS或非门构成的单稳态触发器为例,来说明它的工作原理。 ⑴ 没有触发信号时,电路处于一种稳态 没有触发信号时,为低电平。由于门输入端经电阻R接至,因此 为低电平; 的两个输入均为0,故输出为高电平,电容两端的电压接近0V,这是电路的“稳态”。在触发信号到来之前,电路一直处于这个状态:

, 。 ⑵ 外加触发信号,电路由稳态翻转到暂稳态 当时,的输出由1 0,经电容C耦合,使,于是的输出v02 =1, 的高电平接至门的输入端,从而再次瞬间导致如下反馈过程: 这样导通截至在瞬间完成。此时,即使触发信号撤除(), 由于的作用,仍维持低电平。然而,电路的这种状态是不能长久保持的,故称之为暂稳态。暂稳态时, ,。 ⑶ 电容充电,电路由暂稳态自动返回至稳态 在暂稳态期间,电源经电阻R和门的导通工作管对电容C充电,随着充电时 间的增加增加,升高,使时,电路发生下述正反馈过程(设此时触发器脉冲已消失): 迅速截止,很快导通,电路从暂稳态返回稳态。, 。 暂稳态结束后,电容将通过电阻R放电,使C上的电压恢复到稳定状态时的初始值。在整个过程中,电路各点工作波形如图6.8所示。

555定时器的典型应用电路

555定时器的典型应用电路 单稳态触发器 555定时器构成单稳态触发器如图22-2-1所示,该电路的触发信号在2脚输入,R和C是外接定时电路。单稳态电路的工作波形如图22-2-2所示。 在未加入触发信号时,因u i=H,所以u o=L。当加入触发信号时,u i=L,所以u o=H,7脚内部的放电管关断,电源经电阻R向电容C充电,u C按指数规律上升。当u C上升到2V CC/3时,相当输入是高电平,5 55定时器的输出u o=L。同时7脚内部的放电管饱和导通是时,电阻很小,电容C经放电管迅速放电。从加入触发信号开始,到电容上的电压充到2V CC/3为止,单稳态触发器完成了一个工作周期。输出脉冲高电平的宽度称为暂稳态时间,用t W表示。 图22-2-1 单稳态触发器电路图 图22-2-2 单稳态触发器的波形图 暂稳态时间的求取: 暂稳态时间的求取可以通过过渡过程公式,根据图22-2-2可以用电容器C上的电压曲线确定三要素,初始值为u c(0)=0V,无穷大值u c(∞)=V CC,τ=RC,设暂稳态的时间为t w,当t= t w时,u c(t w)=2 V CC/3时。代入过渡过程公式[1-p205]

几点需要注意的问题: 这里有三点需要注意,一是触发输入信号的逻辑电平,在无触发时是高电平,必须大于2 V CC/3,低电平必须小于 V CC/3,否则触发无效。 二是触发信号的低电平宽度要窄,其低电平的宽度应小于单稳暂稳的时间。否则当暂稳时间结束时,触发信号依然存在,输出与输入反相。此时单稳态触发器成为一个反相器。 R的取值不能太小,若R太小,当放电管导通时,灌入放电管的电流太大,会损坏放电管。图22-2-3是555定时器单稳态触发器的示波器波形图,从图中可以看出触发脉冲的低电平和高电平的位置,波形图右侧的一个小箭头为0电位。 图22-2-3 555定时器单稳态触发器的示波器波形图 [动画4-5] 多谐振荡器 555定时器构成多谐振荡器的电路如图22-2-4所示,其工作波形如图22-2-5所示。 与单稳态触发器比较,它是利用电容器的充放电来代替外加触发信号,所以,电容器上的电压信号应该在两个阈值之间按指数规律转换。充电回路是R A、R B和C,此时相当输入是低电平,输出是高电平;当电容器充电达到2 V CC/3时,即输入达到高电平时,电路的状态发生翻转,输出为低电平,电容器开始放电。当电容器放电达到2V CC/3时,电路的状态又开始翻转。如此不断循环。电容器之所以能够放电,是由于有放电端7脚的作用,因7脚的状态与输出端一致,7脚为低电平电容器即放电。

双稳态电路的工作原理)

双稳态电路的工作原理 双稳态电路是由什么组成的?他的工作原理是什么? 一、工作原理 图一为双稳态电路,它是由两级反相器组成的正反馈电路,有两个稳定状态,或者是BG1导通、BG2截止;或者是BG1截止、BG2导通,由于它具有记忆功能,所以广泛地用于计数电路、分频电路和控制电路中,原理,图2(a)中,设触发器的初始状态为BG1导通,BG2截止,当触发脉冲方波从1端输入,经CpRp 微分后,在A点产生正、负方向的尖脉冲,而只有正尖脉冲能通过二极管D1作用于导通管BG1的基极是。ic1减小使BG1退出饱和并进入放大状态,于是它的集电极电位降低,经电阻分压器送到截止管BG2的基极,使BG2的基极电位下降,如果下降幅度足够时,BG2将由截止进入放大状态,因而产生下列正反馈过程(看下列反馈过程时,应注意:在图一的PNP电路中,晶体管的基极和集电极电位均为负值,所以uc1↓,表示BG1集电极电位降低,而uc1↑则表示BG1集电极电位升高,当BG1基极电位降低时,则ic1↑,反之当BG1基极电位升高时,ic1↓ ic1越来越小,ic2越来越大,最后到达BG1截止、BG2导通;接差触发脉冲方波从2端输入,并在t=t2时,有正尖脉冲作用于导通管BG2的基极,又经过正反馈过程,使BG1导通,BG2截止。以后,在1、2端的触发脉冲的轮流作用下,双稳电路的状态也作用相应的翻转,如图一(b)所示。 图一、双稳态电路 由上述过程可见:(1)双稳态电路的尖顶触发脉冲极性由晶体管的管型决定:PNP管要求正极性脉冲触发,而NPN管却要求负极性脉冲触发。(2)每触发一次,电路翻转一次,因此,从翻转次数的多少,就可以计算输入脉冲的个数,这就是双稳态电路能够计算的原理。 双稳态电路的触发电路形式有:单边触发、基极触发、集电极触发和控制触发等。 图二给出几种实用的双稳态电路。电路(a)中D3、D4为限幅二极管,使输出幅度限制在-6伏左右;电路(b)中的D5、D6是削去负尖脉冲;电路(C)中的ui1、ui2为单触发,ui为输入触发表一是上述电路的技术指标。 图二、几种实用的双稳态电路 表一几种双稳态触发器的技术指标 图二(a)(b)(c)(d) 管型二极管2AP32AP152AK1C2AK17 三极管3AX31B3AG403AK203DK3B 信号电平“0”(无信号)(V)000+6 “1”(有信号)(V)-6-6-90 工作频率(KHz)1060010008000 抗干扰电压(V)≥1≥1.5≥20.8-1 触发灵敏度(V)≤4≤4.8≤72.5 输出端的吸收能力(mA)≤4≤6.7≤210 输出端的发射能力(mA)≤44≤12≤127 输出脉冲的上升时间(μs)2≤0.30≤0.1≤0.1 输出脉冲的下降时间(μs)2≤0.36≤0.15≤0.1 对β值的要求>5050-8060-90>50 元件参数的允许化△β<10,±5%△β<10,±5%△β<10,±5%△β<10,±5%

555定时器单稳态触发器

先介绍下555定时器的基础知识,然后讲555定时器单稳态触发器 一、555定时电路 555定时电路的应用十分广泛,它由TTL集成定时电路和CMOS集成定时电路,这二者功能完全相同,不同之处是:TTL集成定时电路的驱动能力比CMOS集成定时电路大.. 1、555定时电路的组成 555定时电路是由三个5千欧电阻组成分压器、两个高精度电压比较器、一个基本R-S触发器、一个作为放电通路的管子及输出驱动电路组成。它的逻辑电路图为:如图(1)所示 它的逻辑符号为:如图(2)所示 功能描述:(功能表如表3所示) 当输入端R为低电平时,不管别的输入端为何种情况,输出为低电平,CMOS管工作。 当引脚6的输入电平大于2/3U DD 并且引脚2的输入电平大于1/3U DD ,输出为低电 平,CMOS管工作 当引脚6的电平小于2/3U DD 并且引脚2的输入电平大于1/3U DD, 输出为原状态. 当引脚2的电平小于1/3U DD, 电路输出为高电平,NMOS管关断.

例1.555集成电路,改变电压控制端(引脚5)的电压可改变( ) A.高触发端,低触发端的电平 B.555定时电路的高低电平 C.开关放电管的开关电平 D.置"0"端R的电平 答案为: A 例2.555定时电路R端的作用是什麽? 答:它的作用是:复"0".不管555定时电路是何种状态,只要R输入为低电平,输出即为低电平;只有它输入为高电平时定时电路才工作。 单稳态触发器具有下列特点:第一,它有一个稳定状态和一个暂稳状态;第二,在外来触发脉冲作用下,能够由稳定状态翻转到暂稳状态;第三,暂稳状态维持一段时间后,将自动返回到稳定状态。暂稳态时间的长短,与触发脉冲无关,仅决定于电路本身的参数。 单稳态触发器在数字系统和装置中,一般用于定时(产生一定宽度的脉冲)、整形(把不规则的波形转换成等宽、等幅的脉冲)以及延时(将输入信号延迟一定的时间之后输出)等。 一.用555定时器单稳态触发器 1. 电路组成及工作原理 (1)无触发信号输入时电路工作在稳定状态 当电路无触发信号时,v I保持高电平,电路工作在稳定状态,即输出端v O保持低电平,555内放电三极管T饱和导通,管脚7“接地”,电容电压v C为0V。(2)v I下降沿触发 当v I下降沿到达时,555触发输入端(2脚)由高电平跳变为低电平,电路被触发,v O由低电平跳变为高电平,电路由稳态转入暂稳态。 (3)暂稳态的维持时间 在暂稳态期间,555内放电三极管T截止,V CC经R向C充电。其充电回路为V →R→C→地,时间常数τ1=RC,电容电压v C由0V开始增大,在电容电压v C CC 上升到阈值电压之前,电路将保持暂稳态不变。

实验04-双稳态触发器功能及应用

实验四双稳态触发器功能及应用 一、实验目的 1.掌握两种基本RS触发器的构成、集成JK和D触发器的逻辑功能测试、触发方式和使用方法。 2.掌握触发器之间的相互转换。 3.掌握时序逻辑电路的分析方法与步骤,并通过实验进行逻辑功能验证。 4.学会应用双稳态触发器设计电路。 二、实验任务(建议学时:2学时) (一)基本实验任务 1. 两种基本RS触发器逻辑功能测试; 2. D触发器(74LS74)的逻辑功能测试; 3. JK触发器(74LS112)的逻辑功能测试; 4. 用JK触发器构成D、T、T'触发器,并验证其逻辑功能; (二)扩展实验任务(电类本科生1、2、3项必选一个,4、5项必选一个,非电类本科生1、2、3项任选一个) 1. 对图4-5所示时序逻辑电路1进行分析,画出电路的状态表,并说明该电路实现的逻辑功能是什么?请根据电路原理图在实验室完成电路连线,并验证你的结论。 2. 对图4-6 异步时序逻辑电路2进行分析,画出电路的状态表,并说明该电路实现的逻辑功能是什么?请根据电路原理图在实验室完成电路连线,并验证你的结论。 3. 对图4-7 异步时序逻辑电路3进行分析,画出电路的状态表,并说明该电路实现的逻辑功能是什么?请根据电路原理图在实验室完成电路连线,并验证你的结论。 4.使用D触发器设计一个四位同步加法计数器(可适当增加必要的基本门电路),并验证其逻辑功能。 5.根据图4-9所示电路及工作原理,使用D触发器将图中的控制电路设计出来,以实现图4-9电路的功能。

三、实验原理 触发器(Flip-flop)简称FF。按电路结构分为:基本RS触发器(又称RS锁存器)、同步触发器、主从触发器(Master-Slave FF)、边沿触发器(Edge-Triggered)、维持阻塞触发器等,不同电路结构的触发器有不同的动作特点。按逻辑功能分为:RS触发器(RS锁存器)、D触发器、JK触发器、T和T′触发器等。 1)基本RS触发器动作特点:基本RS触发器,其输出端和Q′状态由输入信号R和S来决定,当输入信号R和S发生变化时,输出端Q和Q′的状态作相应的变化。 2)同步RS触发器(高电平触发)动作特点:输入信号在CP=0期间保持不变,在CP=1的全部时间内R、S的变化都将引起触发器状态的相应改变,即在CP=1期间输入信号发生多次变化,触发器的状态也可能发生多次翻转,电路的抗干扰能力弱。 3)主从触发器的动作特点:①在CP=1期间,主触发器接收输入端(S、R或J、K)的信号,输出端被置为相应的状态,从触发器保持原状态;②在CP下降沿(或上升沿)到来时从触发器按主触发器的状态翻转,即Q和Q′端的状态改变发生在CP的下降沿(或上升沿)。 使用主从触发器应注意:只有在CP=1期间输入状态不变的条件下,当下降沿(或上升沿)到来时,输出状态(次态)才会由输入的状态决定。否则,必须考虑CP=1期间输入状态的全部变化过程,才能确定当下降沿(或上升沿)到来时,触发器的输出状态(次态)。4)边沿触发器的动作特点:边沿触发器的次态仅取决于CP信号的上升沿(或下降沿)到达时输入端的逻辑状态,而在这以前或以后,输入信号的变化对触发器的状态没有影响。这种特点有效的提高了触发器电路的抗干扰能力,因而也提高了电路的工作可靠性。 目前生产的触发器定型产品中只有JK触发器和D触发器两大类。 (一)基本实验任务 1. 与非门、或非门分别构成的RS基本触发器逻辑功能测试 如图4-1所示的两种基本RS触发器分别由与非门和或非门构成。

555定时器简单的电路

每辆车上电子装置在整个汽车制造成本中所占的比例由16%增至23%以上。一些豪华轿车上,使用单片微型计算机的数量已经达到48个,电子产品占到整车成本的50%以上,目前电子技术的应用几乎已经深入到汽车所有的系统。汽车上的左、右闪光灯就是最普通的电子产品,今天我们就来学习如何使用555定时器设计闪光电路。 555定时器可方便地构成单稳态触发器,多谐振荡器,施密特触发器等电路,闪光电路一般是利用多谐振荡器产生的脉冲信号控制而成。 一、电路图如下:

闪光电路原理图1引脚原理图2 分析工作原理的时候,可以对照图1所示,这是一个典型的利用555设计的多谐振荡器,调节可变电阻可以改变输出的振荡信号的频率,信号从3脚输出一个高低电平,控制D1和D2。 当输出高电平的时候,D2亮,D1不亮。当输出低电平的时候,D2不亮,D1亮。总的效果看起来就是闪烁了。

需要制作实物的朋友可以对照图2制作,像这么一个比较简单的电路,可以购买少量的元件,用万能板(洞洞板)焊接而成,当然焊接的时候,需要一定的焊接技术,如果焊接技术不行的朋友,一定要练习焊接技术,我们比较提倡在电子制作过程中采用拖焊技术,具体实物产品,可以参照图3和图4。 二、元件清单如下: 需要制作的朋友,可以到电子市场购买以上元器件,都是非常常用的元器件,容易购买。笔者建议去网上购买,初步估计所有的材料加在一起,价格在5元以内。 三、闪光器实物图 图3 闪光器实物图

图4闪光器背面走线图 在制作的时候,一定要注意555定时器的引脚功能,比如1脚接地,8脚接电源,和普通的DIP集成电路有些不一样,当制作完成的时候,如果LED灯不闪烁,就要检测了,首先检测1脚和8脚电压是否正常,然后再检测4脚电压是否正常,2脚和6脚是否已经连在一起来,如果这些都正常了,故障基本会被排除了。

555定时器及其应用

实验六 555定时器及其应用 一.实验目的 1.熟悉555定时器的组成及功能。 2.掌握555定时器的基本应用。 3.进一步掌握用示波器测量脉冲波形的幅值和周期。 二.实验原理 555定时器(又称时基电路)是一个模拟与数字混合型的集成电路。按其工艺分双极型

该端不用时,应将该端串入一只0.01μF 电容接地,以防引入干扰。 7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。 在1脚接地,5脚未外接电压,两个比较器A 1、A 2基准电压分别为CC CC V 3 1 ,V 32的情况下,555时基电路的功能表如表6—1示。

输出高电平时间

2)Vi接连续脉冲f = 512HZ,用示波器观察、记录Vi、V2、V C及V O的波形(以Vi为触发信号),测出V O的脉冲宽度t W,且与理论值相比较。 4.设计一个用555定时器构成的方波发生器,要求方波的周期为1ms,占空比为5%。 四.预习要求 1.搞清555定时器的功能和应用 2.理论计算出实验内容1多谐振荡器的输出方波的周期T 3.理论计算实验内容3 中2)输出脉冲宽度t W。 4.搞清图6—5中R1、C1微分电路的作用。V i为连续脉冲,对应地分析、画出V2的波形。 五.思考题 1.用两片555定时器设计一个间歇单音发生电路,要求发出单音频率约为1KHZ,发音时间约为0.5S,间歇时间约为0.5S。 2.图6—4电路中指出电容C充电途径、放电途径。写出振荡周期T和占空比表达式。理论计算出实验内容2、3两种情况下的占空比。 3.图6—5中,设微分电路的输入连续脉冲周期为T i,R1、C1的参数应如何选择? 4.实验内容3中,如果不采用R1、C1微分电路,即V i直接接至定时器的2脚,是否还能得到原来脉冲宽度t w的输出脉冲。 六.实验仪器与器材 1.电子技术实验箱MS-ⅢA型1台 2.直流电源(+5V)DS-2B-12型1台 3.示波器5020B型1台 4.万用表MF-47型1只 5.555定时器1只

单稳态触发器只有一个稳定状态

单稳态触发器只有一个稳定状态,在外加脉冲的作用下,单稳态触发器可以从一个稳定状态翻转到一个暂态,该暂态维持一段时间又回到原来的稳态。 一、用555定时器构成单稳态触发器: 1.电路组成 如图6-7所示,其中R、C为单稳态触发器的定时元件,它们的连接点Vc与定时器的阀值输入端(6脚)及输出端Vo'(7脚)相连。单稳态触发器输出脉冲宽度tpo=1.1RC。 Ri、Ci构成输入回路的微分环节,用以使输入信号Vi的负脉冲宽度tpi限制在允许的范围内,一般tpi>5RiCi,通过微分环节,可使Vi'的尖脉冲宽度小于单稳态触发器的输出脉冲宽度tpo。若输入信号的负脉冲宽度tpi本来就小于tpo,则微分环节可省略。 定时器复位输入端(4脚)接高电平,控制输入端Vm通过0.01uF接地,定时器输出端Vo(3脚)作为单稳态触发器的单稳信号输出端。 2.工作原理 当输入Vi保持高电平时,Ci相当于断开。输入Vi'由于Ri的存在而为高电平Vcc。此时,①若定时器原始状态为0,则集电极输出(7脚)导通接地,使电容C放电、Vc=0,即输入6脚的信号低于2/3Vcc,此时定时器维持0不变。 ②若定时器原始状态为1,则集电极输出(7脚)对地断开,Vcc经R向C充电,使Vc电位升高,待Vc值高于2/3Vcc时,定时器翻转为0态。 结论:单稳态触发器正常工作时,若未加输入负脉冲,即Vi保持高电平,则单稳态触发器的输出Vo一定是低电平。 单稳态触发器的工作过程分为下面三个阶段来分析,图6-8为其工作波形图:

①触发翻转阶段: 输入负脉冲Vi到来时,下降沿经RiCi微分环节在Vi'端产生下跳负向尖脉冲,其值低于负向阀值(1/3Vcc)。由于稳态时Vc低于正向阀值(2/3Vcc),固定时器翻转为1,输出Vo 为高电平,集电极输出对地断开,此时单稳态触发器进入暂稳状态。 ②暂态维持阶段: 由于集电极开路输出端(7脚)对地断开,Vcc通过R向C充电,Vc按指数规律上升并趋向于Vcc。从暂稳态开始到Vc值到达正向阀值(2/3Vcc)之前的这段时间就是暂态维持时间tpo。 ③返回恢复阶段: 当C充电使Vc值高于正向阀值(2/3Vcc)时,由于Vi'端负向尖脉冲已消失,Vi'值高于负向阀值(1/3Vcc),定时器翻转为0,输出低电平,集电极输出端(7脚)对地导通,暂态阶段结束。C通过7脚放电,使Vc值低于正向阀值(2/3Vcc),使单稳态触发器恢复稳态。 二、单稳态触发器应用举例 利用单稳态触发器的特性可以实现脉冲整形,脉冲定时等功能。 1.脉冲整形

用555电路原理构成单稳态电路及其应用

用555电路原理构成单稳态电路 及其应用 作者:朱刚 兰州理工大学 07级自动化(一)班 学号:07220103

用555电路原理构成单稳态电路及其应用 作者:朱刚 摘要:本文应用555定时器的基本原理,构成了单稳态电路,并用555定时器构成的单稳态电路设计了楼道灯光的开关控制器,还构成了一个分频电路,可将高频脉冲变换为低频脉冲。 关键词:555定时器、单稳态电路、灯光控制器、分频器。 一、前言:555 定时器是电子工程领域中广泛使用的一种中规模集成电路,它将模拟 与逻辑功能巧妙地组合在一起,具有结构简单、使用电压范围宽、工作速度快、定时精度高、驱动能力强等优点。555 定时器配以外部元件,可以构成多种实际应用电路。广泛应用于产生多种波形的脉冲振荡器、检测电路、自动控制电路、家用电器以及通信产品等电子设备中。 二、555定时器基本原理 (参考:《数字电子技术基础》 第四版阎石) 1、555定时器内部电路如图1所 示。 2、555定时器功能表如表1。 三、用555定时器构成单稳态电路 1、电路结构

电路如图2所示,该电路在555电路的基础上,外加电阻R1,R2和电容C1组成。 2、工作原理 触发信号从TRI 端输入,没有触发信号时TRI 输入的是高电平(13 CC V >)。 接通电源时触发器可能处于0,也可能处于1。 1)、假设通电时 Q=0,则三极管T 导通,0THR ≈,图 1中R=S=1,Q=0,Vo=0,且这一状态稳定的保持住,除非TRI 端有有效的触发脉冲。 2)、假如通电时 Q=1,这时三极管T 截止,Vcc 经电阻R1向电容C1充电。当C1两端电压被充到 12 3 C CC V V =时,R=0,触发器 被置0,Vo=0,T 导通,C1经 T 放电至0,THR=0,R=S=1,电路回到稳态。 当电路处于稳态,TRI 端输入有效的触发脉冲(低电平13 CC V <)时,S=0,触发器置 1,Vo=1 。T 截止,Vcc 经R1 向电容C1充电,至12 3 C CC V V =时,R=0,触发器置0,Vo=0,T 导通,电容放电至0 ,电路又回到稳态。 电路中R2阻值较大,起到断电时为C1提供放电通路,电路正常工作时由于R2阻 值远大于R1。对输出脉冲宽度的影响可忽略。 3、输出脉冲宽度w T 在忽略电阻R2影响的情况下,输出脉 冲宽度约等于电容C1从0充电至23 CC V 的时间。 即: 11ln 1.11123 w CC Vcc T R C R C Vcc V -=≈- 图 3所示为用LM555CM 接成的单稳态电路,触发信号从TRI 输入。该单稳态电路输出脉冲宽度15w T s ≈。 四、 楼道灯光控制器

双稳态电路原理、设计及应用(按键触发开关)

双稳态电路原理及设计、实际应用 一、工作原理 图一为双稳态电路,它是由两级反相器组成的正反馈电路,有两个稳定状态,或者是BG1导通、BG2截止;或者是BG1截止、BG2导通,由于它具有记忆功能,所以广泛地用于计数电路、分频电路和控制电路中。 原理,图2(a)中,设触发器的初始状态为BG1导通,BG2截止,当触发脉冲方波从1端输入,经CpRp微分后,在A点产生正、负方向的尖脉冲,而只有正尖脉冲能通过二极管D1作用于导通管BG1的基极是。ic1减小使BG1退出饱和并进入放大状态,于是它的集电极电位降低,经电阻分压器送到截止管BG2的基极,使BG2的基极电位下降,如果下降幅度足够时,BG2将由截止进入放大状态,因而产生下列正反馈过程(看下列反馈过程时,应注意:在图一的PNP电路中,晶体管的基极和集电极电位均为负值,所以uc1↓,表示BG1集电极电位降低,而uc1↑则表示BG1集电极电位升高,当BG1基极电位降低时,则ic1↑,反之当BG1基极电位升高时,ic1↓,ic1越来越小,ic2越来越大,最后到达BG1截止、BG2导通;接差触发脉冲方波从2端输入,并在t=t2时,有正尖脉冲作用于导通管BG2的基极,又经过正反馈过程,使BG1导通,BG2截止。以后,在1、2端的触发脉冲的轮流作用下,双稳电路的状态也作用相应的翻转,如图一(b)所示。 图一、双稳态电路 由上述过程可见:(1)双稳态电路的尖顶触发脉冲极性由晶体管的管型决定:PNP管要求正极性脉冲触发,而NPN管却要求负极性脉冲触发。(2)每触发一次,电路翻转一次,因此,从翻转次数的多少,就可以计算输入脉冲的个数,这就是双稳态电路能够计算的原理。双稳态电路的触发电路形式有:单边触发、基极触发、集电极触发和控制触发等。 图二给出几种实用的双稳态电路。电路(a)中D3、D4为限幅二极管,使输出幅度限制在-6伏左右;电路(b)中的D5、D6是削去负尖脉冲;电路(C)中的ui1、ui2为单触发,ui为输入触发表一是上述电路的技术指标。

置位和复位优先双稳态触发器指令

置位和复位优先双稳态触发器指令 RS触发器具有置位和复位的双重功能,RS触发器是复位优先时,当置位(S)和复位(R)同时为真时,输出为假。而SR触发器是置位优先触发器时,当置位(S)和复位(R)同时为真时,输出为真。RS 和SR触发器指令应用如下图所示: 图4-16 RS 和SR 触发器指令应用 边沿触发指令 边沿触发是指用边沿触发信号产生一个机器周期的扫描脉冲,通常用做脉冲整形。边沿触发指令分为上升沿(正跳变触发)和下降沿(负跳变触发)两大类,正跳变触发指令指输入脉冲的上升沿使触点闭合(ON)一个扫描周期。负跳变触发指输入脉冲的下降沿使触点闭合(ON)一个扫描周期。边沿触发指令格式见表4-5

【例4-5】如图4-17所示的程序,若I0.0上电一段时间后再断开,请画出I0.0,Q0.0,Q0.1和Q0.2 图4-17 边沿触发指令应用实例 [解]如图4-17所示,在I0.0的上升沿,触点(EU)产生一个扫描周期的时钟脉冲,驱动输出线圈Q0.1通电一个扫描周期,Q0.0通电,使输出线圈Q0.0置位并保持。 在I0.0的下降沿,触点(ED)产生一个扫描周期的时钟脉冲,驱动输出线圈Q0.2通电一个扫面周期,是输出线圈Q0.0复位并报出。【例4-6】设计用一个单按钮控制一盏灯的亮和灭,即按奇数次按钮灯亮,按偶数次按钮等灭。 [解] 当I0.0第一次合上时,V0.0接通一个扫描周期,使得Q0.0线圈得电一个扫描周期,当下一次扫描周期到达,Q0.0常开触点闭合自

锁,灯亮。 当I0.0第二次合上时,V0.0接通一个扫描周期,使得Q0.0线圈闭合一个扫描周期。切断Q0.0的敞开触点和V0.0的敞开触点,使得灯灭。

实验五(单稳态触发器和多谐振荡器)

年级_______班级_____学号________________姓名________________成绩_______ 实验五单稳态触发器和多谐振荡器 一、实验目的 1.研究555单稳态触发器的功能。 2.研究由555构成的多谐振荡器的功能。 二、实验器材 5V直流电源 1个 逻辑开关 1个 逻辑探头 1个 555定时器 1个 信号发生器 l台 双踪示波器 l台 电容器 1üF、100üF、0.02üF 各1个 0.01üF 2个 电阻 200kΩ、100KΩ、72kΩ、 48kΩ、10 KΩ、5 KΩ、1 KΩ各1个 三、实验准备 单稳态触发器具有三个特点:第一,有一个稳态和一个暂稳态;第二,在外来触发脉冲的作用下,能够从稳态翻转为暂稳态:第三,暂稳态维持一段时间以后将自动返回稳态而暂稳态的维持时间与触发脉冲无关,仅决定于电路本身的参数。 图5-1 555单稳态触发器 图5-1电路可用来验证555单稳态触发器的逻辑功能。图中TRI为下沿触发脉冲输入端,由时钟脉冲逻辑开关CLOCK提供下沿触发脉冲。逻辑探头Output可显示单稳电路的输出状态,稳态时Out=0,暂稳态时Out=1。暂稳态的维持时间t w由RC电路的时间常数来决定,其计算公式为

t w≈1.1RC 图5-2 555单稳电路的时间波形 图5-2为测试555单稳态触发器时间波形的电路。信号发生器将一系列短周期方波脉冲加到单稳电路的下沿触发输入端TRI,示波器将显示触发输入端TRI和输出端Out 的波形。 图5-3是一个用555定时器连成的多谐振荡器电路。电路的振荡频率用输出矩形波的占空比由外接元件R A、R B和C1决定。C2为控制输入端CON的旁路电容,对振荡频率没有什么影响,在有些情况下可以去掉。振荡频率f由输出脉冲的周期求出,即 占空比q为用百分数表示的多谐振荡器输出高电平的时间t2与周期T之比,即 对于图5-3所示的多谐振荡电路,在一周内输出低电平的时间t1、输出高电平的时间t2、振荡周期T、振荡频率吸占空比q的近似值可由下列公式求出

单稳态触发器

课题:单稳态触发器 课时:讲/练二课时 教学要求: (1)理解单稳态触发器的工作原理; (2)掌握输出波形周期的估计。 教学过程: 一、微分型单稳态触发器 1、单稳态触发器的功能特点:只有一个稳定状态的触发器。如果没有外来 触发信号,电路将保持这一稳定状态不变。只有在外来触发信号作用下,电路才会从原来的稳态翻转到另一个状态。但是,这一状态是暂时的,故称为暂稳态,经过一段时间后,电路将自动返回到原来的稳定状态。 2、功能:常用于脉冲的整形和延时。 3、电路组成: vo经过R、C组成的微分电路,耦合 到门G2的输入端,故称微分型单稳态电路。 4、工作原理: 1)电路的稳态:无触发信号输入时,v I为高 电平。由于电阻R很小,B端相当于接地,门 G2的输入信号为低电平0,v o输出高电平1 态。 2)电路的暂稳态:当输入端A加入低电 平触发信号时,门G1的输出为高电平1,通过电容C耦合,门G2 的输入信号为高电平1,v o输出低电平0态。 3)暂稳态期间:v o1高电平对C充电,使B端的电平也逐渐下降。 4)自动恢复为稳态:当B端的电平下降到关门电平时,门G2关闭,输出电压又上跳为高电平。 5、输出脉冲宽度:T W≈0.7RC。 二、集成单稳态触发器-CT74121 (一)外引线排列及引出端符号 Q:暂稳态正脉冲输出端; Q:暂稳态负脉冲输出端; TR+:为正触发(上升沿触发)输入端; TR一A、TR一B:两个负脉冲(下降沿触发)输入端;

Cext:为外接电容端; Rint:为内电阻端; Rext/Cext:为外接电阻和电容的公共端; Vcc、GND、NC。 (二)逻辑功能及简要说明 1、外引线排列图: 2、输出脉冲宽度T W由定时元件R、C决定。T W≈0.7RC。作业:P26713-9、13-10

实验九单稳态双稳态触发器

STE-3A 数字电路实验—09 实验九单稳态和双稳态触发器 一.实验目的 1.掌握单稳态触发电路的工作原理。 2.掌握双稳态触发电路的工作原理。 二.电路原理简述 由于单稳态触发器电路因触发后能够保持一段暂稳状态,?所以这种电路具有记忆功能,即将触发信号保持一段时间。单稳态触发器只有一个稳定输出状态,这个稳定状态要么是0,要么是1。另有一个暂稳输出状态,电路在暂稳态下会自动返回到稳定输出状态,电路只有在有效输入触发信号触发下才会从稳态进入暂稳态。.?单稳态触发器根据电路不同有两种:一是集—基耦合单稳态触发器电路。二是发射极耦合单稳态触发器电路。单稳态触发器电路可以用分立元器件构成,也可以用集成逻辑门构成电路单稳态触发器,在逻辑门构成的单稳态触发器电路中,根据电路不同又有微分型电路和积分型电路两种。在单稳态触发器的输入端触发电路中,可以采用基极触发电路,?也可以采用集电极触发电路。根据有效触发脉冲的极性不同又有正尖顶脉冲触发和负尖顶脉冲触发两种。 双稳态电路又称为双稳态触发器,这种电路有两个稳定的输出状态,?如果没有有效的触发信号进行触发,这种稳态电路将保持一种稳定状态。双稳态电路的输出信号波形是矩形脉冲波形,这种电路的两个输出端输出信号相位相反,即一个输出高电平时另一个输出低电平。分立元器件构成的双稳态触发器有两种电路:一是集电极-基极耦合双稳态电路,二是发射极耦合双稳态电路。两种双稳态电路都有两个稳定的状态,但电路的工作原理不同,对于集-基耦合的双稳态电路而言,它的工作状态转换是受触发信号控制的,而射耦双稳态电路受输入电压大小控制。 单稳态触发器电路和双稳态触发器电路一样,?在输入触发脉冲信号作用下电路通过正反馈回路进行翻转,使电路从一种状态翻转到另一种状态,没有负反馈回路的作用,这两种触发器电路都不能进行自动翻转。 三.实验设备 名称数量型号 1.适配器1只SD128 2.单稳态触发器1只SD113 3.电源1只5V 4.实验板1块5孔 5.电子导线若干 四.实验内容与步骤 本章节中,我们所用的元件是由两个可调整控制时间的单稳态触发回路组成的。 根据图9-1连接线路,把单稳态触发器上的电位器调整至中间位置。按下适配器上的M 按钮,然后放开,当适配器上的LED指示等亮起,就表示此时单稳态触发器输入端输入信号为“1”。过几秒钟后,我们可以看到什么?不断调整电位器,我们可以发现,单稳态触发

单稳态触发器芯片有哪些_单稳态触发器工作原理

单稳态触发器芯片有哪些_单稳态触发器工作原理 单稳态触发器只有一个稳定状态,一个暂稳态。在外加脉冲的作用下,单稳态触发器可以从一个稳定状态翻转到一个暂稳态。由于电路中RC延时环节的作用,该暂态维持一段时间又回到原来的稳态,暂稳态维持的时间取决于RC的参数值。 单稳态触发器电路组成如图所示,其中R、C为单稳态触发器的定时元件,它们的连接点Vc与定时器的阈值输入端(6脚)及输出端V o(7脚)相连。单稳态触发器输出脉冲宽度tpo=1.1RC。 Ri、Ci构成输入回路的微分环节,用以使输入信号Vi的负脉冲宽度tpi限制在允许的范围内,一般tpi》5RiCi,通过微分环节,可使Vi’的尖脉冲宽度小于单稳态触发器的输出脉冲宽度tpo。若输入信号的负脉冲宽度tpi本来就小于tpo,则微分环节可省略。 定时器复位输入端(4脚)接高电平,控制输入端Vm通过0.01uF接地,定时器输出端V o(3脚)作为单稳态触发器的单稳信号输出端。 单稳态触发器工作原理当输入Vi保持高电平时,Ci相当于断开。输入Vi‘由于Ri的存在而为高电平Vcc。此时,①若定时器原始状态为0,则集电极输出(7脚)导通接地,使电容C放电、Vc=0,即输入6脚的信号低于2/3Vcc,此时定时器维持0不变。 ②若定时器原始状态为1,则集电极输出(7脚)对地断开,Vcc经R向C充电,使Vc 电位升高,待Vc值高于2/3Vcc时,定时器翻转为0态。 结论:单稳态触发器正常工作时,若未加输入负脉冲,即Vi保持高电平,则单稳态触发器的输出V o一定是低电平。 单稳态触发器的工作过程分为下面三个阶段来分析,图为其工作波形图: ①触发翻转阶段: 输入负脉冲Vi到来时,下降沿经RiCi微分环节在Vi’端产生下跳负向尖脉冲,其值低于负向阀值(1/3Vcc)。由于稳态时Vc低于正向阀值(2/3Vcc),固定时器翻转为1,输出V o为高电平,集电极输出对地断开,此时单稳态触发器进入暂稳状态。 ②暂态维持阶段:

实验5-实验报告

广东技术师范学院实验报告 学院: 专业: 班级: 成绩: 姓名: 学号: 组别: 组员: 实验地点: 实验日期: 指导教师签名: 实验 五 项目名称: 555时基电路及其应用 一、实验目的 1、熟悉555型集成时基电路结构、工作原理及其特点 2、掌握555型集成时基电路的基本应用 二、实验设备 1、 数字电路实验箱 2、 数字示波器 3、信号发生器 4、 555×2 2CK13×2 电位器、电阻、电容若干 三、实验内容及步骤 1、 单稳态触发器 (1) 按图5-2连线,取R =100K ,C =47μf ,输入信号v i 由单次脉冲源提供,用双踪示波器 观测V C 、V O 波形,简要画出V C 、V O 的波形测定幅度与暂稳时间,完成表5-1。(理论计算时间:t W =1.1RC )

(2) 将R 改为1K ,C 改为0.1μf ,输入端加1KHz 的连续脉冲,观测波形V C ,V O ,测定幅度及暂稳时间, 完成表5-1。(理论计算时间:t W =1.1RC ) 表5-1 单稳态触发器实验数据 2、 多谐振荡器 图5-3 多谐振荡器 按图5-3接线,用双踪示波器观测V C 、V O 的波形,并简要画出V C 、V O 的波形,测定频率。 (信号周期理论计算公式:T =t w1+t w2, t w1=0.7(R 1+R 2)C , t w2=0.7R 2C ) 表5-1 多谐振荡器实验数据 3、施密特触发器 图5-6 施密特触发器

按图5-6接线,输入信号由信号发生器提供,预先调好v S 的频率为1KHz,接通电源,逐 渐加大v S 的幅度,观测输出波形,简要画出v S 和v o的波形,依照图5-7,测绘电压传输特性。 图5-7 波形变换图图5-8 电压传输特性 四、实验报告 分析、总结实验结果

数电实验四 双稳态触发器

实验四 双稳态触发器 一、实验目的 1.熟悉并验证触发器的逻辑功能和触发方式。 2.掌握集成JK 和D 触发器的使用方法和逻辑功能的测试方法。 3.掌握用JK 或D 触发器组成分频器的方法。 二、实验原理及实验资科 触发器是一个具有记忆功能的二进制信息存储器件,是构成多种时序电路的最基本逻辑单元。触发器具有两个稳定状态,即"0"和"1",在适当触发信号作用下,触发器的状态发生翻转,即触发器可由一 个稳态转换到另一个稳态.当输入触发信号消失后,触发器翻转后的状态保持不变(记忆功能)。 根据电路结构的不同,触发器的触发方式不同,有电平触发,主从触发和边沿触发。根据功能的不同,触发器有RS 触发器,JK 触发器,D 触发器,T 触发器,T ′触发器等类型。集成触发器的主要产品是JK 触发器和D 触发器,其他功能的触发器可由JK, D 触发器进行转换。电路结构和触发方式与功能无必然联系。比如JK 触发器既有主从式的,又有边沿式的,而主从触发器和边沿触发器都有RS 、JK 、D 触发器。 1.带清除和预置端的高速CMOS 双JK 负沿触发器CC74HC112(74HC112) (1) 功能如表5-1所示。 (2) 外引线排列见图5-3。 2.带清除和预置端的TTL 维持一阻塞双D 触发器74LS74 (1) 功能见表5-2。 (2) 5-2。 表5-1 74HC112功能表 图5-3 74HC112外引线排列图

表5-2 74LS74 功能表 三、实验内容与步骤 (一)JK 触发器74112 1.复位、置位功能 1)将74112芯片的J 端、K 端、R D 和S D 端各接到实验箱的一个“0”、“1”电平开关上;CP 接到实验箱的常"1"单次脉冲按钮开关 上; Q 和Q 各接到一个电平指示灯上。后续表格如无特别说明,输入端和输出端的接法同上。接通芯片电源,操作电平开关,完成表5-3规定的实验内容。注意,在做表中第5行实验时,先将R D 和S D 接到同一个“0”、“1”电平开关上。操作完成后恢复原来的接线。记录时对第3~5行可作简要的文字说明。 2)测量Q 、Q 端V OH 和V OL 的值 表5-3 74112复位、置位功能 2.逻辑特性 接线同1。操作电平开关和单次脉冲按钮开关,完成表5-4规定的实验内容,其中Q n 状态通过操作R D 和S D 的电平开关实现。实验时注意这些开关的操作顺序,并观察Q n+1的出现对应CP 脉冲的哪一个边沿(上升还是下降沿),作好记录。 图5-2 74LS74外引线排列图

(最新经营)单稳态触发器与施密特触发器原理及应用

CD4047BE 单稳态触发器原理及应用 多谐振荡器是一种自激振荡电路。因为没有稳定的工作状态,多谐振荡器也称为无稳态电路。具体地说,如果一开始多谐振荡器处于0状态,那么它于0状态停留一段时间后将自动转入1状态,于1状态停留一段时间后又将自动转入0状态,如此周而复始,输出矩形波。 图6.4.1对称式多谐振荡器电路 对称式多谐振荡器是一个正反馈振荡电路[图6.4.1,]。和是两个反相器,和是两个耦合电容,和是两个反馈电阻。只要恰当地选取反馈电阻的阻值,就可以使反相器的静态工作点位于电压传输特性的转折区。上电时,电容器两端的电压和均为0。假设某种扰动使有微小的正跳变,那么经过一个正反馈过程,迅速跳变为,迅速跳变为,迅速跳变为,迅速跳变为,电路进入第一个暂稳态。电容和开始充电。的充电电流方向与参考方向相同, 正向增加;的充电电流方向与参考方向相反,负向增加。随着的正向增加,从逐渐上升;随着的负向增加,从逐渐下降。因为经和两条支路充电而经一条支路充电,所以充电速度较快,上升到时还没有下降到。上升到使跳变为。理论上,向下跳变,也将向下跳变。考虑到输入端钳位二极管的影响,最多跳变到。下降到使跳变为,这又使从向上跳变,即变成,电路进入第二个暂稳态。经一条支路反向充电(实际上先放电再

反向充电),逐渐下降。经和两条支路反向充电(实际上先放电再反向充电),逐渐 上升。的上升速度大于的下降速度。当上升到时,电路又进入第一个暂稳态。此后,电路 将于两个暂稳态之间来回振荡。 非对称式多谐振荡器是对称式多谐振荡器的简化形式[图6.4.6]。这个电路只有一个反馈电阻和一个耦合电容。反馈电阻使的静态工作点位于电压传输特性的转折区,就是说,静态时,的输入电 平约等于,的输出电平也约等于。因为的输出就是的输入,所以静态时也被迫工 作于电压传输特性的转折区。 图6.4.6非对称是多谐振荡器电路 环形振荡器[图6.4.10]不是正反馈电路,而是一个具有延迟环节的负反馈电路。 图6.4.10最简单的环形振荡器

单稳态555定时器

一、555集成电路原理 555时基电路是一种将模拟功能与逻辑功能巧妙结合在同一硅片上的组合集成电路。它设计新颖,构思奇巧,用途广泛,备受电子专业设计人员和电子爱好者的青睐,人们将其戏称为伟大的小IC。1972年,美国西格尼蒂克斯公司(Signetics)研制出Tmer NE555双极型时基电路,设计原意是用来取代体积大,定时精度差的热延迟继电器等机械式延迟器。但该器件投放市场后,人们发现这种电路的应用远远超出原设计的使用范围,用途之广几乎遍及电子应用的各个领域,需求量极大。美国各大公司相继仿制这种电路1974年西格尼蒂克斯公司又在同一基片上将两个双极型555单元集成在一起,取名为NF556。1978年美国英特锡尔公司(Intelsil)研制成功CMOS型时基电路ICM555 1CM556,后来又推出将四个时基电路集成在一个芯片上的四时基电路558 由于采用CMOS型工艺和高度集成,使时基电路的应用从民用扩展到火箭、导弹,卫星,航天等高科技领域。在这期间,日本、西欧等各大公司和厂家也竞相仿制、生产。尽管世界各大半导体或器件公司、厂家都在生产各自型号的555/556时基电路,但其内部电路大同小异,且都具有相同的引出功能端。 时基集成电路555工作原理如下:图a所示为555时基电路内部电路图。管脚排列如图b所示。整个电路包括分压器,比较器,基本RS触发器和放电开关四个部分。

(1)分压器由三个5kW的电阻串联组成分压器,其上端接电源VCC(8端),下端接地(1端),为两个比较器A1、A2提供基准电平。使比较器A1的“+”端接基准电平2VCC/3(5端),比较器A2的“-”端接VCC/3。如果在控制端(5端)外加控制电压。可以改变两个比较器的基准电平。不用外加控制电压时,可用0.01mF的电容使5端交流接地,以旁路高频干扰。 (2)比较器A1、A7是两个比较器。其“+”端是同相输人端,“-”端是反相输入端。由于比较器的灵敏度很高,当同相输入端电平略大于反相端时,其输出端为高电平;反之,当同相输入端电平略小于反相输人端电平时,其输出端为低电平。因此,当高电平触发端(6端)的触发电平大于2VCC/3时,比较器A1的输出为低电平;反之输出为高电平。当低电平触发端(2端)的触发电平略小于VCC/3时,比较器A2的输出为低电平;反之,输出为高电平。 (3)基本RS触发器比较器A1和A2的输出端就是基本RS触发器的输入端RD和SD。因此,基本RS触发器的状态(3端的状态)受6端和2端的输入电平控制。图中的4端是低电平复位端。在4端施加低电平时,可以强制复位,使Q=0。平时,将4端接电源VCC的正极。 (4)放电开关图中晶体管VT构成放电开关,使用时将其集电极接正电源,基极接基本RS触发器的Q端。当Q=0时,VT截止;当Q=1时,VT饱合导通。可见晶体管VT作为放电开关,其通断状态由触发器的状态决定。 从CA555时基电路的内部等效电路图中可看到,VTl-VT4、VT5、VT7组成上比较器Al,VT7的基极电位接在由三个5kΩ电阻组成的分压器的上端,电压为2/3VDD;VT9-VT13组成下比较器A2,VTl3的基极接分压器的下端,参考电1/3VDD。在电路设计时,要求组成分压器的三个5kΩ电阻的阻值严格相等,以便给出比较精确的两个参考电位1/3VDD和2/3VDD。VTl4-VTl7与一个4.7kΩ的正反馈电阻组合成一个双稳态触发电路。VTl8-VT21组成一个推挽式功率输出级,能输出约200mA的电流。VT8为复位放大级,VT6是一个能承受50mA以上电流的放电晶体三极管。双稳态触发电路的工作状态由比较器A1、A2的输出决定。 555时基电路的工作过程如下: 当2脚,即比较器A2的反相输入端加进电位低于1/3VDD的触发信号时,则VT9、VTll导通,给双稳态触发器中的VTl4提供一偏流,使VTl4饱和导通,它的饱和压降Vces箝制VTl5的基极处于低电平,使VTl5截止,VTl7饱和,从而使VTl8截止,VTl9导通,VT20完全饱和导通,VT21截止。因此,输出端3脚输出高电平。此时,不管6端(阈值电压)为何种电平,由于双稳态触发器

相关主题
文本预览
相关文档 最新文档