当前位置:文档之家› (完整版)数字电路试题及参考答案

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案

一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A )。

[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X

2、以下各电路中,( B )可以产生脉冲定时。

[A] 多谐振荡器[B] 单稳态触发器

[C] 施密特触发器[D] 石英晶体多谐振荡器

3、下列逻辑电路中为时序逻辑电路的是( C )。

[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器

4、同步时序电路和异步时序电路比较,其差异在于后者( B )。

[A] 没有触发器[B] 没有统一的时钟脉冲控制

[C] 没有稳定状态[D] 输出只与内部状态有关

5、当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有( A )。

[A] 触发器[B] 晶体管[C] MOS管[D] 电容

6、能将输出端直接相接完成线与的电路有( C )。

[A] TTL与门[B] 或门[C] 三态门[D] 三极管非门

7、TTL与非门的多余脚悬空等效于( A )。

[A] 1 [B] 0 [C] Vcc [D] Vee

8、以下哪一条不是消除竟争冒险的措施( B )。

[A] 接入滤波电路[B] 利用触发器[C] 加入选通脉冲[D] 修改逻辑设计

9、主从触发器的触发方式是( D )。

[A] CP=1 [B] CP上升沿[C] CP下降沿[D] 分两次处理

10、组合型PLA是由( A )构成。

[A] 与门阵列和或门阵列[B] 一个计数器

[C] 一个或阵列[D] 一个寄存器

11、下列四个数中,最大的数是( B )。

[A] (AF)16[B] (001010000010)8421BCD

[C] (10100000)2[D] (198)10

12、触发器有两个稳态,存储8位二进制信息要( B )个触发器。

[A] 2 [B] 8 [C] 16 [D] 32

13、下列门电路属于双极型的是( A )。

[A] OC门[B] PMOS [C] NMOS [D] CMOS

14、用异步I/O输出结构的PAL设计逻辑电路,它们相当于( A )。

[A] 组合逻辑电路[B] 时序逻辑电路

[C] 存储器[D] 数模转换器

15、要构成容量为4K×8的RAM ,需要( D )片容量为256×4的RAM 。

16、74LS160十进制计数器它含有的触发器的个数是( C )。

17、ROM 电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可( C )个字。

18、n 级触发器构成的环形计数器,其有效循环的状态数为( A )。

19、Moore 和Mealy 型时序电路的本质区别是( A )。

[A] 没有输入变量

[B] 当时的输出只和当时电路的状态有关,和当时的输入无关

[C] 没有输出变量

[D] 当时的输出只和当时的输入有关,和当时的电路状态无关器

20、相同计数模的异步计数器和同步计数器相比,一般情况下( A )。

[A] 驱动方程简单 [B] 使用触发器的个数少

[C] 工作速度快 [D] 以上说法都不对

二、【填空题】(本大题共10小题,每小题2分,共20分;请将答案填写在答题卷相应题号处)

21、(1111101.01001111)2=( 7D.4F )16,(6840)10=( 110100001000000 )8421BCD

22、对160个符号进行二进制编码,则至少需要( 8 )位二进制数。

23、逻辑函数 F=AB BC +的最小项之和表达式为(∑=

+++=),,,(7310m ABC BC A C B A C B A F )。 24、三态门除了输出高电平和低电平之外,还有第三种输出状态,即( 高阻 )状态。

25、逻辑门电路能够驱动同类负载门的个数称为( 扇出系数 )。

26、可以用( 紫外线 )擦除EPROM 中所存的信息。

27、单稳态触发器可应用于( 分频 )、延时、( 定时 )。

28、逻辑代数又称布尔代数。基本的逻辑关系有( 与 )、( 或 )、( 非)三种。

29、时序逻辑电路按照其触发器是否有统一的时钟控制分为( 同步 )时序电路和( 异步 )时序电路。

30、存储器的( 存储容量)和(存储时间 )是反映系统性能的两个重要指标。

三、【简答题】(本大题共4小题,每小题5分,共20分;请将答案填写在答题卷相应题号处)

[A] 2 [B] 4 [C] 8 [D] 32

[A] 1 [B] 2 [C] 4 [D] 6

[A] 10 [B] 102 [C] 210 [D] 104

[A] n 个 [B] 2n 个 [C] 2n-1个 [D] 2n 个

31、利用公式和定理证明等式。

证明:

所以成立

32、逻辑代数与普通代数有何异同?

1.概念不同

逻辑代数是按一定逻辑规律进行运算的代数,逻辑变量只有0和1两个值,代表两种对立的逻辑状态。普通代数研究的是算数运算,变量的数值代表数量的大小。

2.运算法则不同

逻辑代数基本运算为与、或、非,普通代数基本运算则为加、减、乘、除。

33、在数字系统中为什么要采用二进制?

1.可行性

采用二进制,只有0和1两个状态,需要表示0、1两种状态的电子器件很多,如开关的接通和断开,晶体管的导通和截止、磁元件的正负剩磁、电位电平的高与低等都可表示0、1两个数码。使用二进制,电子器件具有实现的可行性。

2. 简易性

二进制数的运算法则少,运算简单,使计算机运算器的硬件结构大大简化(十进制的乘法九九口诀表55条公式,而二进制乘法只有4条规则)。

3. 逻辑性

由于二进制0和1正好和逻辑代数的假(false )和真(true )相对应,有逻辑代数的理论基础,用二进制表示二值逻辑很自然。

34、利用公式法化简函数F AC ABC ACD CD =+++

四、【应用题】(本大题共2小题,每小题10分,共20分;请将答案填写在答题卷相应题号处)

35、如下图所示维持阻塞D 触发器,设初态为0,根据CP 脉冲及A 输入波形画出Q 波形。 答案如下: 36、用八选一的数据选择器74LS151实现逻辑函数(,,,)(0,3,7,14)F A B C D m =

∑ 解:

比较可得: 0D D D D D

D D D D D 65423170========,

数字电路基础试题及答案

数字电路基础试题及答案 一、单选题 1.下列关于数字电路和模拟电路的叙述中,正确的是 A、处理数字信号的电路称为模拟电路 B、处理模拟信号的电路称为数字电路 C、数字电路和模拟电路的分析方法相同 D、数字电路中工作的三极管不是工作在饱和区,就是截止区【正确答案】:D 2.二进制数11010转换为十进制数为 A、32 B、21 C、26 D、33 【正确答案】:C https://www.doczj.com/doc/0419486250.html,4011是 A、四2输入或非门 B、四2输入与非门 C、四2输入与门 D、四2输入或门 【正确答案】:B https://www.doczj.com/doc/0419486250.html,4001是

A、四2输入或非门 B、四2输入与非门 C、四2输入与门 D、四2输入或门 【正确答案】:A 5.逻辑功能为“有0出1,有1出0”的门电路是 A、与门 B、或门 C、非门 D、与或门 【正确答案】:C 6.TTL集成门电路的输入端需通过( )与正电源短接。 A、电阻 B、电容 C、电感 D、负电源 【正确答案】:A https://www.doczj.com/doc/0419486250.html,4001和CC4011都是采用的14引脚( )封装双列直插式。 A、塑 B、金 C、纸 D、硅胶

【正确答案】:A 8.在数字信号中,高电平用逻辑1表示,低电平用逻辑0表示,称为 A、正逻辑 B、1逻辑 C、负逻辑 D、0逻辑 【正确答案】:A 9.十进制数码18用8421BCD码表示为 A、10010 B、100010 C、00011000 D、01110111 【正确答案】:C 10.已知逻辑函数,与其相等的函数为 A、 B、 C、 D、 【正确答案】:D 11.8421BCD码0001 0100表示的十进制数码为 A、12 B、14

(完整版)北航数字电路期末试题及答案

北航数字电路期末试题及答案 1

2 数字电子技术基础(A 卷) 一. 解答下列问题(共40分,每小题5分) 1. 十进制数 X = 117,其ASCII 码表示为: 。 在 8位机器中,[X]补 = ,[-X]补 = 。 2. 已知逻辑函数:()F A C BC A B CD =+++,直接用反演规则写出其反函数和对偶函数。 3. 用卡诺图化简逻辑函数∑∑+=)15,1013,8,2,1()14,12,7,6,0(44d m F 4. 用OC 门驱动发光二极管电路如图,若V F =2V ,I F =20mA ,试完善电路并计算电阻R=? 5. 画出图示电路的输出波形 A B C Y Y A B C & E n

3 6. 主-从JK 触发器,已知CP 、J 、K 信号波形如图示,画出输出波形(初始状态为0)。 7. 分析函数 F AB ABC =+ 所组成的电路存在何种险象。 8. 图示电路中触发器: 建立时间 t su = 20ns , 保持时间 t h = 5ns , 传输迟延时间t pdcp-Q,/Q = 30ns , 门G 迟延t pd G = 10ns , 时钟脉冲F max = ? 二. 逻辑函数 (,,)F A B C ABC BC AC =++(本题共14分,每小题7分) 1. 用3-8译码器及适当门电路实现。

2.用“四选一”数据选择器及适当门电路实现。 三.分析下列电路所实现的逻辑功能(本题共16分,每小题8分) 1.由2-5-10进制异步计数器构成的电路。 2.由74LS163构成计数器电路。 4

四. 某同步时序系统的原始状态表如图示(本题15分) 1. 用隐含表法化简; 2. 自然序编码; 3. 用JK 触发器及适当门设计电路; 4. 检查是否可以自启动。 数字电子技术基础(A 卷) 一、填空题(本大题共22分) 1、(本小题3分)十进制数 126,对应8421BCD 码 ,二进制数 ,十六进制 数 。 2、(本小题2分)二进制负整数 –1011011,补码表示为 ;反码表示为 。 3、(本小题4分)逻辑函数BD AD B A D A F +++=))((的反演式为 ;对偶式为 。 4、(本小题2分)三输入端TTL 与非门如图所示,图中A 点的电位为 F 点的电位为 。 5、(本小题3F= 。 6、(本小题3分)由集成异步计数器74LS290构成图示电路,该电路实现的是 进制计数器。 F

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案 一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选 项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。 1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。 [A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X 2、以下各电路中,( B)能够产生脉冲准时。 [A]多谐振荡器[B]单稳态触发器 [C]施密特触发器[D]石英晶体多谐振荡器 3、以下逻辑电路中为时序逻辑电路的是(C)。 [A]变量译码器[B]加法器[C]数码存放器[D]数据选择器 4、同步时序电路和异步时序电路比较,其差别在于后者(B)。 [A]没有触发器[B]没有一致的时钟脉冲控制 [C]没有稳固状态[D]输出只与内部状态相关 5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。 [A]触发器[B]晶体管[C] MOS 管[D]电容 6、能将输出端直接相接达成线与的电路有(C)。 [A] TTL 与门[B]或门[C]三态门[D]三极管非门 7、 TTL 与非门的剩余脚悬空等效于(A)。 [A] 1[B] 0[C] Vcc[D] Vee 8、以下哪一条不是除去竟争冒险的举措(B)。 [A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计 9、主从触发器的触发方式是(D)。 [A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理 10、组合型 PLA 是由( A)组成。 [A]与门阵列和或门阵列[B]一个计数器 [C]一个或阵列[D]一个存放器 11、以下四个数中,最大的数是(B)。 [A] (AF) 16[B] (001010000010)8421BCD [C] (10100000) 2[D] (198) 10 12、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。 [A] 2[B] 8[C] 16[D] 32 13、以下门电路属于双极型的是(A)。 [A] OC 门[B] PMOS[C] NMOS[D] CMOS 14、用异步 I/O 输出构造的 PAL 设计逻辑电路,它们相当于(A)。 [A]组合逻辑电路[B]时序逻辑电路 [C]储存器[D]数模变换器

(完整版)数电选择题答案及详解

1 : 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为()。(2分) A:0 B:1 C:Q' D:不确定 您选择的答案: 正确答案: A 知识点:JK触发器的特性为:J=1,K=1时,Q状态为翻转,即Q= Q’ 2 : 已知Y=A+AB´+A´B,下列结果中正确的是()(2分) A:Y=A B:Y=B C:Y=A+B D:Y=A´+B´ 您选择的答案: 正确答案: C 知识点:利用公式A+AB´=A和A+A´B=A+B进行化简 3 : (1001111)2的等值十进制数是()(2分) A:97 B:15.14 C:83 D:79 您选择的答案: 正确答案:D 知识点:把二进制数转换为等值的十进制数,只需将二进制数按多项式展开,然后把所有各项的数值按十进制数相加。 4 : 图中为CMOS门电路,其输出为()状态(2分)(对于CMOS门电路,输入端接负载时,输入电平不变) A:高电平 B:低电平 C:高阻态 D:不确定 您选择的答案: 正确答案: A 知识点:对于CMOS门电路,输入端接负载时,输入电平不变 5 : 四选一数据选择器的数据输出Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=()(2分) A:A1´A0´D0+ A1´A0D1+ A1A0´D2+ A1A0D3 B:A1´A0´D0 C: A1´A0D1 D:A1A0´D2 您选择的答案: 正确答案: A 知识点:四选一数据选择器的Y= A1´A0´D0+ A1´A0D1+ A1A0´D2+ A1A0D

6 : 一个同步时序逻辑电路可用()三组函数表达式描述(2分) A:最小项之和、最大项之积和最简与或式 B:逻辑图、真值表和逻辑式 C:输出方程、驱动方程和状态方程 D:输出方程、特性方程和状态方程 您选择的答案: 正确答案: C 知识点:时序逻辑电路的逻辑关系需用三个方程即输出方程、驱动方程及状态方程来描述。 7 : (1010.111)2的等值八进制数是()(2分) A:10. 7 B:12. 7 C:12. 5 D:10. 5 您选择的答案: 正确答案: B 知识点:把每三位二进制数分为一组,用等值的八进制数表示。 8 : 一位十六进制数可以用()位二进制数来表示。(2分) A:1 B:2 C:4 D:16 您选择的答案: 正确答案: C 知识点: 9 : TTL同或门和CMOS同或门比较,它们的逻辑功能一样吗?(2分) A:一样 B:不一样 C:有时一样,有时不一样 D:不确定 您选择的答案: 正确答案: A 知识点:TTL门电路和CMOS门电路逻辑功能一样 10 : 下列说法不正确的是()(2分) A:同步时序电路中,所有触发器状态的变化都是同时发生的 B:异步时序电路的响应速度与同步时序电路的响应速度完全相同 C:异步时序电路的响应速度比同步时序电路的响应速度慢 D:异步时序电路中,触发器状态的变化不是同时发生的 您选择的答案: 正确答案: B 知识点:在同步时序电路中,所有触发器状态的变化都是在同一时钟信号操作下同时发生的;而异步时序电路中,触发器状态的变化不是同时发生的。一般地,异步时序电路的响应速度比同步时序电路的响应速度慢。 11 : 3线—8线译码器74HC138,当片选信号S1S2´S3´为()时,芯片被选通(2分)

《数字电路-分析与设计》1--10章习题及解答(部分)_北京理工大学出版社

第五章习题 5-1 图题5-1所示为由或非门组成的基本R-S 锁存器。试分析该电路,即写出它的 状态转换表、状态转换方程、状态图、驱动转换表和驱动方程,并画出它的逻辑符号,说明S 、R 是高有效还是低有效。 解:状态转换表: 状态转换驱动表 5-2 试写出主从式R-S 触发器的状态转换表、状态转换方程、状态图、驱动转换表 和驱动方程,注意约束条件。 解:与R-S 锁存器类似,但翻转时刻不同。 5-3 试画出图5.3.1所示D 型锁存器的时序图。 解:G=0时保持,G=1时Q=D 。 图题5-1 或非门组成的基本R-S 锁存器 S R 状态转换方程: Q n+1Q n+1=S+RQ n 状态转换图: S =Q n+1 R=Q n+1 状态转换驱动方程: 逻辑符号: 输入高有效 G D Q 图题5-3 D 型锁存器的时序图

5-11试用驱动表法完成下列触发器功能转换: JK→D, D→T, T→D, JK→T, JK→T’, D→T’。 解:略。 5-12用一个T触发器和一个2-1多路选择器构成一个JK触发器。 解:T=JQ+KQ 方法描述D 5-5 5-6试描述主从式 画出逻辑符号。 5-7试描述JK、D 5-8试分析图 5-9试分析图5.7.1 5-10试用状态方程法完成下列触发器功能转换: JK→D, D→T, T→D, JK→T, JK→T’, D→T’。 解:JK→D:Q n+1=JQ+KQ,D:Q n+1=D=DQ+DQ。 令两个状态方程相等:D=DQ+DQ =JQ+KQ。 对比Q、Q的系数有:J=D,K=D 逻辑图略。 也可用Q作为选择输入。 5-13试用一个D触发器、一个2-1多路选择器和一个反相器构成一个JK触发器。解:D=JQ+KQ,用Q或Q做选择输入即可。参见5-12。

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案 一、填空题 1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用 1 和0 来表示。 2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。 3、逻辑代数又称为布尔代数。最基本的逻辑关系有与、或、非三种。常用的几种导出的逻辑运算为与非或非与或非同或异或。 4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。 5、逻辑函数F=A B C D+A+B+C+D= 1 。 6、逻辑函数F=AB A+ + += 0 。 B A B B A 7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。 8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。 9、触发器有2个稳态,存储8位二进制信息要8个触发器。 10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。 11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。 12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。 13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重 要的参数为脉宽。 14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。 15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的 七段显示译码器。 16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。 17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时 序电路和异步时序电路。 二、选择题 1、一位十六进制数可以用 C 位二进制数来表示。 A.1 B.2 C.4 D. 16 2、十进制数25用8421BCD码表示为 B 。 A.10 101 B.0010 0101 C.100101 D.10101 3、以下表达式中符合逻辑运算法则的是D。 A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1

(完整版)数字电路与逻辑设计试题与答案

数字电路与逻辑设计(1) 班级 学号 姓名 成绩 一.单项选择题(每题1分,共10分) 1.表示任意两位无符号十进制数需要( )二进制数。 A .6 B .7 C .8 D .9 2.余3码10001000对应的2421码为( )。 A .01010101 B.10000101 C.10111011 D.11101011 3.补码1.1000的真值是( )。 A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 1000 4.标准或-与式是由( )构成的逻辑表达式。 A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 5.根据反演规则,()()E DE C C A F ++?+=的反函数为( )。 A. E )]E D (C C [A F ?++= B. E )E D (C C A F ?++= C. E )E D C C A (F ?++= D. E )(D A F ?++=E C C 6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。 A. 与门 B. 或门 C. 非门 D. 与非门 7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。 图1 A. 或非门 B. 与非门 C. 异或门 D. 同或门 8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。 A . 8 B. 9 C. 10 D. 11 9.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( )。 A .JK=00 B. JK=01 C. JK=10 D. JK=11 10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。 A .2 B. 3 C. 4 D. 5 二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”, 并在划线处改正。每题2分,共10分) 1.原码和补码均可实现将减法运算转化为加法运算。 ( )

(完整版)数字电路的期末试题及答案

数字电路的期末试题 一、客观题:请选择正确答案,将其代号填入()内;(本大题共10小题,每空2分,共20分) ⒈当某种门的输入全部为高电平,而使输出也为高电平者,则这种门将是: A.与非门及或非门; B.与门及或门; C.或门及异或门; D.与门及或非门.( B ) ⒉在如下所列4种门电路中,与图示非门相等效的电路是:( B ) ⒊已知,则函数F和H的关系,应是:( B ) A.恒等; B.反演; C.对偶; D.不确定. ⒋若两个逻辑函数恒等,则它们必然具有唯一的:(A) A.真值表; B.逻辑表达式; C.电路图; D.逻辑图形符号. ⒌一逻辑函数的最小项之和的标准形式,它的特点是:(C) A.项数最少; B.每个乘积项的变量数最少; C.每个乘积项中,每种变量或其反变量只出现一次; D.每个乘积项相应的数值最小,故名最小项. ⒍双向数据总线可以采用( B )构成。 A.译码器; B.三态门; C.与非门; D.多路选择器. ⒎在下列逻辑部件中,不属于组合逻辑部件的是( D )。 A.译码器; B.编码器; C.全加器; D.寄存器. ⒏八路数据选择器,其地址输入端(选择控制端)有( C )个。

A.8个 B.2个 C.3个 D.4个 ⒐为将D触发器转换为T触发器,如图所示电路的虚线框内应是( D )。 A.或非门 B.与非门 C.异或门 D.同或门 ⒑为产生周期性矩形波,应当选用( C )。 A.施密特触发器 B.单稳态触发器C.多谐振荡器 D.译码器 二、化简下列逻辑函数(每小题5分,共10分) ⒈用公式法化简逻辑函数: ⒉用卡诺图法化简逻辑函数:Y(A,B,C,D)=∑m(2 ,3,7,8,11,14) 给定约束条件为m0+m5+ m10+m15=0 三、非客观题(本题两小题,共20分) ⒈如图所示为三输入变量的或门和与门的逻辑图。根据两种不同的输入波形(见图b),画出Y1、Y2的波形。(本题共8分,每个Y1、Y2各 2分) 解

数字电路复习题(含答案)

一、填空题: 1.在计算机内部,只处理二进制数;二制数的数码为1 、0两个;写出从(000)2 依次加1的所有3位二进制数:000、001、010、011、100、101、110、111 。2.13=(1101)2;(5A)16=(1011010)2;(10001100)2=(8C)16。 完成二进制加法(1011)2+1=(1100)2 3.写出下列公式:= 1 ; = B ; = A+B ; =B A 。 4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。 TTL、CMOS电路中,工作电压为5V的是TTL ;要特别注意防静电的是CMOS 。 5.要对256个存贮单元进行编址,则所需的地址线是8 条。 6.输出端一定连接上拉电阻的是OC 门;三态门的输出状态有1 、0 、高阻态三种状态。 7.施密特触发器有 2 个稳定状态.,多谐振荡器有0 个稳定状态。8.下图是由触发器构成的时序逻辑电路。试问此电路的功能是移位寄存器, 是同步时序电路(填同步还是异步),当R D=1时,Q0Q1Q2Q3= 0000 ,当R D=0,D I=1,当第二个CP脉冲到来后,Q0Q1Q2Q3= 0100 。 (图一) 1.和二进制数(111100111.001)等值的十六进制数是( B ) A.(747.2) 16B.(1E7.2) 16 C.(3D7.1) 16 D.(F31.2) 16 R CP

2.和逻辑式B A C B AC+ +相等的式子是( A ) A.AC+B B. BC C.B D.BC A+ 3.32位输入的二进制编码器,其输出端有( D )位。 A. 256 B. 128 C. 4 D. 5 4.n位触发器构成的扭环形计数器,其无关状态数为个( B ) A.2n-n B.2n-2n C.2n D.2n-1 5.4个边沿JK触发器,可以存储( A )位二进制数 A.4 B.8 C.16 6.三极管作为开关时工作区域是( D ) A.饱和区+放大区B.击穿区+截止区 C.放大区+击穿区D.饱和区+截止区 7.下列各种电路结构的触发器中哪种能构成移位寄存器( C ) A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C ) A.定时B.计数C.整形 1.八进制数 (34.2 ) 8 的等值二进制数为11100.01 ;十进制数 98 的8421BCD 码为10011000 。 2.试写出下列图中各门电路的输出分别是什么状态(高电平、低电平)?(其中(A)(B)为TTL门电路,而(C)为CMOS门电路) (A)(B)(C) Y 1= 02 Y 2 = 1 Y 3 = 1 3.一个 JK 触发器有 2 个稳态,它可存储 1 位二进制数。 4.单稳态触发器有一个稳定状态和一个暂稳状态。施密特触发器有

数字电路试题及答案

数字电路试题及答案 数字电路试题及答案 用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。下面就是小编整理的数字电路试题及答案,一起来看一下吧。 数字电子技术基础试题及答案 一、单项选择题(每小题1分,共10分) 1、以下描述一个逻辑函数的方法中,( )只能唯一表示。 A.表达式 nbsp; B.逻辑图 nbsp; C.真值表 D.波形图 2、在不影响逻辑功能的情况下,CMOS与非门的多余输入端可( )。 A.接高电平 B.接低电平 nbsp; C.悬空 nbsp; D.通过电阻接地 3、一个八位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为( )。 A.11001111 B.11110100 C.11110010 D.11110011 4、若要将一异或非门当作反相器(非门)使用,则输入端A、B端的连接方式是( )。 A.A或B中有一个接“1” B.A或B中有一个接“0” C.A和B并联使用 nbsp; D.不能实现 5、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为( nbsp;)。 A.16 B.4 C.8 D.2 6、下列几种TTL电路中,输出端可实现线与功能的.门电路是( )。 A.或非门 B.与非门 C.异或门 D.OC门 7、下列几种A/D转换器中,转换速度最快的是( )。 A.并行A/D转换器 nbsp; B.计数型A/D转换器 C.逐次渐进型A/D转换器 D.双积分A/D转换器 8、存储容量为8K×8位的ROM存储器,其地址线为( )条。 A.8 B.12 C.13 D.14 9、4个触发器构成的8421BCD码计数器,共有( )个无效状态。

完整版数字电路基础考试题附参考答案

数字电子技术-考试复习题 一、单项选择题 1. (195)H 表示( D ) 0 (a )二进制数 (b )十进制数 I 八进制数 (d )十六进制数 2. 在TTL 门电路中,能实现“线与”的 门电路是( B ) (a )与非门 (b )集电极开路门 (c )或非门 (d )或非门 3. 用不同数制的数字来表示2007,位数 最少的是 _______ 0 (a )十六进制数 (c ) 为 ____ 0 (a) 10100 01100 (d) 12. (a) 15. (d ) 12 (b) 10010 11000 13. (C ) (275) O (c) (c ) (b )十进制数 (c )八进制数 (d )二进制数 4. 十进制数36转换为十六进制数, 为 _______ 。 (a ) 26 22 (d ) 20 (b) 24 )D , 结果 (c) (a) 275 (d) 2200 (b) 629 (c ) 2750 13. 三态门的第三态是 (a )低电平 (b )咼电平 (c )咼阻 (d )任意电平 14. 具有8个触发器的二进制异步计数器 (a) 131 ( b) 103 最多可能有 种状态。 (c) 87 (d) 13 (a) 8 (b) 128 (c) 256 6. A/D 转换输出的二进制代码位数越多, (d) 512 其转换精度( ) 15.“或非” 逻辑运算结果为“ 0”的条件 (a ) 越高 (b )越低 (c) 是该或项的变量 。 不变 (d )无法确定 (a) 全部输入“0” (b) 全 7.下列逻辑表示式正确的是( ) 部输入“1” (a) A B AB 1 (b) (c) 任一个输入“0” (d) 任 A A B A B 一个输入“ T (d ) (c) AB AB AB AB 5. 8421BCD 码10000111表示的十进制 数是 。 AB A B 8. 下列电路中,属于时序逻辑电路的是 (). (a ) 数据选择器 (b )编码器 (c ) 计数器 (d )译码器 9. 由8位寄存器组成的扭环移位寄存器 可以构成 .进制计数器。 (c ) 16 (d ) 无法确定 10. 555 集成定时器构成的单稳态触发 器, 其暂态时间t W e _ (a) 0.7RC (b) RC 1.1RC (d) 1.4RC (a) 4 (b ) 8 (c ) 11.十进制数24转换为二进制数,结果 16 .当TTL 门电路输入端对地接电阻 R=10k 时,相当于此端 ___________ 。 (a )接逻辑“ 1” (b )接逻辑“ 0” 接0.4V 电压(d )逻辑不定 17. 若干个三态逻辑门的输出端连接在一 起,能实现的逻辑功能是 _______ 。 (a )线与 (b )无法确定(C )数据 驱动(d )分时传送数据 18. 一个3输入表决电路,只有3个输入 都为0,输出才为1,则该电路的逻辑关系 是 (c ) o (a )与 非 (d )与非 19.如要将一个最大幅度为5.1V 的模拟信 号转换为数字信号,要求输入每变化 20mV , 输出信号的最低位(LSB )发生变化,应选用 位 ADC 。 (b)或 (c)或

数字电路试题及答案.docx

6、在下列逻辑电路中,不是组合逻辑电路的是. A.译码器 B.编码器 C.全加器 7、欲使JK 触发器按Q"+, = 0工作,可使触发器的输入端. A. J = K = 1 B. J = Q , K — Q C. J — Q , K = Q 8、同步时序电路和异步时序电路比较,其差异在于两者 ______ o 9、8位移位寄存器,串行输入时经 _____ 个脉冲后,8位数码全部移入寄存器中。 () 10、555定时器A 。端不用时,应当_____ o () A.接高电平 B.接低电平 C.通过0.01“F 的电容接地 D.通过小于500Q 的电阻接地 二、填空题 1、 当传送十进制数5时,在8421奇校验码的校验位上值应为 _________ 。 2、 (35.625)io =( _______________)2=( _________ )8=( _________ )16 3、 用反演律求函数F = ABC + C 衿+ AD 的反函数(不用化简)F = ______________________ o 4、 消除竟争冒险的方法有 _______________ 、 ________________ 、 ________________ 等。 5、 触发器有 个稳态,存储8位二进制信息要 个触发器。 一、单项选择题 1、以下代码中为无权码的为 A. 8421BCD 码 B. 5421BCD 码 2、图示逻辑电路的逻辑式为 A. F= A + B + C B. F=A + B + C C. F=ABC D. F=ABC 3、 A. 4、 A. 5、 数字电路试题 D. 2421 BCD 码 C.余三码 A B C 下列关于异或运算的式子中,不正确的是 A ㊉ A = 0 B. A ㊉ A = 1 一个n 变量的逻辑函数应该有. B. 2" C. A®)O = A D. A ㊉ 1 = A .个最小项 C. 2n D. n 2 若编码器中有50个编码对象,则要求输出二进制代码位数为. .位。 A. 5 B. 6 C. 10 D. 50 A.没有触发器 B.是否有统一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关 D.寄存器 D. J=0, K = 1 A. 1 B. 2 C. 4 D. 8

数字电路与逻辑设计习题及参考答案全套

数字电路与逻辑设计习题及参考答案 一、选择题 1. 以下表达式中符合逻辑运算法则的是 D 。 A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 2. 一位十六进制数可以用 C 位二进制数来表示。 A . 1 B . 2 C . 4 D . 16 3. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。 A .真值表 B.表达式 C.逻辑图 D.状态图 5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。 A .(256)10 B .(127)10 C .(128)10 D .(255)10 6.逻辑函数F=B A A ⊕⊕)( = A 。 A.B B.A C.B A ⊕ D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。 A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。 A .A+ B B.A+ C C.(A+B )(A+C ) D.B+C 9.在何种输入情况下,“与非”运算的结果是逻辑0。 D A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。 A A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D. 任一 输入为1 11.十进制数25用8421BCD 码表示为 B 。 A .10 101 B .0010 0101 C .100101 D .10101 12.不与十进制数(53.5)10等值的数或代码为 C 。 A .(0101 0011.0101)8421BCD B .(35.8)16 C .(110101.11)2 D .(65.4)8

数字电路试题及答案

数字电路试题及答案 二、单项选择题〔本大题共10小题,每题2分,共20分〕 1、十六进制数〔8F〕16对应的十进制数是〔 C 〕 A、141 B、142 C、143 D、144 2、逻辑函数L〔A,B,C〕=〔A+B〕〔B+C〕〔A+C〕的最简与或表达式为〔D〕 A、〔A+C〕B+AC B、AB+〔B+A〕C C、A〔B+C〕+BC D、AB+BC+AC 3、与非门输出为低电平时,需满足〔 D 〕 A、只要有一个输入端为低电平 B、只要有一个输入端为高电平 C、所有输入端都是低电平 D、所有输入端都是高电平 4、能够实现“线与〞功能的门电路是〔 D 〕 A、与非门B、或非门 C、三态输出门D、集电极开路门 5、由与非门构成的根本RS触发器,要使Qn+1=Qn,那么输入信号应为〔 A 〕 A、R=S=1B、R=S=0 C、R=1,S=0D、R=0,S=1 6、要使T触发器Qn+1=Qn ,那么〔 B 〕 A、T=QnB、T=0C、T=1D、T=n 7、对于JK触发器,要使Q n+1=Q n,那么〔 B 〕 A、J=K=1 B、J=K=0 C、J=1,K=0 D、J=0,K=1 8、为实现D触发器转换成T触发器,题图所示的虚线框内应是。〔 C 〕 A、与非门 B、异或门 C、同或门 D、或非门

9、十六个数据输入端的数据选择器必有地址输入端的个数为〔 D 〕 A、1 B、2 C、3 D、4 10、一个4位二进制计数器的最大模数是〔 C 〕 A、4 B、8 C、16 D、32 三、简答题〔本大题共2小题,每题5分,共10分〕 1、数字电路从整体上看可分为几大类? 答:(1)、按集成度分,有小、中、大、超大、甚大规模;〔3分〕 (2)、按构造工艺分,有TTL、CMOS集成电路。〔2分〕 2、最简与-或表达式的标准是什么? 答:〔1〕、包含的与项最少;〔3分〕 〔2〕、每个与项中变量的个数最少。〔2分〕 四、分析计算题〔本大题共6小题,每题10分,共60分〕 1、逻辑电路的输入变量A、B与输出函数F的波形如题3-1图所示,试列出真值表,写出逻辑函数F的逻辑表达式,并画逻辑图。 解:由波形图列出真值表〔3分〕 由真值表写出逻辑表达式: F=A+ B =A B 〔3分〕 由逻辑表达式画逻辑图。 〔4分〕 2、用卡诺图化简以下逻辑函数: F〔A,B,C,D〕=Σm〔0,3,4,7,11〕+Σd (8,9,12,13,

(完整版)数字电路试题及答案

1) “0”的补码只有一种形式。 (V ) 2) 卡诺图中,两个相邻的最小项至少有一个变量互反。 (V ) 3) 用或非门可以实现3种基本的逻辑运算。 (V ) 4) 三极管饱和越深,关断时间越短。 (X ) 5) 在数字电路中,逻辑功能相同的TTL 门和CMOS 门芯片可以互相替代使用 (X ) 6) 多个三态门电路的输出可以直接并接,实现逻辑与。 (X ) 7) 时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。 (V ) 8) 采用奇偶校验电路可以发现代码传送过程中的所有错误。 (X ) 9) 时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻 辑功能,它们之间可以相互转换。 (V ) 10) 一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励 函数时对无效状态的处理。 (V ) 二•选择题(从下列各题的备选答案中选出 1个或多个正确答案,将其填在括 号中。共10分 1. 不能将减法运算转换为加法运算。 (A ) A .原码 B .反码 C .补码 2. ________________________________ 小数“0”的反码可以写为 。 ______________________________________ (AD ) A . 0.0…0 B . 1.0…0 C . 0.1 …1 D . 1.1 …1 3. ______________________________________ 逻辑函数F=A B 和G=A O B 满足关系 ______________________________________ 。 (ABD ) A . F=G B . F '= G C . F '= G D . F = G 1 为 ________ 。 (B ) A . J = K = 0 B . J = K = 1 C . J = 1,K = 0 D . J = 0,K = 1 5.设计一个同步10进制计数器,需要 _________ 触发器。 (B ) A . 3 个 B . 4 个 C . 5 个 D . 10 个 求两者的关系。(10分) 解:两函数相等,刀(0,3, 4,7,11,12) 4.要使JK 触发器在时钟脉冲作用下,实现输出 Q n 1 Q n ,则输入端信号应 三 .两逻辑函数F 1 (AB AC D BCD)BC CD ABCD ,F 2 AB DC D ,

数字电路基础知识考核试题及答案

数字电路基础考核试题 一、选择题 1. 二进制数10101转换为十进制数后为()[单选题] * 2. 逻辑函数式D+D,简化后结果是()[单选题] * 3. 一位十六进制数可以用二进制数来表示,需要二进制的位数是()[单选题] * 4. 当决定某个事件的全部条件都具备时,这件事才会发生。这种关系称为()[单选题]

5. 010*********的8421码为()[单选题] * 6. 4位二进制数可用十六进制数来表示,需要十六进制的位数是()[单选题] * 7. 8421BCD码用4位二进制数表示十进制数的位数是()[单选题] * 8. 在数字电路中,不属于基本逻辑门是()[单选题] *

9. 如图所示门电路,电路实现的逻辑式Y= [单选题] * 10. 如图所示的波形图表示的逻辑关系是() [单选题] * 11. 异或门F=A⊕B两输入端A、B中,A=1,则输出端F为()[单选题] *

12. 下列表所示的真值表完成的逻辑函数式为() [单选题] * 13. 当A=B=0时,能实现F=1的逻辑运算是()[单选题] * 14. 八位二进制数能表示十进制数的最大值是()[单选题] *

15. 将(01101)2转换为十进制数为()[单选题] * 16. 逻辑函数式Y=A+A,化简后的结果是()[单选题] * 17. 逻辑函数式Y=EF+E\+F\的逻辑值为()[单选题] * 18. 以下表达式中符合逻辑运算法则的是()[单选题] * 19. 当逻辑函数有n个变量时,取值组合有()[单选题] *

20. 二进制数码为(11101),则对应的十进制数为()[单选题] * 21. 下列说法中与BCD码的性质不符的是()[单选题] * 22. 数字信号和模拟信号的不同之处是()[单选题] * 23. “与非”运算的结果是逻辑“0”的输入是()[单选题] *

数字电路试题五套含答案

《数字电子技术》试卷一 一、 填空(每空1分,共25分) 1、(10110)2=( )10=( )16 (28)10=( )2=( )16 (56)10=( )8421BCD 2、最基本的门电路是:、、。 3、有N 个变量组成的最小项有个。 4、基本RS 触发器的特征方程为_______ ,约束条件是 __. 5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有字,字长 _____位,地址线根。 6、用N 位移位寄存器构成的扭环形计数器的模是________. 7、若令JK 触发器的J=K=T 则构成的触发器为_______. 8、如图所示,Y=。 9、如图所示逻辑电路的输出Y=。 10、已知Y=D AC BC B A ++,则Y =,Y/=。 11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路有关。 二、 化简(每小题5分,共20分) 1、公式法化简 (1)Y=ABC ABC BC BC A ++++

=+++ (2)Y ABC A B C 2、用卡诺图法化简下列逻辑函数 =+++ (1)Y BCD BC ACD ABD (2)(1,3,4,9,11,12,14,15)(5,6,7,13) Y=∑+∑ m d 三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)

四、用74LS161四位二进制计数器实现十进制计数器(15分) 五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分) P Q A Q B Q C Q D C T 74LS161 LD CP A B C D Cr Q A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端; r C :异步复位端; CP :时钟控制输入端; D L :同步并置数控制端; C :位输出端;

相关主题
文本预览
相关文档 最新文档