当前位置:文档之家› 电子技术课程设计之三人抢答器--

电子技术课程设计之三人抢答器--

电子技术课程设计之三人抢答器--
电子技术课程设计之三人抢答器--

三人数字抢答器

班级:

姓名:

学号:

指导老师:

目录

摘要 (2)

一、设计目的................................................................................ 错误!未定义书签。

二、设计任务与要求 (3)

三、设计电路原理 (3)

1、抢答输入原理

2、抢答锁存原理

3、抢答判断原理

4、抢答显示原理

四、实验电路 (4)

1、电路框图

2、电路连线图

五、单元电路分析 (5)

1、抢答输入电路

2、抢答锁存电路

3、抢答显示电路

六、实物照相 (9)

七、设计总结参考文献 (10)

参考文献 (11)

摘要

当代社会,有各式各样的知识竞赛,抢答器也成为了一种很常见的装置。在知识比赛中,特别是做抢答题目的时候,在抢答过程中,为了知道哪一组或哪一位选手先答题,必须要设计一个系统来完成这个任务。因为在抢答过程中,靠视觉是很难判断出哪组先答题。对设计要求认真分析后,又考虑到自己动手焊板子的能力不是很强,就选择了三人智能抢答器的精简装置来进行设计,即仅通过LED显示灯来判别是哪一个参赛者抢答成功。本次设计将主体电路分为了抢答按钮、抢答锁存、抢答显示三个部分。抢答输入部分由三个抢答按钮和一个清零复位按钮组成;抢答锁存电路由与非门和JK触发器组成;抢答显示电路由三个发光二级管组成。该设计仅用四块数字芯片便实现了数显抢答的功能,与其他抢答器电路相比,有结构简单、成本低、制作方便、实用可靠、成本极低的优点。本文详细介绍了抢答器的设计方案和功能,并对电路原理进行了一定的分析。另外通过仿真和调试过程,让自己对所学知识得到进一步的理解,同时阐释了该设计存在的一些不足之处。

关键词:抢答锁存 LED 芯片

课程设计的题目:三人数字抢答器

一、设计目的

1.学习数字电路中基本逻辑门,JK触发器,译码显示等单元的综合应用;

2、学习抢答器的调试方法。

二、设计任务与要求

1、抢答器同时供 3名选手或 3 个代表队比赛,分别用 4个按钮 PB_DPST,其中包括三个抢答和一个系统清除和抢答控制开关 J4,该开关由主持人控制。

2.抢答器具有锁存与显示功能。即当选手按动按钮时,锁存相应的编号,并在 LED显示灯上显示,同时同时其他选手的抢答。选按钮被锁住,按动无效。抢答实行优先锁存,优先抢答的选手,编号一直保持到主持人将系统清除为止。

三、设计电路原理

1、逻辑判断电路:由与非门和JK触发器构成,属于低电压直接触发的触发器,有直接置位、复位的功能。

2、系统复位原理:当按钮J4动作,三个JK触发器的置一端(1PR)得到一个低电平,JK触发器置1,所有的发光二级管关断,系统复位。

3、抢答判断原理:当J1 、J2 、J3、为三个抢答器的按钮,任意一个动作时,相对应的四输入与非门有高低电平的跳变过程,对应的JK触发器得到一个触发脉冲,因J=K=1,则JK 触发器的状态翻转,由1变成0,对应的发光二级管点亮;同时,对应jk触发器的输出反馈到另外的两个与非门的输入端,封锁其状态,则其余两个按钮动作无效。

4、显示原理:当JK触发器输出为0时,使LED指示灯导通点亮。

四、实验电路

1、基本结构电路框图,如图1所示:

经过对设计任务与要求的分析,抢答器由抢答输入、逻辑判断、发光二级管提示、显示编码、译码显示电路等五部分构成。

总逻辑电路图,如图2所示:

发光二级管显示电路

声音提示电路

抢答输入电路

逻辑判断电路组合逻辑编码电路

译码显示电路

图4.1 抢答器基本结构示意图

图4.2

五、单元电路分析

1、抢答输入电路

由四个按钮组成,J1、J2、J3为三路抢答按钮,J4为清零复位按钮。所有开关均为如图所示的按钮开关,无保持功能!

2、抢答锁存电路

抢答锁存电路由四输入与非门74LS20 和双JK触发器74LS112组成。

①、其中74LS20的引脚及内部逻辑功能如图3所示:

74LS20逻辑功能仿真如下:

图5.1

图5.2 74ls20引脚图

图5.3 74LS20逻辑测试原理图

利用MULTISIM的逻辑转换仪可得74LS20的真值表和最简与——或表达式如下:

图5.4 真值表

②、下面研究74LS112的逻辑功能:

其内部结构图(图5.5)和引脚图(图5.6)如下图所示:

为了弄清楚74LS112在整体电路中的逻辑功能,我进行了74LS112的逻辑功能仿真,其中接入了MULTISIM的逻辑分析仪进行了逻辑功能的波形仿真,整体电路如下图6所示,当JK 取不同的高低电平时,仿真波形如图5.8到5.11所示:

图5.5 图5.6

图5.7

当JK取不同的触发电平时,仿真如图所示:

图5.8 J=0,K=0时的输出波形图5.9 J=1,K=0时的输出波形

图5.10 J=0,K=1时的输出波形图5.11 J=1,K=1时的输出波形当J1 、J2 、J3、为三个抢答器的按钮,任意一个动作时,相对应的四输入与非门有高低电平的跳变过程,对应的JK触发器得到一个触发脉冲,因J=K=1,则JK触发器的状态翻转,由1变成0,对应的发光二级管点亮;同时,对应JK触发器的输出反馈到另外的两个与非门的输入端,封锁其状态,则其余两个按钮动作无效。于是就达到了抢答的目的。

3、抢答显示电路。

3.抢答显示电路就是由我们所熟知的3个发光二极管

4.组成,利用二极管的单向导电性,当JK触发器输

5.出为0时,使LED指示灯导通点亮。

图5.10

六、实物照相

图6.1

六、设计总结:

本次是第一次做课程设计,所以难免会在设计中出现许多问题,但通过本次的课程设计,使我对《数字电子技术基础》和《模拟电子技术基础》有了更深一层的认识。在本次课程设计之前,我只对很少一部分的元件芯片熟识,但经过这次的设计实践之后,我对元件芯片的认识理解有了一个质的飞跃,并且通过设计,我学会了如何去根据实际需要去查找相关的资料,学会了焊接电路板,更熟悉使用MULTISIM软件仿真和VISIO的使用,增进了同学之间的合作精神,这些都是平时生活学习中很难学到的。说心里一句,看着自己亲手辛辛苦苦做

出来的实物,真的特别有自豪感,而且我还明显感受到了自己的动手能力得到了加强。在这次实验的刚开始阶段,由于电烙铁使用时旁边用风扇吹着自己和它.结果焊接效果很差很慢,之后发现此问题.感觉很是郁闷.第一次测试时竟然一个功能都没有实现,这着实令人伤心。但我并不丧气,而是积极去寻找失败的原因。经过我仔细分析观察后,终于发现了一个很弱智的错误,有几个焊点没连接到一起,然后我将它们接在一起。再测试,还是有问题,不亮啊。在检查发现有两根线没焊接,然后焊接在检查.奇迹出现了,我终于成功了,。因为这是我努力的成果。在今后的日子里,我一定会更加努力。我坚信只要有付出,就一定会有收获。

这次课程设计是对今年学过的数字电子技术基本知识的应用,通过这次课程设计,更深刻的了解了各种芯片的引脚、逻辑图以及功能表,能够用各种芯片以及触发器等组建逻辑电路。通过这次课程设计,使我受益颇多。既巩固了课堂上学到的理论知识,又掌握了常用集成电路芯片的使用。在此基础上学习了数字系统设计的基本思想和方法,学会了科学地分析实际问题,通过查资料、分析资料及请教老师和同学等多种途径,独立解决问题。同时,也培养了我认真严谨的工作作风。此外,我也发现自己的知识面还是很窄,以后应该多看一些。

这次课程设计使我第一次焊了电路板,也发现了自己的动手能力是多么的弱,同时,也激发了我动手学习实践的兴趣。在这个过程中,我发现动手实践对学习的帮助真的很大。总之,我以后会多动手,多时间,通过这次课程设计,我收获很大。

七、主要参考书目:

【1】童诗白、华成英,《模拟电子技术基础》

【2】康华光,《电子技术基础》模拟、数字部分;

【3】毕满清,《电子技术实验与课程设计》

课程设计四人抢答器实验报告

课程设计四人抢答器实验报告

课题:四人智力抢答器专业: 班级: 学号: 姓名: 指导教师: 设计日期: 成绩: 电气学院

四人智力抢答器设计报告 一、设计目的作用 1.掌握四人智力竞赛抢答器电路的设计、组装与调试方法。 2.熟悉数字集成电路的设计和使用方法。 二、设计要求 设计一台可供4名选手参加比赛的智力竞赛抢答器。当主持人说开始时,四人开始抢答,电路能判别出四路输入信号中哪一路是最先输入信号,并给出声、光、数码显示。 (1) 4名选手编号为:1,2,3,4。各有一个抢答按钮,按钮的编号与选手的编号对应,也分别为1,2,3,4。 (2) 给主持人设置一个控制按钮,用来控制系统清零和抢答的开始。 (3) 抢答器具有数据锁存的功能。抢答开始后,若有选手按动抢答按钮,该选手指示灯亮并立即锁存,同时扬声器给出音响提示,禁止其它选手抢答。抢答选手的指示灯一直保持到主持人将系统清零为止。 (4)选择B题的除了具有上述功能外,还要在声、光显示的同时,在数码管上显示选手的编号,编号一直保持到主持人将系统清零为止。 三、设计的具体实现 1、系统概述

电路主要由脉冲产生电路,锁存电路,编码及译码显示电路和音响产生电路。当有选手抢答时首先锁存,防止其它选手抢答,然后编码,再经4线7段译码器将数字显示到显示器上同时产生音响,电路结构系统如图: (1)以锁存其为中心的编码显示器 抢答信号的判断和锁存能够采用触发器或锁存器。若以四D触发器74LS175为中心构成编码锁存系统,编码的作用是把锁存器的输出转化为8421BCD码,进而送给7段显示译码器。其真值表为: 锁存器输出编码器输出 Q4 Q3 Q2 Q1 D C B A 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 0 0 1 0 0 1 0 0 0 0 1 1 1 0 0 0 0 1 0 0

智能抢答器的设计与实现

课程设计任务书 学生姓名:王双双专业班级:通信1105 指导教师:李政颖工作单位:武汉理工大学 题目: 智能抢答器的设计与实现 初始条件: 本设计既可以选用集成电路:74LSl48,74LS279,74LS48,74LSl92,NE555,74LS00,74LSl21 和其它器件等,实现八路定时抢答功能;又可以使用单片机系统构建多路数字定时抢答器。要求 用蜂鸣器和光电二极管作声光报警器件,工作电源Vcc为+5V。 要求完成的主要任务: (包括课程设计工作量及技术要求,以及说明书撰写等具体要求) 1、课程设计工作量:1周。 2、技术要求: 1)可同时供8名选手(或代表队)参赛,其编号分别是0到7,各用一个抢答按钮,按钮的编号 与选手的编号相对应;给节目主持人设置一个控制开关,用来控制系统的清零(编号显示数码管灭 灯)和抢答的开始。 2)抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并 在LED数码管上显示出选手的编号,同时扬声器给出音响提示。此外,要封锁输入电路,禁止其 它选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。 3)抢答器具有定时抢答的功能,且一次抢答的时间可以由主持人设定(如30秒)。当节目主持人启 动“开始”键后,要求定时器立即进行减计时,并用显示器进行显示,同时扬声器发出短暂的声 响,声响持续时间0.5秒左右。 4)参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和 抢答时刻的时间,并保持到主持人将系统清零为止。 5)如果定时抢答的时间已到,却没有选手抢答时,本次抢答无效,系统进行短暂的报警,并封锁 输入电路,禁止选手超时后抢答,定时显示器上显示00。 3、查阅至少5篇参考文献。按《武汉理工大学课程设计工作规范》要求撰写设计报告书。全文用 A4纸打印,图纸应符合绘图规范。 时间安排: 1、2013年5 月17日,布置课设具体实施计划与课程设计报告格式的要求说明。 2、2013 年 5 月18 日至2013 年6 月20 日,方案选择和电路设计。 3、2013 年6 月21 日至2013 年7 月1 日,电路调试和设计说明书撰写。 4、2013年7月2日,上交课程设计成果及报告,同时进行答辩。 指导教师签名:年月日 系主任(或责任教师)签名:年月日

基于PLC的六路抢答器系统设计

电气及自动化课程设计报告 题目:基于PLC的六路抢答器系统设计 课程:PLC原理与应用 学生姓名: 学生学号: 年级:14级 专业:自动化 班级:2班

指导教师: 机械与电气工程学院制 2017年6月 目录 1课程设计的任务和要求 (1) 1.1课程设计的任务 (1) 1.2课程设计的要求 (1) 2.PLC控制器的原理与组成 (1) 2.1PLC硬件系统 (1) 2.2PLC工作原理 (3) 2.3六人抢答器基本组成 (4) 2.4六人抢答器工作原理 (4) 3六人抢答器系统设计方案制定 (5) 3.1PLC选型 (5) 3.2六人抢答器系统的I/O口分配 (6) 4六人抢答器系统的软件设计 (7) 4.1PLC编程语言 (7) 4.2抢答器系统程序 (7)

4.2.1主持人控制端 (7) 4.2.2抢答成功与抢答犯规指示灯显示 (9) 4.2.3七段数码管显示 (9) 4.2.4蜂鸣器电路 (11) 5六人抢答器系统程序仿真 (12) 5.1抢答成功仿真 (12) 5.2抢答犯规及抢答超时仿真 (12) 5.3加减分及数码管显示 (13) 5.4抢答超时 (14) 6总结及心得体会 (14) 参考文献 (15)

基于PLC的六路抢答器系统设计 机械与电气工程学院自动化专业 1课程设计的任务和要求 1.1课程设计的任务 使用西门子S7-200PLC编写程序实现六路抢答器的系统设计并使用仿真软件进行其功能的实现。 1.2课程设计的要求 (1)主持人控制功能,具有开始抢答按钮和复位按钮; (2)主持人未按下开始抢答按钮时抢答为违规抢答,违规指示灯亮,蜂鸣器响; (3)抢答延时,超过20S无人抢答时此题作废,蜂鸣器长鸣; (4)抢答成功后,抢答成功指示灯亮,数码管显示抢答成功的队伍编号; (5)在抢答成功后,主持人根据回答的正确与否可以对该队伍进行加减分控制; (6)每次正确抢答时,只有第一位按下抢答按钮的队伍为有效抢答。 2.PLC控制器的原理与组成 2.1PLC硬件系统 可编程控制器,英文称ProgrammableLogicController,简称PLC。PLC是基于电子计算机,且适用于工业现场工作的电控制器。它源于继电控制装置,但它不像继电装置那样,通过电路的物理过程实现控制,而主要靠运行存储于PLC内存中的程序,进行入出信息变换实现控制。PLC基于电子计算机,但并不等同于普通计算机。普遍计算机进行入出信息变换,多只考虑信息本身,信息的入出,只要人机界面好就可以了。而PLC则还要考虑信息入出的可靠性、实时性,以及信息的使用等问题。特别要考虑怎么适应于工业环境,如便于安装,抗干扰等问题[1]。

4人抢答器电路设计方案

电工学实验A(下)实验报告 4人竞赛抢答器的设计 学院名称:材料科学与工程 班级:10级4班 姓名:XXX 学号:1810004XX 成绩: 2013 年 1 月 12 日

目录 第一篇实验设计任务介绍 (3) 1.1设计题目 (3) 1.2实验目的 (3) 1.3实验内容 (3) 1.4实验要求 (4) 第二篇设计背景 (5) 第三篇设计原理 (5) 3.1抢答器的主要功能简介 (5) 3.2抢答器工作原理 (7) 3.2.1 74LS175原理介绍 (7) 3.2.2 74LS00原理介绍 (9) 3.2.3.555原理介绍 (11) 第四篇设计电路图介绍 (14) 4.1电路设计图 (14) 4.2.元件清单 (15) 第五篇心得体会 (15)

第一篇实验设计任务介绍 1.1设计题目 数控增益放大器的设计 1.2实验目的 1、掌握面包板搭接电路技术; 2、学习调试系统电路,提高实验技能; 3、了解竞赛抢答器的工作原理及其结构。 1.3实验内容 1、设计任务: 设计制作一个可容纳四组参赛的数字式抢答器。 2、设计要求: (1)每组设置一个抢答按钮,供抢答者使用; (2)电路具有第一抢答信号的鉴别和锁存功能; (3)在主持人将系统复位并发出抢答指令后,若有参赛者按抢答开关,则提醒主持人(音频提示或信号灯亮),同时显示出抢答者的组别; (4)同时电路应具备自锁功能,使别组的抢答开关不起作用; (5)要求电路主要选用中规模TTL或CMO S集成电路。 3、设计要点: (1)抢答控制器:竞赛抢答器的核心,当任意一位参赛者按下开关时,抢答控制器立刻接受该信号,则提醒主持人(音频提示或信号灯亮),同时显示出抢答者的组别。 与此同时,封锁其他参赛者的输入信号,这就要求抢答器的分辨能力高(CP

EDA课程设计—四人抢答器设计

摘要 现代生活中,数字电路产品与我们接触的是越来越平凡了,包括计算机、电子表、智能仪器表及其它很多领域中,它给我们带来的不仅是工作上的方便,而且也给我们的生活娱乐添滋加彩。这次EDA课程设计中,我做的是四人抢答器,基于设计要求,本文主要是从锁存器及计数器功能和VHDL语言着手,但侧重点在用VHDL语言上。首先简单介绍一下数字电路、EDA、VHDL等的有关知识,其次介绍了一下设计要求和我的设计构想,再运用VHDL语言特点,写出程序代码,最后是一些总结和抢答器部分实验电路图与倒计时设计的电路图和用MAX+PLUSII软件仿真的结果部分图附录等部分。 关键词:置位;复位;锁存;计数器;七段显示器;MAX+PLUSII;译码器 目录 摘要: (1) 引言: (2) 一、设计任务及要求: (2) 二、题目分析与整体构思: (2) 三、VHDL程序设计: (3) 四、心得体会及模型评价与推广: (5) 附录: (6) 参考文献: (10)

引言 数字电路主要是基于两个信号(我们可以简单的说是有电压和无电压),用数字信号完成对数字量进行算术运算和逻辑运算的电路我们称之为数字电路,它具有逻辑运算和逻辑处理等功能,数字电路可分为组合逻辑电路和时序逻辑电路。 EDA技术又称电子设计自动化,它是为解决自动控制系统设计而提出的,从70年代经历了计算机辅助设计(CAD),计算机辅助工程(CAE),电子系统设计自动化(ESDA)3个阶段。前两个阶段的EDA产品都只是个别或部分的解决了电子产品设计中的工程问题;第三代EDA工具根据工程设计中的瓶颈和矛盾对设计数据库实现了统一管理,并提出了并行设计环境概念,提供了独立于工艺和厂家的系统级的设计工具。 VHDL(VERY HIGH SPEED INTEGRA TED CIRCUIT HARDW ARE DESCRIPTION LANGUAGE)语言最早是有美国国防部提出的,它支持行为领域和结构领域的硬件描述,并且可以从最抽象的系统级一直到最精确的逻辑级,在描述数字系统时,可以使用前后一致的语义和语法跨越多个层次,并且使用跨越多个级别的混合描述模拟该系统。因此,它可以由高层次行为描述子系统及低层次详细实现子系统所组成的系统模拟。它有两个版本IEEEStd1076-1987[LRM87]和IEEEStd1076-1993[LRM93],他们并不完全兼容,但做一些修改就可以兼容了。 许多公司都为VHDL开发出了编译和仿真软件,其中Max+plusII(或写成Maxplus2,或MP2) 是Altera公司推出的的第三代PLD开发系统(Altera第四代PLD开发系统被称为:QuartusII,主要用于设计新器件和大规模CPLD/FPGA).使用MAX+PLUSII的设计者不需精通器件内部的复杂结构。设计者可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,MAX+PLUSII把这些设计转自动换成最终所需的格式。其设计速度非常快。对于一般几千门的电路设计,使用MAX+PLUSII,从设计输入到器件编程完毕,用户拿到设计好的逻辑电路,大约只需几小时。设计处理一般在数分钟内内完成。特别是在原理图输入等方面。 一、设计任务及要求: 本设计要求做一个四人抢答器,并要求当有某一参赛者首先按下抢答开关时,相应 显示灯亮并报警,此时抢答器不再接受其他输入信号。电路具有回答问题时间控制功能。要求回答问题时间小于等于100s(显示0-99),时间采用倒计时方式。当到达限定时间,发出警告。 二、题目分析与整体构思: 对于一个四人抢答器,四个选手在电路中的起始控制作用是一样的,当裁判员宣布开始抢答时,谁先按下他前面的控制开关,他的灯就会亮,而且这时其他人再怎么按,也就不会亮了,说明每个人对其他人都有一个先发制人的作用,及每个人都在时间控制下,能锁存住其他选手的功能。当有一个指示灯亮了,计数器就开始从99开始倒计时,到0时还要警告声,这样计数器开始工作就是在指示灯的指示下工作。 可以设四个人分别为输入端A,B,C,D;因为四个输入端在VHDL中,要求四个输入端

多路抢答器的设计与实现设计说明

多路抢答器的设计与实现 [摘要] 本设计是以八路抢答为基本理念,考虑到因活动规则的改变,需设定不同时长的限时抢答、回答问题的功能。利用STC89C52单片机及外围接口实现的抢答系统,以及单片机的定时器/计数器定时和记数的原理,将软、硬件有机地结合起来,使得系统能够设定不同的抢答时间和答题时间,能够正确地进行倒计时,同时使数码管能够正确地显示时间以及选手编号。用矩阵键盘进行活动前的时间设定工作,用开关作为选手抢答按钮输出,用蜂鸣器来发出违规报警和倒计时提醒。同时本设计系统能够实现:在活动中,只有主持人按下开始抢答按钮后,选手的抢答才为有效,如果选手在开始抢答前抢答则为无效;抢答限定时间和回答问题的限定时间可在1-99s设定;可以显示是哪位选手有效抢答和无效抢答;正确按键后有声音提示;抢答时间和回答问题时间用数码管进行倒计时显示,满时后系统计时自动复位及主控强制复位;有按键锁定,在有效状态下,按键无效非法。 [关键词]STC89C52单片机 LED数码管抢答器计时

Design and Implementation of the multi-channel Responder Tian Pengfei (Grade 07,class 084, Shaanxi University of Technology,Hanzhong 72300x, Shaanxi) tutor: Hu bo [Abstract]The design is based on eight Responder as the basic concept, taking into account the changes in the activity rules need to set the time length limit Responder, answer questions function. The Responder system, STC89C52 microcontroller and peripheral interface implementation and timing microcontroller timer / counter and count the principle of software, hardware organically combined, making the system able to set a different answer in time and answer time, able to correctly to the countdown, digital tube able to correctly display the time and the player number. Matrix keyboard work activities before the time set switch as players answer in the button output, use the buzzer to issue the violation alarm and countdown to remind. The same time, the design system can be achieved: At the event, only moderators began to answer in the button is pressed, the players of the answer in order to effectively, if the players before the start Responder Responder invalidity; a limited time to answer in a limited time and answer questions 1-99s setting; can show which players answer in an effective and invalid answer in; the right button a voice prompt; answer in time and answer questions time countdown display with digital tube, the full system time is automatically reset and master compulsory reset; keys are locked in an effective state, the button is not illegal. [Key words] Single-chip LED digital tube Responder timing

抢答器的PLC控制系统设计样本

课程设计任务书 课程设计名称: 可编程序控制器应用技术 设计题目: 抢答器的PLC控制系统设计 设计依据、要求及主要内容: 一、实验目的 1、掌握PLC电气控制系统的设计方法。 2、掌握PLC电气系统的设计、调试方法。 二、实验设备 1、 PLC——Ⅲ型可编程控制台。 2、编程器。 3、实验导线。 4、控制要求的其它外围设备。 三、设计内容 ( 一) 控制要求 设计供4组参赛队伍进行抢答的控制系统, 有数字显示和声音提示, 并设有答题时间控制。 1、参赛者只有在主持人按下开始抢答按钮后再开始抢答才有效, 否则按 抢答器按钮或一直按着抢答器按钮不放, 均不起作用。 2、在抢答时显示最先抢到的一组的组号, 扬声器响一声, 其它组均被封 锁。 3、每道答题在规定的时间10S内完成, 超时则自动取消答题资格, 显示

器数字显示0并报警一声。 4、答题完成后由主持人结束答题, 即复位, 显示器数字回到0。( 二) I/O分配 输入: X0主持人开始抢答按钮SB0 X11主持人结束抢答按钮SB11 X1第一组抢答按钮SB1 X2第二组抢答按钮SB2 X3第三组抢答按钮SB3 X4第四组抢答按钮SB4 输出: Y0扬声器控制信号 Y1个位数字a段控制信号 Y2个位数字b段控制信号 Y3个位数字c段控制信号 Y4个位数字d段控制信号 Y5个位数字e段控制信号 Y6个位数字f段控制信号 Y7个位数字g段控制信号 ( 三) 设计要求 1、画出PLC的输入输出设备的接线图; 2、使用经验设计法完成梯形图、指令表的程序设定;

3、完成程序的仿真调试和模拟试验; 4、完成设计说明书。 目录 1概述 (3) 2方案确定 (4) 3硬件参数设计 (4) 3.1 PLC的选型 (6)

四人抢答器plc课程设计

课程设计说明书 题目名称:四组抢答器plc课程设计 系部:机械工程系 专业班级:机械化13-1班 学生姓名: 学号:2013233 指导教师:全瑞琴 完成日期:2017年1月8号

新疆工程学院 课程设计评定意见 设计题目四组抢答器plc课程设计 系部机械工程系专业班级机械化13-1班学生姓名学生学号2013233 评定意见: 评定成绩: 指导教师(签名):年月日

(此页背书) 评定意见参考提纲: 1、学生完成的工作量与内容是否符合任务书的要求。 2、学生的勤勉态度。 3、设计或说明书的优缺点,包括:学生对理论知识的掌握程度、实践工作能力、表现出的创造性和综合应用能力等。

新疆工程学院 机械工程系系(部)课程设计任务书 2015-2016 学年第一学期2016 年 1 月10日 教研室主任(签名)系(部)主任(签名)

摘要 随着微处理器、计算机和数字通讯技术的飞速发展,计算机控制已扩展到了所有控制领域。而实用抢答器的这一产品是各种竞赛活动中不可缺少的设备,无论是学校、工厂、军队还是益智性电视节目,都会举办各种各样的智力竞赛,都会用到抢答器。目前市场上已有的各种各样的智力竞赛抢答器绝大多数是早期设计的,本设计要求就是利用PLC作为核心部件进行逻辑控制及信号的产生,用PLC本身的优势使竞赛真正达到公正、公平、公开。设计是利用PLC(Programmable Logic Controller)对PLC控制的四路智力抢答器进行控制。首先选择这个题目之后我对本次设计进行了全面的思考。使自己对本次设计有一个大致的总体思路然后仔细分析PLC控制的四路智力抢答器的工作原理以及它的一些工作过程分析后得 出它主要需要完成主持人的控制、选手的抢答、报警、计时及输出显示功能等。考虑到只是PLC控制的四路智力抢答器则输出端口需要9个,输入端口需要6个,由于PLC具有可靠性高、体积小、通用性、使用方便等优点因此我决定选用SIMATIC S7-200 系列的CPU226和数字量扩展模块EM223作为本次设计的PLC。具有方便灵活维护使用方便等特点。 关键词: 可编程控制器抢答器 PLC 模拟电路数字电路

八路抢答器设计(附源程序)

烟台大学单片机课程设计说明书课题:八路抢答器 学生姓名: 学号: 院系:机电汽车工程学院 专业:机械设计制造及其自动化 指导老师: 同组成员: 组长: 2012 年06 月07 日 目录

1 概述 (2) 2设计任务 (2) 3 系统总体方案 (3) 4 硬件设计 (4) 控制系统所需硬件 (4) 硬件原理介绍 (4) 5 软件设计 (7) 软件总体设计 (7) 程序流程图 (8) 6 Proteus软件仿真 (12) Keil软件 (12) 在Proteus软件 (12) 7小结 (14) 8心得体会 (15) 附1:源程序代码 (16) 附2:参考文献 (24) 1 .概述

8路智能抢答器的设计 现如今,各种智力知识竞赛已经成为人们的一种娱乐形式,人们在答题的过程中不仅可以享受到乐趣,还可以学到一些科学知识和生活常识。然而在抢答过程中,单靠视觉是很难判断出哪组最先完成抢答操作。为了辨别哪一组或哪一位选手获得答题权,必须要设计一个智能抢答控制系统——智能抢答器。 抢答器作为一种电子产品,已被人们所熟知并广泛应用于各种智力知识竞赛场合。抢答器在竞赛中有很大用处,通过抢答器的指示灯显示,数码管显示和警示蜂鸣等手段,能准确,公正,直观地判断出第1抢答者并协助比赛的顺利进行。但是,目前使用的抢答器大多数都采用了逻辑电路进行设计,分立元件较多,造成抢答器的成本较高。此外一般抢答器由模拟电路,数字电路或二者结合组成,其智能化程度低,故障率高,显示简单。现代电子技术的发展要求电子电路朝数字化,集成化方向发展,因此设计出全集成电路的多路抢答器是现代电子技术发展的要求。 2 .设计任务 本设计要求学生结合现有的实际条件,以单片机为控制核心,设计一个8路智能抢答器。要求实现的功能如下: 1) 抢答器可同时供8名选手或8个代表队比赛,分别用8个按键S1~S8进行抢答。 2) 主持人可以通过智能抢答器的按键设定每道题的抢答时间和回答时间。 3) 具有清零和非法抢答控制功能,并由主持人操纵,避免选手在主持人说“开始”前提前抢答,违反规则。 4) 当主持人启动“开始抢答键”后,定时器进行减计时,在10s内无人抢答表示所有参赛选手或参赛队对本题弃权,抢答时间耗尽后禁止抢答。 5) 倒计时5s时,如果仍无人抢答,则系统每1s报警一次,用以提示参赛选手。 6) 抢答器具有锁存与显示功能。即选手按下按键,锁存相应选手的参赛号码,并在LED数码管上显示,同时扬声器发出报警声响提示。选手抢答实行优先锁存,其他按键者将不能响应,以便公平地选择第一个抢答者。 7) 参赛选手在设定的时间内进行抢答,抢答有效,显示器上显示选手的编号同时进入回答问题的30s倒计时。 8) 倒计时期间,如果主持人想终止倒计时,可以按下“停止”按键,系统

抢答器PLC控制系统课程设计

) 抢答器PLC控制系统设计 一、抢答器PLC电气控制系统设计任务书 1.抢答器工艺的技术要求 实用抢答器的这一产品是各种竞赛活动中不可缺少的设备,无论是学校、工厂、军队还是益智性电视节目,都会举办各种各样的智力竞赛,都会用到抢答器。目前市场上已有的各种各样的智力竞赛抢答器绝大多数是早期设计的,只具有抢答锁定功能的一个电路,以模拟电路、数字电路或者模拟电路与数字电路相结合的产品,这部分抢答器已相当成熟。现在的抢答器具有倒计时、定时、自动(或手动)复位、报警(即声响提示,有的以音乐的方式来体现)、屏幕显示、按键发光等多种功能。但功能越多的电路相对来说就越复杂,且成本偏高,故障高,显示方式简单(有的甚至没有显示电路),无法判断提前抢按按钮的行为,不便于电路升级换代。本设计要求就是利用PLC作为核心部件进行逻辑控制及信号的产生,用PLC 本身的优势使竞赛真正达到公正、公平、公开。 2.抢答器电气控制系统设计要求 1)抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0 ~ S7表示。 2)设置一个系统清除和抢答控制开关S,该开关由主持人控制。 3)抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示,同时扬声器发出报警声响提示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。 ~ 4)抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30秒)。当主持人启动"开始"键后,定时器进行减计时,同时扬声器发出短暂的声响,声响持续的时间秒左右。 5)参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。 6)如果定时时间已到,无人抢答,本次抢答无效,系统报警并禁止抢答,定时显示器上显示00。 二、抢答器PLC电气控制系统总体设计过程 (二)系统设计要求及工作原理 1.设计要求 (1)抢答器同时为8组选手分别提供按钮,按钮分别为 PB0、PB1、PB2、PB3、PB4、PB5、PB6、PB7; (2)设置一个复位按钮PB10,实现系统电路的复位,由 主持人控制; (3)当主持人打开启动开关SW1后,在设定时间T0内, 如果某组抢先按下抢答按钮,则驱动音效电路①发出声响, 指示灯L1亮,并且在8段数码管显示器(如图1所示)上显 示出抢答成功的组号,此时电路实现互锁,其它组再按下抢 答按钮为无效; (4)如果在时间T0内,无人应答,则驱动音效电路② 发出声响,指示灯L2亮,表示抢答者均放弃该题;

电子抢答器控制系统的设计 -

抢答器控制系统的设计 院系: xxx 姓名:xxx 学号:xxx 专业:xxx 指导教师:xxx 成绩评定:

此次设计采用AT89C51单片机为核心控制元件,设计一个简易的抢答器,本方案以AT89C51单片机作为主控核心,与MAX232、发光二极管、数码管、蜂鸣器等构成硬件操作,再利用C语言编程,来控制抢答器的功能实现。本设计的系统实用性强、判断精确、操作简单、扩展功能强。 关键字:STC89C52单片机、动态显示、中断 1

摘要 (1) 1 系统方案总体设计 (4) 1.1控制芯片 (4) 1.2数据显示 (4) 1.3原理框图 (4) 2 系统硬件设计 (5) 2.1 AT89C51的组成及管脚介绍 (5) 2.2 电路设计 (7) 2.2.1 抢答器电路 (7) 2.2.2 发声电路 (8) 2.2.3 开始、复位按键输入电路的设计 (8) 2.2.4 时钟振荡电路 (9) 2.2.5 设定时间、加减时间电路 (9) 2.2.6 显示电路 (10) 3 系统程序设计 (11) 3.1 抢答器工作流程 (11) 3.2 流程图 (11) 4 Proteus仿真设计 (12) 4.1 利用Proteus仿真软件建立系统仿真模型 (12) 4.2 开始抢答 (12) 4.3 非法抢答 (13) 2

4.4 正常抢答 (13) 参考文献 (14) 附录 (14) 3

1 系统方案总体设计 1.1控制芯片 采用51系列单片机AT89C51作为控制核心,该系统可以完成运算控制、信号识别以及显示功能的实现。单片机技术比较成熟,应用起来方便、简单并且单片机周围的辅助电路也比较少,便于控制和实现。整个系统具有极其灵活的可编程性,能方便地对系统进行功能的扩张和更改。 MCS-51单片机特点如下:a、可靠性好:单片机按照工业控制要求设计,抵抗工业噪声干扰优于一般的CPU,程序指令和数据都可以写在ROM里,许多信号通道都在同一芯片,因此可靠性高,易扩充。b、单片机有一般电脑所必须的器件,如三态双向总线,串并行的输入及输出引脚,可扩充为各种规模的微电脑系统。c、控制功能强:单片机指令除了输入输出指令,逻辑判断指令外还有更丰富的条件分支跳跃指令。1.2数据显示 在实现基本功能时,我们采用了四位数码管显示,后两位显示倒计时时间,第一位显示抢答组号,第三位置空,在此基础上还在程序里加了更改抢答时间和倒计时时间的模块,也可通过数码管显示,成为一个比较完整的系统。 1.3原理框图 图1-1 原理框图 4

简易抢答器的电路设计

简易抢答器的电路设计 学院名称公安技术学院 专业刑事科学技术、安全防范工程班级12级刑科、13级安防、刑科指导老师寇为刚 学生姓名脱海涛彭俊杰刘吉宏陈砚君 甘肃政法学院 2013年12月8日

摘要 本设计主要介绍用数电知识设计八路抢答器。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出,并与主持人开关相连接,即构成了抢答器的主体电路。经过布线、接线、调试等工作后数字抢答器成形。借助较少的外围元件完成抢答的整个过程,设计制作了八路抢答器,设计编程简单,工作稳定可靠。可供8人或8个代表队抢答,并用7段数码管显示首先抢答者的组别号码,有人抢答后自动闭锁其他各路输入,禁止其他人抢答,使其他组的开关失去作用,而显示最先按下抢答键的组别号。只有当主持人按下复位按键才能再次抢答。 关键字:抢答器数码管信号电路 Abstract The design introduced by the number of electrical knowledge eight responder design. Input signal priority coding circuit, latch, decoder circuit will be the team's output on a display, and connected with the host switch, which constitute the main circuit responder. After wiring, wiring, commissioning work forming digital answering device. The whole process with fewer peripheral components to complete the answer, designed and produced eight way responder, programming is simple, stable and reliable work. For 8 people or 8 team competition, with 7 digital tube display first responder group number, some people answer automatic blocking other each input, no other answer, switch to other groups lose their effect, and shows the first press the answer key constituencies. Only when the host press the reset button again to answer. Keyword:Responder Digital tube Signal Circuit

(完整版)基于51单片机的4人抢答器课程设计

基于51单片机的4人抢答器设计 设计要求: 以单片机为核心,设计一个4位竞赛抢答器:同时供4名选手或4个代表队比赛,分别用4个按钮S0~S3表示。 设置一个系统清除和抢答控制开关S,开关由主持人控制。 抢答器具有锁存与显示功能。即选手按按钮,锁存相应的编号,并在优先抢答选手的编号一直保持到主持人将系统清除为止。 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30秒)。 当主持人启动“开始”键后,定时器进行减计时,同时扬声器发出短暂的声响,声响持续的时间为0.5s左右。 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。 如果定时时间已到,无人抢答,本次抢答无效,系统报警并禁止抢答,定时显示器上显示00。 工作原理: 通过键盘改变抢答的时间,原理与闹钟时间的设定相同,将定时时间的变量置为全局变量后,通过键盘扫描程序使每按下一次按键,时间加1(超过30时置0)。同时单片机不断进行按键扫描,当参赛选手的按键按下时,用于产生时钟信号的定时计数器停止计数,同时将选手编号(按键号)和抢答时间分别显示在LED上。

#include #define uchar unsigned char #define uint unsigned int uchar num; //定义中断变量,num计满20表示1秒时间到uchar num1; //十秒倒计时显示初始值 uchar flag1,flag2; //清零键及开始键按下标志位 uchar flag3,flag4=0; //定义键盘按下标志位 uchar code table[]={ 0x3f,0x06,0x5b,0x4f, 0x66,0x6d,0x7d,0x07, 0x7f,0x6f}; //数码管编码

基于单片机的四人抢答器设计文档

工程大学机电学院 课程设计说明书 课程设计名称:单片机原理及应用 课程设计题目:基于单片机的四路抢答器的设计指导教师:王国义 专业班级:电气2124 班 学生姓名:武云 学号:312107040432 起止日期:2014/7/7—7/18 总评成绩:

课程设计任务书 设计目的:设计一个基于单片机的四路抢答器包含计时和锁存功能 设计要求: (1)抢答器同时供4名选手或4个代表队比赛,分别用4个按钮① ~ ④表示。 (2)设置一个系统清除S1和抢答控制开关S2,该开关由主持人控制。 (3)抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在1602液晶屏上显示,同时蜂鸣器发出报警声响提示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。 (4)抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如10秒)。当主持人启动"开始"键后,定时器进行减计时。 (5)如果定时时间已到,无人抢答,本次抢答无效,系统禁止抢答,定时显示器上显示01s。 指导教师(签名): 年月日

前言 电子技术和微型计算机的迅速发展,促进了微型计算机测量和控制技术的迅速发展和广泛应用,单片机的应用已经渗透到国民经济的各个部门和领域,它起到了越来越重要的作用。它已成为工业控制领域、智能仪器仪表、尖端武器、日常生活中最广泛使用的计算机,抢答器就是常见的单片机。 随着我国经济和文化事业的发展,在很多公开竞争场合要求有公正的竞争裁决,诸如证券、股票交易及各种智力竞赛等,因此出现了抢答器。抢答器一般是由很多电路组成的,线路复杂,可靠性不高,功能也比较简单,特别是当抢答路数很多时,实现起来就更为困难。因此我们设计了以单片机为核心的新型智能的抢答器,在保留了原始抢答器的基本功能的同时又增加一系列的实用功能。并简化其电路结构。控制系统的三个模块为:显示模块、存储模块、抢答开关模块。该系统通过开关电路四个按键输入抢答信号,利用1602液晶屏来完成显示功能,用按键来让选手进行抢答,在液晶屏上显示抢答最快的及时间,从而实现整个抢答过程。本文主要介绍了单片机抢答器设计及工作原理,以及它的实际用途。系统工作原理本系统采用AT89C51单片机作为核心。工作时,用按键通过开关电路输入各路的抢答信号,经单片机的处理,输出控制信号,单片机控制的智能抢答器设计。

抢答器控制系统设计

摘要 可编程序控制器(PLC)是一种新型的通用的自动控制装置,它将传统的继电器控制技术、计算机技术和通讯技术融为一体,其拥有功能强大、编程简单、使用方便以及体积小、重量轻、功耗低等一系列优点。 本文采用日本三菱公司生产的FX2N型PLC作为核心控制器进行五路抢答器系统的设计,设计了系统结构图、程序指令、梯形图以及输入输出端子的分配方案,在保留了原始抢答器的基本功能的同时又增加一系列的实用功能并简化其电路结构,其将以其控制方便,灵活,只要改变输入PLC的控制程序,便可改变竞赛抢答器的抢答方案,从而使得竞赛不断完善其公平、公正性。 在实时检测和自动控制的PLC应用系统中,PLC往往是作为一个核心部件来使用。本设计正是以PLC为核心,该系统可以实现多人抢答和违例报警的自动显示。由于PLC具有可靠性、易操作性、灵活性等优点,故传统答题相比,大大提高了效率和可靠性,有很强的实用价值。 关键词:PLC;竞赛抢答器

目录 1 引言................................................................. 错误!未定义书签。 1.1 设计目的 (1) 1.2 设计意义 (1) 1.3 设计内容及要求 (1) 2 PLC控制系统硬件设计 (3) 2.1 系统硬件配置及组成原理 (3) 2.2 系统输入输出点分析 (4) 2.3 PLC选型 (4) 2.4 系统硬件接线图设计 (5) 3 PLC控制系统软件设计 (6) 3.1 系统I/O地址分配 (6) 3.2 控制程序流程图设计 (6) 3.3 控制程序时序图设计 (7) 3.4 PLC控制程序设计 (8) 4 上位机组态监控系统设计 (11) 4.1 组态监控软件选择 (11) 4.2 上位监控系统组态设计 (11) 4.3 实现效果 (12) 5 系统调试及结果分析 (11) 5.1 系统仿真调试 (11) 5.2 结果分析................................................... 错误!未定义书签。 6 设计总结 (11) 参考文献 (16) 附录控制程序梯形图 (17)

4路智力抢答器及原理电路图

1.设计目的 当今的社会竞争日益激烈,选拔人才,评选优胜,知识竞赛之类的活动愈加频繁,而在竞赛中往往分为几组参加,这时针对主持人提出的问题,如果要是让抢答者用举手等方法,这在某种程度上会因为主持人的主观误断造成比赛的不公平性。比赛中为了准确、公正、直观地判断出第一抢答者,这就要有一种抢答设备作为裁判员,这就必然离不开抢答器。 在数字电路设计的过程中具体的目的如下: 1)巩固和加深对电子电路基本知识的理解,提高综合运用本课程所学知识的能力。 2)培养根据设计需要选学参考书籍,查阅相关手册、图表和文献资料的自学能力,并掌握抢答器的基本原理,掌握4D锁存器、计数器、555定时器的工作原理和使用方法。 3)通过电路方案的分析、论证和比较,设计计算和选取元器件、电路组装、调试和检测等环节,初步掌握简单实用电路的分析方法和工程设计方法。 4)学会简单电路的实验调试和性能指标的测试方法,提高学生动手能力和进行数字电子电路实验的基本技能,学会使用Multisim仿真软件。 2.设计要求及方案论证 2.1设计要求 (1)四组参赛者在进行抢答时(用4组彩灯代表),当抢先者按下面前的按钮时,抢答器能准确地判断出抢先者,并以声、光为标志。要求声响、光亮时间为9秒后自动熄灭。 (2)抢答器应具有互锁功能,某组抢答后能自动封锁其他各组进行抢答。 (3)抢答器应具有限时(抢答时间、回答问题时间)的功能。限时档次分别为30秒、60秒、90秒;时间到时应发出声响。同时,时间数据要用数码管显示出来。 (4)抢答者犯规或违章时,应自动发出警告信号,以提示灯光闪为标志。 (5)系统应具有一个总复位开关。

2.2方案论证 方案一,用优先编码器74LS148和74LS279锁存器实现抢答和锁存功能,用加法器74LS160实现计数功能,但此方案电路繁琐复杂,不做选用。 方案二,用4D触发器74LS175实现抢答并锁存功能,用计数器74LS192实现定时功能,此方案电路相对简单,并且74LS192可以实现减数倒计时功能,所以选用方案二。 3.原理框图 4.单元电路设计 4.1抢答电路设计 4.1.1抢答电路及原理

四人智力抢答器课程设计报告

四人智力抢答器课程设计 报告 Prepared on 22 November 2020

数字电子技术课程设计报告 设计课题: 四人智力竞赛抢答器 学院: 专业: 电子信息工程 班级: 2010级电信(1)班 姓名: 学号: 日期 2012年 12月9日——2012年12月23日指导教师:

摘要 在各种智力竞赛场合,抢答器是必不可少的最公正的用具。 通过本学年的《数字电路技术》的学习我们知道了它的原理其实是比较简单的,主要就是通过四D触发器74LS175为中心构成编码锁存系统控制选手的抢答情况,再通过逻辑电路将输入开关、脉冲及输出LED灯、数码管和扬声器连接起来即可。电路由主体电路和扩展电路两部分组成,主体电路主要由74LS175,即4D触发器来构成抢答锁存器,由主持人来控制74LS175的清零端。当清零端为高电平“1”时,选手开始抢答,最先按键的选手相应的LED发光二极管发光,并且扬声器发出声音,同时,由4个Q及门电路组成的锁存电路来控制其他选手再按键时不再起作用。扩展电路主要包括秒脉冲发生电路和定时电路,并且在设计中加入了报警电路,以提示选手和观众。 经Proteus仿真软件验证抢答器原理图无误,可实现设计所要求功能。 关键词:四人智力竞赛抢答器、74LS175、脉冲、锁存器 目录 1 设计任务及要求 (1) 2 比较和选定设计的系统方案、画出系统框图 (1) 方案比较 (1) 系统框图 (3)

3单元电路设计、参数计算和器件选择 (3) 抢答电路设 (3) 定时电路设计 (6) 报警电路设计 (9) 4完整的电路图及电路的工作原理 (10) 完整电路图 (10) 工作原理..............................................................................11 5经验体会. (12) 参考文献 (12) 附录A:系统电路原理图 (13) 附录B:元器件清单 (14)

相关主题
文本预览
相关文档 最新文档