当前位置:文档之家› 74系列芯片资料

74系列芯片资料

74系列芯片资料
74系列芯片资料

74HC/LS/HCT/F系列芯片的区别

1、LS是低功耗肖特基,HC是高速COMS。LS的速度比HC略快。HCT输入输出与LS兼容,但是功耗低;F是高速肖特基电路;

2、LS是TTL电平,HC是COMS电平。

3、LS输入开路为高电平,HC输入不允许开路,hc 一般都要求有上下拉电阻来确定输入端无效时的电平。LS 却没有这个要求

4、LS输出下拉强上拉弱,HC上拉下拉相同。

5、工作电压不同,LS只能用5V,而HC一般为2V到6V;

6、电平不同。LS是TTL电平,其低电平和高电平分别为0.8和V2.4,而CMOS在工作电压为5V时分别为0.3V和3.6V,所以CMOS可以驱动TTL,

但反过来是不行的

7、驱动能力不同,LS一般高电平的驱动能力为5mA,低电平为20mA;而CMOS的高低电平均为5mA;

8、CMOS器件抗静电能力差,易发生栓锁问题,所以CMOS的输入脚不能直接接电源。

74系列集成电路大致可分为6大类:

. 74××(标准型);

.74LS××(低功耗肖特基);

.74S××(肖特基);

.74ALS××(先进低功耗肖特基);

.74AS××(先进肖特基);

.74F××(高速)。

近年来还出现了高速CMOS电路的74系列,该系列可分为3大类:

. HC为COMS工作电平;

. HCT为TTL工作电平,可与74LS系列互换使用;

.HCU适用于无缓冲级的CMOS电路。

这9种74系列产品,只要后边的标号相同,其逻辑功能和管脚排列就相同。根据不同的条件和要求可选择不同类型的74系列产品,比如电路

的供电电压为3V就应选择74HC系列的产品

7400 QUAD 2-INPUT NAND GATES与非门

7401 QUAD 2-INPUT NAND GATES OC与非门

7402 QUAD 2-INPUT NOR GATES或非门

7403 QUAD 2-INPUT NAND GATES与非门

7404 HEX INVERTING GATES反向器

7406 HEX INVERTING GATES HV高输出反向器

7408 QUAD 2-INPUT AND GATE与门

7409 QUAD 2-INPUT AND GATES OC与门

7410 TRIPLE 3-INPUT NAND GATES与非门

7411 TRIPLE 3-INPUT AND GATES与门

74121 ONE-SHOT WITH CLEAR单稳态

74132 SCHMITT TRIGGER NAND GATES 触发器与非门

7414 SCHMITT TRIGGER INVERTERS触发器反向器

74153 4-LINE TO 1 LINE SELECTOR四选一74155 2-LINE TO 4-LINE DECODER译码器74180 PARITY GENERATOR/CHECKER奇偶发生检验74191 4-BIT BINARY COUNTER UP/DOWN计数器7420 DUAL 4-INPUT NAND GATES双四输入与非门7426 QUAD 2-INPUT NAND GATES与非门7427 TRIPLE 3-INPUT NOR GATES三输入或非门7430 8-INPUT NAND GATES八输入端与非门7432 QUAD 2-INPUT OR GATES二输入或门7438 2-INPUT NAND GATE BUFFER与非门缓冲器7445 BCD-DECIMAL DECODER/DRIVER BCD译码驱动器7474 D-TYPE FLIP-FLOP D型触发器7475 QUAD LATCHES双锁存器7476 J-K FLIP-FLOP J-K触发器

7485 4-BIT MAGNITUDE COMPARATOR四位比较器7486 2-INPUT EXCLUSIVE OR GATES双端异或门

74HC00 QUAD 2-INPUT NAND GATES双输入与非门74HC02 QUAD 2-INPUT NOR GATES双输入或非门74HC03 2-INPUT OPEN-DRAIN NAND GATES与非门74HC04 HEX INVERTERS六路反向器

74HC05 HEX INVERTERS OPEN DRAIN六路反向器74HC08 2-INPUT AND GATES双输入与门

74HC107 J-K FLIP-FLOP WITH CLEAR J-K触发器

74HC109A J-K FLIP-FLOP W/PRESET J-K触发器

74HC11 TRIPLE 3-INPUT AND GATES三输入与门

74HC112 DUAL J-K FLIP-FLOP双J-K触发器

74HC113 DUAL J-K FLIP-FLOP PRESET双JK触发器74HC123A RETRIGGERABLE MONOSTAB可重触发单稳74HC125 TRI-STATE QUAD BUFFERS四个三态门74HC126 TRI-STATE QUAD BUFFERS六三态门74HC132 2-INPUT TRIGGER NAND 施密特触发与非门74HC133 13-INPUT NAND GATES十三输入与非门

74HC137 3-TO-8 DECODERS W/LATCHES 3-8线译码器74HC138 3-8 LINE DECODER3线至8线译码器74HC139 2-4 LINE DECODER2线至4线译码器74HC14 TRIGGERED HEX INVERTER六触发反向器74HC147 10-4 LINE PRIORITY ENCODER 10-4编码器74HC148 8-3 LINE PRIORITY ENCODER8-3编码器74HC149 8-8 LINE PRIORITY ENCODER 8-8编码器74HC151 8-CHANNEL DIGITAL MUX8通道多路器74HC153 DUAL 4-INPUT MUX双四输入多路器

74HC154 4-16 LINE DECODER4线至16线译码器74HC155 2-4 LINE DECODER2线至4线译码器74HC157 QUAD 2-INPUT MUX四个双端多路器

74HC161 BINARY COUNTER二进制计数器

74HC163 DECADE COUNTERS十进制计数器74HC164 SERIAL-PARALLEL SHIFT REG串入并出74HC165 PARALLEL-SERIAL SHIFT REG并入串出74HC166 SERIAL-PARALLEL SHIFT REG串入并出74HC173 TRI-STATE D FLIP-FLOP三态D触发器74HC174 HEX D FLIP-FLOP W/CLEAR六D触发器74HC175 HEX D FLIP-FLOP W/CLEAR六D触发器74HC181 ARITHMETIC LOGIC UNIT算术逻辑单元74HC182 LOOK AHEAD CARRYGENERATR进位发生器74HC190 BINARY UP/DN COUNTER 二进制加减计数器74HC191 DECADE UP/DN COUNTER 十进制加减计数器74HC192 DECADE UP/DN COUNTER 十进制加减计数器74HC193 BINARY UP/DN COUNTER 二进制加减计数器74HC194 4BIT BI-DIR SHIFT4位双向移位寄存器

74HC195 4BIT PARALLEL SHIFT 4位并行移位寄存器

74HC20 QUAD 4-INPUT NAND GATE四个四入与非门74HC221A NON-RETRIG MONOSTAB不可重触发单稳74HC237 3-8 LINE DECODER 地址锁3线至8线译码器74HC242/243 TRI-STAT TRANSCEIVER三态收发器74HC244 OCTAL 3-STATE BUFFER八个三态缓冲门

74HC245 OCTAL 3-STATE TRANSCEIVER三态收发器74HC251 8-CH 3-STATE MUX8路3态多路器74HC253 DUAL 4-CH 3-STATE MUX4路3态多路器74HC257 QUAD 2-CH 3-STATE MUX4路3态多路器74HC258 2-CH 3-STATE MUX2路3态多路器74HC259 3-8 LINE DECODER8位地址锁存译码器

74HC266A 2-INPUT EXCLUSIVE NOR GATE异或非74HC27 TRIPLE 3-INPUT NOR GATE三个3输入或非门74HC273 OCTAL D FLIP-FLOP CLEAR8路D触发器74HC280 9BIT ODD/EVEN GENERATOR奇偶发生器74HC283 4BIT BINARY ADDER CARRY四位加法器74HC299 3-STATE UNIVERSAL SHIFT三态移位寄存74HC30 8-INPUT NAND GATE8输入端与非门74HC32 QUAD 2-INPUT OR GATE四个双端或门74HC34 NON-INVERTER非反向器

74HC354 8-CH 3-STATE MUX8路3态多路器74HC356 8-CH 3-STATE MUX8路3态多路器74HC365 HEX 3-STATE BUFFER六个三态缓冲门

74HC366 3-STATE BUFFER INVERTER缓冲反向器74HC367 3-STATE BUFFER INVERTER缓冲反向器74HC368 3-STATE BUFFER INVERTER缓冲反向器74HC373 3-STATE OCTAL D LATCHES 三态D型锁存器74HC374 3-STATE OCTAL D FLIPFLOP三态D触发器

74HC3934-BIT BINARY COUNTER 4位二进制计数器

74HC4016 QUAD ANALOG SWITCH四路模拟量开关

74HC4020 14-Stage Binary Counter 14输出计数器

74HC4017 Decade Counter/Divider with 10 Decoded Outputs 十进制计数器带10个译码输出端

74HC4040 12 Stage Binary Counter12出计数器

74HC4046 PHASE LOCK LOOP相位监测输出器

74HC4049 LEVEL DOWN CONVERTER电平变低器

74HC4050 LEVEL DOWN CONVERTER电平变低器

74HC4051 8-CH ANALOG MUX8通道多路器

74HC4052 4-CH ANALOG MUX4通道多路器

74HC4053 2-CH ANALOG MUX2通道多路器

74HC4060 14-STAGE BINARY COUNTER14阶BIN计数

74HC4066 QUAD ANALOG MUX四通道多路器

74HC4075 TRIPLE 3-INPUT OR GATE3输入或门

74HC42 BCD TO DECIMAL BCD转十进制译码器

74HC423A RETRIGGERABLE MONOSTAB可重触发单稳

74HC4511 BCD-7 SEG DRIVER/DECODER7段译码器

74HC4514 4-16 LINE DECODER4至16线译码器

74HC4538A RETRIGGERAB MONOSTAB可重触发单稳

74HC4543 LCD BCD-7 SEG LCD用的BCD-7段译码驱动

74HC51 AND OR GATE INVERTER与或非门

74HC521 8BIT MAGNITUDE COMPARATOR判决定路

74HC533 3-STATE D LATCH三态D锁存器

74HC534 3-STATE D FLIP-FLOP三态D型触发器

74HC540 3-STATE BUFFER三态缓冲器

74HC541 3-STATE BUFFER INVERTER三态缓冲反向器

74HC58 DUAL AND OR GATE与或门

74HC589 3STATE 8BIT SHIFT 8位移位寄存三态输出

74HC594 8BIT SHIFT REG8位移位寄存器

74HC595 8BIT SHIFT REG8位移位寄存器出锁存

74HC597 8BIT SHIFT REG8位移位寄存器入锁存

74HC620 3-STATE TRANSCEIVER反向3态收发器

74HC623 3-STATE TRANSCEIVER八路三态收发器

74HC640 3-STATE TRANSCEIVER反向3态收发器

74HC643 3-STATE TRANSCEIVER八路三态收发器

74HC646 NON-INVERT BUS TRANSCEIVER 总线收发器

74HC648 INVERT BUS TRANCIVER反向总线收发器

74HC688 8BIT MAGNITUDE COMPARATOR 8位判决电路

74HC7266 2-INPUT EXCLUSIVE NOR GATE异或非门

74HC73 DUAL J-K FLIP-FLOP W/CLEAR双JK触发器

74HC74A PRESET/CLEAR D FLIP-FLOP双D触发器

74HC75 4BIT BISTABLE LATCH4位双稳锁存器

74HC76 PRESET/CLEAR JK FLIP-FLOP双JK触发器

74HC85 4BIT MAGNITUDE COMPARATOR4位判决电路74HC86 2INPUT EXCLUSIVE OR GATE2输入异或门74HC942 BAUD MODEM300BPS低速调制解调器74HC943 300 BAUD MODEM300BPS低速调制解调器74LS00 QUAD 2-INPUT NAND GATES与非门74LS02 QUAD 2-INPUT NOR GATES或非门74LS03 QUAD 2-INPUT NAND GATES与非门74LS04 HEX INVERTING GATES反向器

74LS05 HEX INVERTERS OPEN DRAIN六路反向器74LS08 QUAD 2-INPUT AND GATE与门

74LS09 QUAD 2-INPUT AND GATES OC与门74LS10 TRIPLE 3-INPUT NAND GATES与非门

74LS109 QUAD 2-INPUT AND GATES OC与门

74LS11 TRIPLE 3-INPUT AND GATES与门

74LS112 DUAL J-K FLIP-FLOP双J-K触发器

74LS113 DUAL J-K FLIP-FLOP PRESET双JK触发器

74LS114 NEGATIVE J-K FLIP-FLOP负沿J-K触发器

74LS122 Retriggerable Monostab可重触发单稳

74LS123 Retriggerable Monostable 可重触发单稳

74LS125 TRI-STATE QUAD BUFFERS四个三态门

74LS13 QUAL 4-in NAND TRIGGER 4输入与非触发器

74LS160 BCD DECADE 4BIT BIN COUNTERS计数器74LS136 QUADRUPLE 2-INPUT XOR GATE异或门74LS138 3-8 LINE DECODER3线至8线译码器74LS139 2-4 LINE DECODER2线至4线译码器74LS14 TRIGGERED HEX INVERTER六触发反向器74HC147 10-4 LINE PRIORITY ENCODER 10-4编码器74HC148 8-3 LINE PRIORITY ENCODER 8-3编码器74HC149 8-8 LINE PRIORITY ENCODER 8-8编码器74LS151 8-CHANNEL DIGITAL MUX8通道多路器74LS153 DUAL 4-INPUT MUX双四输入多路器

74LS155 2-4 LINE DECODER2线至4线译码器74LS156 2-4 LINE DECODER/DEMUX2-4译码器74LS157 QUAD 2-INPUT MUX四个双端多路器

74LS158 2-1 LINE MUX2-1线多路器

74LS160A BINARY COUNTER二进制计数器

74LS161A BINARY COUNTER二进制计数器

74LS162A BINARY COUNTER二进制计数器

74LS163A DECADE COUNTERS十进制计数器74LS164 SERIAL-PARALLEL SHIFT REG串入并出

74LS168 BI-DIRECT BCD TO DECADE双向计数器

74LS169 4BIT UP/DN BIN COUNTER 四位加减计数器

74LS173 TRI-STATE D FLIP-FLOP三态D触发器

74LS174 HEX D FLIP-FLOP W/CLEAR六D触发器

74LS175 HEX D FLIP-FLOP W/CLEAR六D触发器74LS190 BINARY UP/DN COUNTER 二进制加减计数器74LS191 DECADE UP/DN COUNTER 十进制加减计数器74LS192 DECADE UP/DN COUNTER 十进制加减计数器74LS193 BINARY UP/DN COUNTER 二进制加减计数器74LS194A 4BIT BI-DIR SHIFT4位双向移位寄存器

74LS195A 4BIT PARALLEL SHIFT4位并行移位寄存器

74LS20 QUAD 4-INPUT NAND GATE四个四入与非门74LS21 4-INPUT AND GATE四输入端与门

74LS240 OCTAL 3-STATE BUFFER八个三态缓冲门

74LS244 OCTAL 3-STATE BUFFER八个三态缓冲门

74LS245 OCTAL 3-STATE TRANSCEIVER三态收发器74LS253 DUAL 4-CH 3-STATE MUX4路3态多路器74LS256 4BIT ADDRESS LATCH四位可锁存锁存器

74LS257 QUAD 2-CH 3-STATE MUX4路3态多路器74LS258 2-CH 3-STATE MUX2路3态多路器74LS27 TRIPLE 3-INPUT NOR GATES三输入或非门

74LS279 QUAD R-S LATCHES四个RS非锁存器74LS28 QUAD 2-INPUT NOR BUFFER 四双端或非缓冲74LS283 4BIT BINARY ADDER CARRY四位加法器74LS30 8-INPUT NAND GATES八输入端与非门

74LS32 QUAD 2-INPUT OR GATES二输入或门

74LS352 4-1 LINE SELECTOR/MUX 4-1线选择多路器74LS365 HEX 3-STATE BUFFER六个三态缓冲门

74LS367 3-STATE BUFFER INVERTER缓冲反向器

74LS368A 3-STATE BUFFER INVERTER缓冲反向器74LS373 OCT LATCH W/3-STATE OUT三态输出锁存器74LS76 Dual JK Flip-Flop w/set2个JK触发器

74LS379 QUAD PARALLEL REG四个并行寄存器

74LS38 2-INPUT NAND GATE BUFFER与非门缓冲器74LS390 DUAL DECADE COUNTER2个10进制计数器74LS393 DUAL BINARY COUNTER2个2进制计数器74LS42 BCD TO DECIMAL BCD转十进制译码器74LS48 BCD-7 SEG BCD-7段译码器

74LS49 BCD-7 SEG BCD-7段译码器

74LS51 AND OR GATE INVERTER与或非门

74LS540 OCT Buffer/Line Driver8路缓冲驱动器

74LS541 OCT Buffer/LineDriver8路缓冲驱动器

74LS74 D-TYPE FLIP-FLOP D型触发器

74LS682 8BIT MAGNITUDE COMPARATOR8路比较器74LS684 8BIT MAGNITUDE COMPARATOR8路比较器74LS75 QUAD LATCHES双锁存器

74LS83A 4BIT BINARY ADDER CARRY四位加法器74LS85 4BIT MAGNITUDE COMPARAT4位判决电路

74LS86 2INPUT EXCLUSIVE OR GATE2输入异或门

74LS90 DECADE/BINARY COUNTER十/二进制计数器

74LS95B 4BIT RIGHT/LEFT SHIFT 4位左右移位寄存

74LS688 8BIT MAGNITUDE COMPARAT8位判决电路

74LS136 2-INPUT XOR GATE2输入异或门

74LS651 BUS TRANSCEIVERS总线收发器

74LS653 BUS TRANSCEIVERS总线收发器

74LS670 3-STATE 4-BY-4 REG3态4-4寄存器

74LS73A DUAL J-K FLIP-FLOP W/CLEAR 双JK触发器

TTL器件和CMOS器件的逻辑电平

分类:默认栏目

TTL器件和CMOS器件的逻辑电平

逻辑电平的一些概念

要了解逻辑电平的内容,首先要知道以下几个概念的含义:

1:输入高电平(Vih):保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时,则认为输入电平为高电平。

2:输入低电平(Vil):保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。

3:输出高电平(Voh):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此Voh。

4:输出低电平(Vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol。

5:阀值电平(Vt):数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平。它是一个界于Vil、Vih之间的电压值,

对于CMOS电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平> Vih,输入低电平对于一般

的逻辑电平,以上参数的关系如下:

Voh > Vih > Vt > Vil > Vol。

6:Ioh:逻辑门输出为高电平时的负载电流(为拉电流)。

7:Iol:逻辑门输出为低电平时的负载电流(为灌电流)。

8:Iih:逻辑门输入为高电平时的电流(为灌电流)。

9:Iil:逻辑门输入为低电平时的电流(为拉电流)。

门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路门。开路的TTL、CMOS、ECL门分别称为集电极开

路(OC)、漏极开路(OD)、发射极开路(OE),使用时应审查是否接上拉电阻(OC、OD门)或下拉电阻(OE门),以及电阻阻值是否合

适。对于集电极开路(OC)门,其上拉电阻阻值RL应满足下面条件:

(1):RL < (VCC-Voh)/(n*Ioh+m*Iih)

(2):RL > (VCC-Vol)/(Iol+m*Iil)

其中n:线与的开路门数;m:被驱动的输入端数。

:常用的逻辑电平

·逻辑电平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等。

·其中TTL和CMOS的逻辑电平按典型电压可分为四类:5V系列(5V TTL和5V CMOS)、3.3V 系列,2.5V系列和1.8V系列。

·5V TTL和5V CMOS逻辑电平是通用的逻辑电平。

·3.3V及以下的逻辑电平被称为低电压逻辑电平,常用的为LVTTL电平。

·低电压的逻辑电平还有2.5V和1.8V两种。

·ECL/PECL和LVDS是差分输入输出。

·RS-422/485和RS-232是串口的接口标准,RS-422/485是差分输入输出,RS-232是单端输入输出。

5V TTL逻辑电平和5V CMOS逻辑电平是很通用的逻辑电平,注意他们的输入输出电平差别较大,在互连时要特别注意。

另外5V CMOS器件的逻辑电平参数与供电电压有一定关系,一般情况下,Voh≥Vcc-0.2V,

Vih≥0.7Vcc;Vol≤0.1V,Vil≤0.3Vcc;噪声容限

较TTL电平高。

JEDEC组织在定义3.3V的逻辑电平标准时,定义了LVTTL和LVCMOS逻辑电平标准。

LVTTL逻辑电平标准的输入输出电平与5V TTL逻辑电平标准的输入输出电平很接近,从而给它们之间的互连带来了方便。LVTTL逻辑电平

定义的工作电压范围是3.0-3.6V。

LVCMOS逻辑电平标准是从5V CMOS逻辑电平关注移植过来的,所以它的Vih、Vil和Voh、Vol 与工作电压有关,其值如上图所示。LVCMOS逻

辑电平定义的工作电压范围是2.7-3.6V。

5V的CMOS逻辑器件工作于3.3V时,其输入输出逻辑电平即为LVCMOS逻辑电平,它的Vih大约为0.7×VCC=2.31V左右,由于此电平与LVTTL的

Voh(2.4V)之间的电压差太小,使逻辑器件工作不稳定性增加,所以一般不推荐使用5V CMOS 器件工作于3.3V电压的工作方式。由于相同

的原因,使用LVCMOS输入电平参数的3.3V逻辑器件也很少。

JEDEC组织为了加强在3.3V上各种逻辑器件的互连和3.3V与5V逻辑器件的互连,在参考LVCMOS和LVTTL逻辑电平标准的基础上,又定义了一

种标准,其名称即为3.3V逻辑电平标准,其参数如下:

3.3V逻辑电平标准的参数其实和LVTTL逻辑电平标准的参数差别不大,只是它定义的Vol可以很低(0.2V),另外,它还定义了其Voh最高可

以到VCC-0.2V,所以3.3V逻辑电平标准可以包容LVCMOS的输出电平。在实际使用当中,对LVTTL 标准和3.3V逻辑电平标准并不太区分,某些

地方用LVTTL电平标准来替代3.3V逻辑电平标准,一般是可以的。

JEDEC组织还定义了2.5V逻辑电平标准,如上图所示。另外,还有一种2.5V CMOS逻辑电平标准,它与上图的2.5V逻辑电平标准差别不大,可

兼容。

低电压的逻辑电平还有1.8V、1.5V、1.2V的逻辑电平。

、TTL和CMOS逻辑器件

逻辑器件的分类方法有很多,下面以逻辑器件的功能、工艺特点和逻辑电平等方法来进行简单描述。:TTL和CMOS器件的功能分类

按功能进行划分,逻辑器件可以大概分为以下几类:门电路和反相器、选择器、译码器、计数器、

寄存器、触发器、锁存器、缓冲驱动

器、收发器、总线开关、背板驱动器等。

1:门电路和反相器

逻辑门主要有与门74X08、与非门74X00、或门74X32、或非门74X02、异或门74X86、反相器74X04等。

2:选择器

选择器主要有2-1、4-1、8-1选择器74X157、74X153、74X151等。

3:编/译码器

编/译码器主要有2/4、3/8和4/16译码器74X139、74X138、74X154等。

4:计数器

计数器主要有同步计数器74X161和异步计数器74X393等。

5:寄存器

寄存器主要有串-并移位寄存器74X164和并-串寄存器74X165等。

6:触发器

触发器主要有J-K触发器、带三态的D触发器74X374、不带三态的D触发器74X74、施密特触发器等。

7:锁存器

锁存器主要有D型锁存器74X373、寻址锁存器74X259等。

8:缓冲驱动器

缓冲驱动器主要有带反向的缓冲驱动器74X240和不带反向的缓冲驱动器74X244等。

9:收发器

收发器主要有寄存器收发器74X543、通用收发器74X245、总线收发器等。

10:总线开关

总线开关主要包括总线交换和通用总线器件等。

11:背板驱动器

背板驱动器主要包括TTL或LVTTL电平与GTL/GTL+(GTLP)或BTL之间的电平转换器件。

:TTL和CMOS逻辑器件的工艺分类特点

按工艺特点进行划分,逻辑器件可以分为Bipolar、CMOS、BiCMOS等工艺,其中包括器件系列有:Bipolar(双极)工艺的器件有:TTL、S、LS、AS、F、ALS。

CMOS工艺的器件有:HC、HCT、CD40000、ACL、FCT、LVC、LV、CBT、ALVC、AHC、AHCT、CBTLV、AVC、GTLP。

BiCMOS工艺的器件有:BCT、ABT、LVT、ALVT。

:TTL和CMOS逻辑器件的电平分类特点

TTL和CMOS的电平主要有以下几种:5VTTL、5VCMOS(Vih≥0.7*Vcc,Vil≤0.3*Vcc)、3.3V 电平、2.5V电平等。

5V的逻辑器件

5V器件包含TTL、S、LS、ALS、AS、HCT、HC、BCT、74F、ACT、AC、AHCT、AHC、ABT 等系列器件

3.3V及以下的逻辑器件

包含LV的和V 系列及AHC和AC系列,主要有LV、AHC、AC、ALB、LVC、ALVC、LVT等系列器件。

具体情况可以参考下图:

包含特殊功能的逻辑器件

A.总线保持功能(Bus hold)

由内部反馈电路保持输入端最后的确定状态,防止因输入端浮空的不确定而导致器件振荡自激损坏;输入端无需外接上拉或下拉电阻,节

省PCB空间,降低了器件成本开销和功耗,见图6-3。ABT、LVT、ALVC、ALVCH、ALVTH、LVC、GTL系列器件有此功能。命名特征为附加了

“H”如:74ABTH16244。

B.串联阻尼电阻(series damping resistors)

输出端加入串联阻尼电阻可以限流,有助于降低信号上冲/下冲噪声,消除线路振铃,改善信号质量。如图6-4所示。具有此特征的ABT、

LVC、LVT、ALVC系列器件在命名中加入了“2”或“R”以示区别,如ABT162245,ALVCHR162245。对于单向驱动器件,串联电阻加在其输出端,

命名如SN74LVC2244;对于双向的收发器件,串联电阻加在两边的输出端,命名如

SN74LVCR2245。

C.上电/掉电三态(PU3S,Power up/power down 3-state)

即热拔插性能。上电/掉电时器件输出端为三态,Vcc阀值为2.1V;应用于热拔插器件/板卡产品,确保拔插状态时输出数据的完整性。多

数ABT、LVC、LVT、LVTH系列器件有此特征。

D.ABT 器件(Advanced BiCMOS Technology)

结合了CMOS器件(如HC/HCT、LV/LVC、ALVC、AHC/AHCT)的高输入阻抗特性和双极性器件(Bipolar,如TTL、LS、AS、ALS)输出驱动能力强

的特点。包括ABT、LVT、ALVT等系列器件,应用于低电压,低静态功耗环境。

E.Vcc/GND对称分布

16位Widebus器件的重要特征,对称配置引脚,有利于改善噪声性能。AHC/AHCT、AVT、AC/ACT、CBT、LVT、ALVC、LVC、ALB系列16位

Widebus器件有此特征。

F.分离轨器件(Split-rail)

即双电源器件,具有两种电源输入引脚VccA和VccB,可分别接5V或3.3V电源电压。如

ALVC164245、LVC4245等,命名特征为附加了“4”。

1:多余不用输入管脚的处理

在多数情况下,集成电路芯片的管脚不会全部被使用。例如74ABT16244系列器件最多可以使用16路I/O管脚,但实际上通常不会全部使

用,这样就会存在悬空端子。所有数字逻辑器件的无用端子必须连接到一个高电平或低电平,以防止电流漂移(具有总线保持功能的器

件无需处理不用输入管脚)。究竟上拉还是下拉由实际器件在何种方式下功耗最低确定。244、16244经测试在接高电平时静态功耗较小

,而接地时静态功耗较大,故建议其无用端子处理以通过电阻接电源为好,电阻值推荐为1~10K。2:选择板内驱动器件的驱动能力,速度,不能盲目追求大驱动能力和高速的器件,应该选择能够满足设计要求,同时有一定的余量的器

件,这样可以减少信号过冲,改善信号质量。并且在设计时必须考虑信号匹配。

3:在对驱动能力和速度要求较高的场合,如高速总线型信号线,可使用ABT、LVT系列。板间接口选择ABT16244/245或LVTH16244/245,并

在母板两端匹配,在不影响速度的条件下与母板接口尽量串阻,以抑制过冲、保护器件,典型电阻值为10- 200Ω左右,另外,也可以使用

并接二级管来进行处理,效果也不错,如1N4148等(抗冲击较好)。

4:在总线达到产生传输线效应的长度后,应考虑对传输线进行匹配,一般采用的方式有始端匹配、终端匹配等。

始端匹配是在芯片的输出端串接电阻,目的是防止信号畸变和地弹反射,特别当总线要透过接插件时,尤其须做始端匹配。内部带串联阻

尼电阻的器件相当于始端匹配,由于其阻值固定,无法根据实际情况进行调整,在多数场合对于改善信号质量收效不大,故此不建议推荐

使用。始端匹配推荐电阻值为10~51 Ω,在实际使用中可根据IBIS模型模拟仿真确定其具体值。由于终端匹配网络加重了总线负载,所以不应该因为匹配而使Buffer的实际驱动电流大于驱动器件所能提供的最大Source、Sink电流值。

应选择正确的终端匹配网络,使总线即使在没有任何驱动源时,其线电压仍能保持在稳定的高电平。5:要注意高速驱动器件的电源滤波。如ABT、LVT系列芯片在布线时,建议在芯片的四组电源引脚附近分别接0.1 μ或0.01 μ电容。

6:可编程器件任何电源引脚、地线引脚均不能悬空;在每个可编程器件的电源和地间要并接0.1uF 的去耦电容,去耦电容尽量靠近电源引

脚,并与地形成尽可能小的环路。

7:收发总线需有上拉电阻或上下拉电阻,保证总线浮空时能处于一个有效电平,以减小功耗和干扰。8:373/374/273等器件为工作可靠,锁存时钟输入建议串入10-200欧电阻。

9:时钟、复位等引脚输入往往要求较高电平,必要时可上拉电阻。

10:注意不同系列器件是否有带电插拔功能及应用设计中的注意事项,在设计带电插拔电路时请参考公司的《单板带电插拔设计规范》。

11:注意电平接口的兼容性。选用器件时要注意电平信号类型,对于有不同逻辑电平互连的情况,请遵守本规范的相应的章节的具体要

求。

12:在器件工作过程中,为保证器件安全运行,器件引脚上的电压及电流应严格控制在器件手册指定的范围内。逻辑器件的工作电压不

要超出它所允许的范围。

13:逻辑器件的输入信号不要超过它所能允许的电压输入范围,不然可能会导致芯片性能下降甚至

14:对开关量输入应串电阻,以避免过压损坏。

15:对于带有缓冲器的器件不要用于线性电路,如放大器。

、TTL、CMOS器件的互连

:器件的互连总则

在公司产品的某些单板上,有时需要在某些逻辑电平的器件之间进行互连。在不同逻辑电平器件之间进行互连时主要考虑以下几点:

1:电平关系,必须保证在各自的电平范围内工作,否则,不能满足正常逻辑功能,严重时会烧毁芯片。

2:驱动能力,必须根据器件的特性参数仔细考虑,计算和试验,否则很可能造成隐患,在电源波动,受到干扰时系统就会崩溃。

3:时延特性,在高速信号进行逻辑电平转换时,会带来较大的延时,设计时一定要充分考虑其容限。4:选用电平转换逻辑芯片时应慎重考虑,反复对比。通常逻辑电平转换芯片为通用转换芯片,可靠性高,设计方便,简化了电路,但对

于具体的设计电路一定要考虑以上三种情况,合理选用。

对于数字电路来说,各种器件所需的输入电流、输出驱动电流不同,为了驱动大电流器件、远距离传输、同时驱动多个器件,都需要审查

电流驱动能力:输出电流应大于负载所需输入电流;另一方面,TTL、CMOS、ECL等输入、输出电平标准不一致,同时采用上述多种器件时

应考虑电平之间的转换问题。

我们在电路设计中经常遇到不同的逻辑电平之间的互连,不同的互连方法对电路造成以下影响:·对逻辑电平的影响。应保证合格的噪声容限(Vohmin-Vihmin≥0.4V,Vilmax-Volmax

≥0.4V),并且输出电压不超过输入电压允许范围。

·对上升/下降时间的影响。应保证Tplh和Tphl满足电路时序关系的要求和EMC的要求。

·对电压过冲的影响。过冲不应超出器件允许电压绝对最大值,否则有可能导致器件损坏。

TTL和CMOS的逻辑电平关系如下图所示:

图4-1:TTL和CMOS的逻辑电平关系图

图4-2:低电压逻辑电平标准

3.3V的逻辑电平标准如前面所述有三种,实际的3.3V TTL/CMOS逻辑器件的输入电平参数一般都使用LVTTL或3.3V逻辑电平标准(一般很少

使用LVCMOS输入电平),输出电平参数在小电流负载时高低电平可分别接近电源电压和地电平(类似LVCMOS输出电平),在大电流负载时

输出电平参数则接近LVTTL电平参数,所以输出电平参数也可归入3.3V逻辑电平,另外,一些公司的手册中将其归纳如LVTTL的输出逻辑电

平,也可以。

在下面讨论逻辑电平的互连时,对3.3V TTL/CMOS的逻辑电平,我们就指的是3.3V逻辑电平或LVTTL逻辑电平。

常用的TTL和CMOS逻辑电平分类有:5V TTL、5V CMOS、3.3V TTL/CMOS、3.3V/5V Tol.、和OC/OD门。

其中:

3.3V/5V Tol.是指输入是3.3V逻辑电平,但可以忍受5V电压的信号输入。

3.3V TTL/CMOS逻辑电平表示不能输入5V信号的逻辑电平,否则会出问题。

注意某些5V的CMOS逻辑器件,它也可以工作于3.3V的电压,但它与真正的3.3V器件(是LVTTL 逻辑电平)不同,比如其VIH是2.31V(=

0.7×3.3V,工作于3.3V)(其实是LVCMOS逻辑输入电平),而不是2.0V,因而与真正的3.3V 器件互连时工作不太可靠,使用时要特别注

意,在设计时最好不要采用这类工作方式。

值得注意的是有些器件有单独的输入或输出电压管脚,此管脚接3.3V的电压时,器件的输入或输出逻辑电平为3.3V的逻辑电平信号,而

当它接5V电压时,输入或输出的逻辑电平为5V的逻辑电平信号,此时应该按该管脚上接的电压的值来确定输入和输出的逻辑电平属于哪种

分类。

对于可编程器件(EPLD和FPGA)的互连也要根据器件本身的特点并参考本章节的内容进行处理。以上5种逻辑电平类型之间的驱动关系如下表:

输入

5V TTL 3.3V /5V Tol. 3.3V TTL/CMOS 5V CMOS

输出5V TTL √ √ ?/FONT> ?/FONT>

3.3V TTL/CMOS √ √ √ ?/FONT>

5V C MOS √ √ ?/FONT> √

OC/OD 上拉上拉上拉上拉

上表中打钩(√)的表示逻辑电平直接互连没有问题,打星号(?/FONT>)的表示要做特别处理。对于打星号(?/FONT>)的逻辑电平的互连情况,具体见后面说明。

一般对于高逻辑电平驱动低逻辑电平的情况如简单处理估计可以通过串接10-1K欧的电阻来实现,具体阻值可以通过试验确定,如为

可靠起见,可参考后面推荐的接法。

从上表可看出OC/OD输出加上拉电阻可以驱动所有逻辑电平,5V TTL和3.3V /5V Tol.可以被所有逻辑电平驱动。所以如果您的可编程

逻辑器件有富裕的管脚,优先使用其OC/OD输出加上拉电阻实现逻辑电平转换;其次才用以下专门的逻辑器件转换。

对于其他的不能直接互连的逻辑电平,可用下列逻辑器件进行处理,详细见后面5.2到5.5节。

TI的AHCT系列器件为5V TTL输入、5V CMOS输出。

TI的LVC/LVT系列器件为TTL/CMOS逻辑电平输入、3.3V TTL(LVTTL)输出,也可以用双轨器件替代。

注意:不是所有的LVC/LVT系列器件都能够运行5V TTL/CMOS输入,一般只有带后缀A的和LVCH/LVTH系列的可以,具体可以参考其器件

手册。

:5V TTL门作驱动源

·驱动3.3V TTL/CMOS

通过LVC/LVT系列器件(为TTL/CMOS逻辑电平输入,LVTTL逻辑电平输出)进行转换。

·驱动5V CMOS

可以使用上拉5V电阻的方式解决,或者使用AHCT系列器件(为5V TTL输入、5V CMOS输出)进行转换。

:3.3V TTL/CMOS门作驱动源

·驱动5V CMOS

使用AHCT系列器件(为5V TTL输入、5V CMOS输出)进行转换(3.3V TTL电平(LVTTL)与5V TTL电平可以互连)。

:5V CMOS门作驱动源

·驱动3.3V TTL/CMOS

通过LVC/LVT器件(输入是TTL/CMOS逻辑电平,输出是LVTTL逻辑电平)进行转换。

:2.5V CMOS逻辑电平的互连

随着芯片技术的发展,未来使用2.5V电压的芯片和逻辑器件也会越来越多,这里简单谈一下2.5V 逻辑电平与其他电平的互连,主要是

谈一下2.5V逻辑电平与3.3V逻辑电平的互连。(注意:对于某些芯片,由于采用了优化设计,它的2.5V管脚的逻辑电平可以和3.3V的

逻辑电平互连,此时就不需要再进行逻辑电平的转换了。)

1:3.3V TTL/CMOS逻辑电平驱动2.5V CMOS逻辑电平

2.5V的逻辑器件有LV、LVC、AVC、ALVT、ALVC等系列,其中前面四种系列器件工作在2.5V 时可以容忍

3.3V的电平信号输入,而ALVC不行

,所以可以使用LV、LVC、AVC、ALVT系列器件来进行3.3V TTL/CMOS逻辑电平到2.5V CMOS 逻辑电平的转换。

2:2.5V CMOS逻辑电平驱动3.3V TTL/CMOS逻辑电平

2.5V CMOS逻辑电平的VOH为2.0V,而

3.3V TTL/CMOS的逻辑电平的VIH也为2.0V,所以直接互连的话可能会出问题(除非3.3V的芯片本

身的VIH参数明确降低了)。此时可以使用双轨器件SN74LVCC3245A来进行2.5V逻辑电平到3.3V逻辑电平的转换,另外,使用OC/OD们

加上拉电阻应该也是可以的。

上拉电阻

上拉电阻:

1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS 电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

2、OC门电路必须加上拉电阻,才能使用。

3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。

6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。

上拉电阻阻值的选择原则包括:

1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。

2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。

3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑

以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理

对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:

1.驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。

2.下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。

3.高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。

4.频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。

下拉电阻的设定的原则和上拉电阻是一样的。

OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。

选上拉电阻时:

500uA x 8.4K= 4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低于0.8V即可。

当输出高电平时,忽略管子的漏电流,两输入口需200uA

200uA x15K=3V即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选10K可用。COMS门的可参考74HC系列

设计时管子的漏电流不可忽略,IO口实际电流在不同电平下也是不同的,上述仅仅是原理,一句话概括为:输出高电平时要喂饱后面的输入口,输出低电平不要把输出口喂撑了(否则多余的电流喂给了级联的输入口,高于低电平门限值就不可靠了)

在数字电路中不用的输入脚都要接固定电平,通过1k电阻接高电平或接地。1. 电阻作用:

l 接电组就是为了防止输入端悬空

l 减弱外部电流对芯片产生的干扰

l 保护cmos内的保护二极管,一般电流不大于10mA

l 上拉和下拉、限流

l 1. 改变电平的电位,常用在TTL-CMOS匹配

2. 在引脚悬空时有确定的状态

3.增加高电平输出时的驱动能力。

4、为OC门提供电流

l 那要看输出口驱动的是什么器件,如果该器件需要高电压的话,而输出口的输出电压又不够,就需要加上拉电阻。

l 如果有上拉电阻那它的端口在默认值为高电平你要控制它必须用低电平才能

控制如三态门电路三极管的集电极,或二极管正极去控制把上拉电阻的电流拉下来成为低电平。反之,

l 尤其用在接口电路中,为了得到确定的电平,一般采用这种方法,以保证正确的

电路状态,以免发生意外,比如,在电机控制中,逆变桥上下桥臂不能直通,如果它

们都用同一个单片机来驱动,必须设置初始状态.防止直通!

2、定义:

l 上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!

l 上拉是对器件注入电流,下拉是输出电流

l 弱强只是上拉电阻的阻值不同,没有什么严格区分

l 对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。

3、为什么要使用拉电阻:

l 一般作单键触发使用时,如果IC本身没有内接电阻,为了使单键维持在不被触发的状态或是触发后回到原状态,必须在IC外部另接一电阻。

l 数字电路有三种状态:高电平、低电平、和高阻状态,有些应用场合不希望出现高阻状态,可以通过上拉电阻或下拉电阻的方式使处于稳定状态,具体视设计要求而定!

l 一般说的是I/O端口,有的可以设置,有的不可以设置,有的是内置,有的是需要外接,I/O端口的输出类似与一个三极管的C,当C接通过一个电阻和电源连接在一起的时候,该电阻成为上C拉电阻,也就是说,如果该端口正常时为高电平,C通过一个电阻和地连接在一起的时候,该电阻称为下拉电阻,使该端口平时为低电平,作用吗:

比如:当一个接有上拉电阻的端口设为输如状态时,他的常态就为高电平,用于检测低电平的输入。

l 上拉电阻是用来解决总线驱动能力不足时提供电流的。一般说法是拉电流,下拉电阻是用来吸收电流的,也就是灌电流。

74系列芯片功能介绍说明

74系列芯片功能介绍说明 型号功能 ---------------------------------------------------- 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc) 74ls13 4输入双与非门 (斯密特触发) 74ls14 六倒相器(斯密特触发) 74ls15 3输入三与门 (oc) 74ls16 六高压输出反相缓冲器/驱动器(oc,15v) 74ls17 六高压输出缓冲器/驱动器(oc,15v) 74ls18 4输入双与非门 (斯密特触发)

74ls19 六倒相器(斯密特触发) 74ls20 4输入双与非门 74ls21 4输入双与门 74ls22 4输入双与非门(oc) 74ls23 双可扩展的输入或非门 74ls24 2输入四与非门(斯密特触发) 74ls25 4输入双或非门(有选通) 74ls26 2输入四高电平接口与非缓冲器(oc,15v) 74ls27 3输入三或非门 74ls28 2输入四或非缓冲器 74ls30 8输入与非门 74ls31 延迟电路 74ls32 2输入四或门 74ls33 2输入四或非缓冲器(集电极开路输出) 74ls34 六缓冲器 74ls35 六缓冲器(oc) 74ls36 2输入四或非门(有选通) 74ls37 2输入四与非缓冲器 74ls38 2输入四或非缓冲器(集电极开路输出) 74ls39 2输入四或非缓冲器(集电极开路输出) 74ls40 4输入双与非缓冲器 74ls41 bcd-十进制计数器

74系列芯片大全

74系列芯片大全 7448 TTL BCD—7段译码器/内部上拉输出驱动 74490 TTL 双十进制计数器74491 TTL 十位计数器 74498 TTL 八进制移位寄存器7450 TTL 2-3/2-2输入端双与或非门 74502 TTL 八位逐次靠近寄存器74503 TTL 八位逐次靠近寄存器7451 TTL 2-3/2-2输入端双与或非门 74533 TTL 三态反相八D锁存器74534 TTL 三态反相八D锁存器7454 TTL 四路输入与或非门74540 TTL 八位三态反相输出总线缓冲器 7455 TTL 4输入端二路输入与或非门 74563 TTL 八位三态反相输出触发器 74564 TTL 八位三态反相输出D触发器 74573 TTL 八位三态输出触发器74574 TTL 八位三态输出D触发器74645 TTL 三态输出八同相总线传送接收器 74670 TTL 三态输出4×4寄存器堆7473 TTL 带清除负触发双J-K触发器 7474 TTL 带置位复位正触发双D 触发器 7476 TTL 带预置清除双J-K触发器 7483 TTL 四位二进制快速进位全加器 7485 TTL 四位数字比较器 7486 TTL 2输入端四异或门7490 TTL 可二/五分频十进制计数器 7493 TTL 可二/八分频二进制计数器 7495 TTL 四位并行输入\输出移位寄存器 7497 TTL 6位同步二进制乘法器

CD4000 双3输入端或非门单非门 CD4001 四2输入端或非门 CD4002 双4输入端或非门 CD4006 18位串入/串出移位寄存器 CD4007 双互补对加反相器 CD4008 4位超前进位全加器 CD4009 六反相缓冲/变换器 CD4010 六同相缓冲/变换器 CD4011 四2输入端与非门 CD4012 双4输入端与非门 CD4013 双主-从D型触发器 CD4014 8位串入/并入-串出移位寄存器 CD4015 双4位串入/并出移位寄存器 CD4016 四传输门 CD4017 十进制计数/分配器 CD4018 可预制1/N计数器 CD4019 四与或选择器 CD4020 14级串行二进制计数/分频器 CD4021 08位串入/并入-串出移位寄存器 CD4022 八进制计数/分配器 CD4023 三3输入端与非门 CD4024 7级二进制串行计数/分频器CD4025 三3输入端或非门 CD4026 十进制计数/7段译码器CD4027 双J-K触发器 CD4028 BCD码十进制译码器 CD4029 可预置可逆计数器 CD4030 四异或门 CD4031 64位串入/串出移位储备器 CD4032 三串行加法器 CD4033 十进制计数/7段译码器CD4034 8位通用总线寄存器 CD4035 4位并入/串入-并出/串出移位寄存 CD4038 三串行加法器 CD4040 12级二进制串行计数/分频器 CD4041 四同相/反相缓冲器 CD4042 四锁存D型触发器 CD4043 三态R-S锁存触发器("1"触发) CD4044 四三态R-S锁存触发器("0"触发) CD4046 锁相环 CD4047 无稳态/单稳态多谐振荡器 CD4048 四输入端可扩展多功能门CD4049 六反相缓冲/变换器 CD4050 六同相缓冲/变换器

74LS系列芯片引脚图资料大全

74系列芯片引脚图资料大全 作者:佚名来源:本站原创点击数:57276 更新时间:2007年07月26日【字体:大中小】 为了方便大家我收集了下列74系列芯片的引脚图资料,如还有需要请上电子论坛https://www.doczj.com/doc/5517646359.html,/b bs/ 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373

反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门74LS125 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND

74系列芯片数据手册大全

74系列芯片数据手册大全 74系列集成电路名称与功能常用74系列标准数字电路的中文名称资料7400 TTL四2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压缓冲驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发器 74109 TTL 带预置清除正触发双J-K触发器 7411 TTL 3输入端3与门 74112 TTL 带预置清除负触发双J-K触发器 7412 TTL 开路输出3输入端三与非门 74121 TTL 单稳态多谐振荡器 74122 TTL 可再触发单稳态多谐振荡器 74123 TTL 双可再触发单稳态多谐振荡器 74125 TTL 三态输出高有效四总线缓冲门 74126 TTL 三态输出低有效四总线缓冲门 7413 TTL 4输入端双与非施密特触发器 74132 TTL 2输入端四与非施密特触发器 74133 TTL 13输入端与非门 74136 TTL 四异或门 74138 TTL 3-8线译码器/复工器 74139 TTL 双2-4线译码器/复工器 7414 TTL 六反相施密特触发器 74145 TTL BCD—十进制译码/驱动器 7415 TTL 开路输出3输入端三与门 74150 TTL 16选1数据选择/多路开关 74151 TTL 8选1数据选择器 74153 TTL 双4选1数据选择器 74154 TTL 4线—16线译码器 74155 TTL 图腾柱输出译码器/分配器 74156 TTL 开路输出译码器/分配器 74157 TTL 同相输出四2选1数据选择器 74158 TTL 反相输出四2选1数据选择器 7416 TTL 开路输出六反相缓冲/驱动器 74160 TTL 可预置BCD异步清除计数器 74161 TTL 可予制四位二进制异步清除计数器

常用门电路74系列芯片

TTL门 74ls00 2输入四与非门 74ls01 2输入四与非门(oc) 74ls02 2输入四或非门 74ls03 2输入四与非门(oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门(oc) 74ls13 4输入双与非门(斯密特触发) 74ls14 六倒相器(斯密特触发) 74ls15 3输入三与门(oc) 74ls16 六高压输出反相缓冲器/驱动器(oc,15v) 74ls17 六高压输出缓冲器/驱动器(oc,15v) 74ls18 4输入双与非门(斯密特触发) 74ls19 六倒相器(斯密特触发) 74ls20 4输入双与非门 74ls21 4输入双与门 74ls22 4输入双与非门(oc) 74ls23 双可扩展的输入或非门 74ls24 2输入四与非门(斯密特触发) 74ls25 4输入双或非门(有选通) 74ls26 2输入四高电平接口与非缓冲器(oc,15v) 74ls27 3输入三或非门 74ls28 2输入四或非缓冲器 74ls30 8输入与非门 74ls31 延迟电路 74ls32 2输入四或门 74ls33 2输入四或非缓冲器(集电极开路输出) 74ls34 六缓冲器 74ls35 六缓冲器(oc) 74ls36 2输入四或非门(有选通) 74ls37 2输入四与非缓冲器 74ls38 2输入四或非缓冲器(集电极开路输出) 74ls39 2输入四或非缓冲器(集电极开路输出) 74ls40 4输入双与非缓冲器 74ls41 bcd-十进制计数器 74ls42 4线-10线译码器(bcd输入) 74ls43 4线-10线译码器(余3码输入)

74系列芯片的型号区别与功能

74系列集成电路大致可分为6大类: .74××(法式型); .74LS××(低功耗肖特基); .74S××(肖特基); .74ALS××(进步前辈低功耗肖特基); .74AS××(进步前辈肖特基); .74F××(高速)。 近年来还出现了高速CMOS电路的74系列,事实上芯片。该系列可分为3大类: .HC为COMS电平; .HCT为TTL电平,可与74LS系列互换行使; .HCU适用于无缓冲级的CMOS电路。 这9种74系列产品,只消后边的标号雷同,其逻辑功效和管脚摆列就雷同。依据不同的条件和不同类型的74系列产 品,例如电路的供电电压为3V就应拣选74HC系列的产品 系列电平典型传输耽误ns 最大驱动电流(-Ioh/Lol)mA AHC CMOS 8.5 -8/8 AHCT COMS/TTL 8.5 -8/8 HC COMS 25 -8/8 HCT COMS/TTL 25 -8/8 ACT COMS/TTL 10 -24/24 F TTL 6.5 -15/64 ALS TTL 10 -15/64 LS TTL 18 -15/24 注:同型号的74系列、74HC系列、74LS系列芯片,逻辑功效上是一样的。 74LSxx的行使证据倘使找不到的话,可参阅74xx或74HCxx的行使证据。 有些原料里蕴涵了几种芯片,如74HC161原料里蕴涵了74HC160、74HC161、74HC162、74HC163四种芯片的原料。找不到某种芯 片的原料时,可试着观察一下临近型号的芯片原料。 74HC的速度比4000系列快,引脚与法式74系列兼容4000系列的优点是有的型号可就业在+15V 。新产品最好不消LS。 功效略表 74HC01 2输入四与非门(oc) 74HC02 2输入四或非门 74HC03 2输入四与非门(oc) 74HC04 六倒相器 74HC05 六倒相器(oc) 74HC06 六高压输入反相缓冲器/驱动器(oc30v) 74HC07 六高压输入缓冲器/驱动器(oc30v) 74HC08 2输入四与门 74HC09 2输入四与门(oc) 74HC10 3输入三与非门 74HC11 3输入三与门 74HC12 3输入三与非门(oc) 74HC13 4输入双与非门(斯密特触发)

74系列芯片特点

数字集成电路的分类、特点、使用方法 2007-01-18 10:12:40 大中小 转: 数字集成电路有双极型集成电路(如TTL、ECL)和单极型集成电路(如CMOS)两大类,每类中又包含有不同的系列品种 TTL数字集成电路: 这类集成电路内部输入级和输出级都是晶体管结构,属于双极型数字集成电路。其主要系列有: 1.74 –系列 这是早期的产品,现仍在使用,但正逐渐被淘汰。 2.74H –系列 这是74 –系列的改进型,属于高速TTL产品。其“与非门”的平均传输时间达10ns左右,但电路的静态功耗较大,目前该系列产品使用越来越少,逐渐被淘汰。 3.74S –系列 这是TTL的高速型肖特基系列。在该系列中,采用了抗饱和肖特基二极管,速度较高,但品种较少。 4.74LS –系列 这是当前TTL类型中的主要产品系列。品种和生产厂家都非常多。性能价格比比较高,目前在中小规模电路中应用非常普遍。 5.74ALS –系列 这是“先进的低功耗肖特基”系列。属于74LS –系列的后继产品,速度(典型值为4ns)、功耗(典型值为1mW)等方面都有较大的改进,但价格比较高。 6.74AS –系列 这是74S –系列的后继产品,尤其速度(典型值为1.5ns)有显著的提高,又称“先进超高 速肖特基”系列。 CMOS集成电路 CMOS数字集成电路是利用NMOS管和PMOS管巧妙组合成的电路,属于一种微功耗的数字集 成电路。主要系列有: 1.标准型4000B/4500B系列 该系列是以美国RCA公司的CD4000B系列和CD4500B系列制定的,与美国Motorola公司的MC14000B系列和MC14500B系列产品完全兼容。该系列产品的最大特点是工作电源电压范围宽

74系列芯片功能大全解析

74系列芯片功能大全 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器7407 TTL 集电极开路六正相高压驱动器7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发器74109 TTL 带预置清除正触发双J-K触发器7411 TTL 3输入端3与门 74112 TTL 带预置清除负触发双J-K触发器7412 TTL 开路输出3输入端三与非门74121 TTL 单稳态多谐振荡器 74122 TTL 可再触发单稳态多谐振荡器74123 TTL 双可再触发单稳态多谐振荡器74125 TTL 三态输出高有效四总线缓冲门74126 TTL 三态输出低有效四总线缓冲门

7413 TTL 4输入端双与非施密特触发器74132 TTL 2输入端四与非施密特触发器74133 TTL 13输入端与非门 74136 TTL 四异或门 74138 TTL 3-8线译码器/复工器 74139 TTL 双2-4线译码器/复工器 7414 TTL 六反相施密特触发器 74145 TTL BCD—十进制译码/驱动器 7415 TTL 开路输出3输入端三与门 74150 TTL 16选1数据选择/多路开关 74151 TTL 8选1数据选择器 74153 TTL 双4选1数据选择器 74154 TTL 4线—16线译码器 74155 TTL 图腾柱输出译码器/分配器 74156 TTL 开路输出译码器/分配器 74157 TTL 同相输出四2选1数据选择器74158 TTL 反相输出四2选1数据选择器7416 TTL 开路输出六反相缓冲/驱动器74160 TTL 可预置BCD异步清除计数器74161 TTL 可予制四位二进制异步清除计数器74162 TTL 可预置BCD同步清除计数器74163 TTL 可予制四位二进制同步清除计数器

74、74HC、74LS系列芯片对照表

74、74HC、74LS系列芯片资料 系列 电平 典型传输延迟ns 最大驱动电流(-Ioh/Lol)mA AHC CMOS 8.5 -8/8 AHCT COMS/TTL 8.5 -8/8 HC COMS 25 -8/8 HCT COMS/TTL 25 -8/8 ACT COMS/TTL 10 -24/24 F TTL 6.5 -15/64 ALS TTL 10 -15/64 LS TTL 18 -15/24 注:同型号的74系列、74HC系列、74LS系列芯片,逻辑功能上是一样的。 74LSxx的使用说明如果找不到的话,可参阅74xx或74HCxx的使用说明。 有些资料里包含了几种芯片,如74HC161资料里包含了74HC160、74HC161、 74HC162、74HC163四种芯片的资料。找不到某种芯片的资料时, 可试着查看一下临近型号的芯片资料。 7400 QUAD 2-INPUT NAND GATES 与非门 7401 QUAD 2-INPUT NAND GATES OC 与非门 7402 QUAD 2-INPUT NOR GATES 或非门 7403 QUAD 2-INPUT NAND GATES 与非门 7404 HEX INVERTING GATES 反向器 7406 HEX INVERTING GATES HV 高输出反向器 7408 QUAD 2-INPUT AND GATE 与门 7409 QUAD 2-INPUT AND GATES OC 与门 7410 TRIPLE 3-INPUT NAND GATES 与非门 7411 TRIPLE 3-INPUT AND GATES 与门 74121 ONE-SHOT WITH CLEAR 单稳态 74132 SCHMITT TRIGGER NAND GATES 触发器与非门 7414 SCHMITT TRIGGER INVERTERS 触发器反向器 74153 4-LINE TO 1 LINE SELECTOR 四选一 74155 2-LINE TO 4-LINE DECODER 译码器 74180 PARITY GENERATOR/CHECKER 奇偶发生检验 74191 4-BIT BINARY COUNTER UP/DOWN 计数器 7420 DUAL 4-INPUT NAND GATES 双四输入与非门 7426 QUAD 2-INPUT NAND GATES 与非门 7427 TRIPLE 3-INPUT NOR GATES 三输入或非门 7430 8-INPUT NAND GATES 八输入端与非门 7432 QUAD 2-INPUT OR GATES 二输入或门 7438 2-INPUT NAND GATE BUFFER 与非门缓冲器 7445 BCD-DECIMAL DECODER/DRIVER BCD译码驱动器 7474 D-TYPE FLIP-FLOP D型触发器 7475 QUAD LATCHES 双锁存器 7476 J-K FLIP-FLOP J-K触发器 7485 4-BIT MAGNITUDE COMPARATOR 四位比较器 7486 2-INPUT EXCLUSIVE OR GATES 双端异或门

74系列芯片一览

三态缓冲器!74系列芯片的型号区别与功能略表 2011年09月22日星期四下午 3:54非常实用的资料,贴出来备用。 74系列集成电路大致可分为6大类: .74××(法式型); .74LS××(低功耗肖特基); .74S××(肖特基); .74ALS××(进步前辈低功耗肖特基); .74AS××(进步前辈肖特基); .74F××(高速)。 近年来还出现了高速CMOS电路的74系列,事实上芯片。该系列可分为3大类:.HC为COMS电平; .HCT为TTL电平,可与74LS系列互换行使; .HCU适用于无缓冲级的CMOS电路。 这9种74系列产品,只消后边的标号雷同,其逻辑功效和管脚摆列就雷同。依据不同的条件和不同类型的74系列产 品,例如电路的供电电压为3V就应拣选74HC系列的产品 系列电平典型传输耽误ns 最大驱动电流(-Ioh/Lol)mA AHC CMOS 8.5 -8/8 AHCT COMS/TTL 8.5 -8/8 HC COMS 25 -8/8 HCT COMS/TTL 25 -8/8 ACT COMS/TTL 10 -24/24 F TTL 6.5 -15/64 ALS TTL 10 -15/64 LS TTL 18 -15/24 注:同型号的74系列、74HC系列、74LS系列芯片,逻辑功效上是一样的。 74LSxx的行使证据倘使找不到的话,可参阅74xx或74HCxx的行使证据。 有些原料里蕴涵了几种芯片,如74HC161原料里蕴涵了74HC160、74HC161、74HC162、74HC163四种芯片的原料。找不到某种芯 片的原料时,可试着观察一下临近型号的芯片原料。 74HC的速度比4000系列快,引脚与法式74系列兼容 4000系列的优点是有的型号可就业在+15V 。新产品最好不消LS。 功效略表 74HC01 2输入四与非门 (oc) 74HC02 2输入四或非门 74HC03 2输入四与非门 (oc) 74HC04 六倒相器 74HC05 六倒相器(oc) 74HC06 六高压输入反相缓冲器/驱动器(oc30v) 74HC07 六高压输入缓冲器/驱动器(oc30v) 74HC08 2输入四与门 74HC09 2输入四与门(oc) 74HC10 3输入三与非门

74系列芯片-名字对照表

74LS系列: 74LS00 TTL 2输入端四与非门 74LS01 TTL 集电极开路2输入端四与非门 74LS02 TTL 2输入端四或非门 74LS04 TTL 六反相器 74LS08 TTL 2输入端四与门 74LS10 TTL 3输入端3与非门 74LS112 TTL 带预置清除负触发双J-K触发器 74LS122 TTL 可再触发单稳态多谐振荡器 74LS138 TTL 3-8线译码器/复工器 74LS14 TTL 六反相施密特触发器 74LS151 TTL 8选1数据选择器 74LS153 TTL 双4选1数据选择器 74LS154 TTL 4线—16线译码器 74LS160 TTL 可预置BCD异步清除计数器 74LS161 TTL 可予制四位二进制异步清除计数器74LS166 TTL 八位并入/串出移位寄存器 74LS192 TTL 可预置BCD双时钟可逆计数器 74LS193 TTL 可预置四位二进制双时钟可逆计数器74LS194 TTL 四位双向通用移位寄存器 74LS20 TTL 4输入端双与非门 74LS21 TTL 4输入端双与门 74LS273 TTL 带公共时钟复位八D触发器 74LS30 TTL 8输入端与非门 74LS32 TTL 2输入端四或门 74LS42 TTL BCD—十进制代码译码器 74LS47 TTL BCD—7段高有效译码/驱动器 74LS48 TTL BCD—7段译码器/内部上拉输出驱动74LS51 TTL 2-3/2-2输入端双与或非门 74LS74 TTL 带置位复位正触发双D触发器 74LS76 TTL 带预置清除双J-K触发器 74LS85 TTL 四位数字比较器 74LS86 TTL 2输入端四异或门 74LS90 TTL 可二/五分频十进制计数器

74系列芯片引脚图

74系列芯片引脚图、功能、名称、资料大全(含74LS、74HC等),特别推荐为了方便大家,我收集了下列74系列芯片的引脚图资料。 说明:本资料分3部分:(一)、TXT文档,(二)、图片,(三)、功能、名称、资料。 (一)、TXT文档 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门 LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373

反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘

1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门 74LS125 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐ 8位总线驱动器 74LS245 │20 19 18 17 16 15 14 13 12 11│ )│ DIR=1 A=>B │ 1 2 3 4 5 6 7 8 9 10│ DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND

74系列芯片引脚大全

74系列芯片引脚图资料大全(2008-04-24 17:37:47) 74系列芯片引脚图资料大全 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373 反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门74LS125 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐8位总线驱动器74LS245 │20 19 18 17 16 15 14 13 12 11│ )│DIR=1 A=>B │1 2 3 4 5 6 7 8 9 10│DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND 页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器 正逻辑与门,与非门:

74系列芯片数据手册大全2017

74系列芯片数据手册大全【强烈推荐】 74系列集成电路名称与功能常用74系列标准数字电路的中文名称资料7400 TTL四2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压缓冲驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发器 74109 TTL 带预置清除正触发双J-K触发器 7411 TTL 3输入端3与门 74112 TTL 带预置清除负触发双J-K触发器 7412 TTL 开路输出3输入端三与非门 74121 TTL 单稳态多谐振荡器 74122 TTL 可再触发单稳态多谐振荡器 74123 TTL 双可再触发单稳态多谐振荡器 74125 TTL 三态输出高有效四总线缓冲门 74126 TTL 三态输出低有效四总线缓冲门 7413 TTL 4输入端双与非施密特触发器 74132 TTL 2输入端四与非施密特触发器 74133 TTL 13输入端与非门 74136 TTL 四异或门 74138 TTL 3-8线译码器/复工器 74139 TTL 双2-4线译码器/复工器 7414 TTL 六反相施密特触发器 74145 TTL BCD—十进制译码/驱动器 7415 TTL 开路输出3输入端三与门 74150 TTL 16选1数据选择/多路开关 74151 TTL 8选1数据选择器 74153 TTL 双4选1数据选择器 74154 TTL 4线—16线译码器 74155 TTL 图腾柱输出译码器/分配器 74156 TTL 开路输出译码器/分配器 74157 TTL 同相输出四2选1数据选择器 74158 TTL 反相输出四2选1数据选择器 7416 TTL 开路输出六反相缓冲/驱动器 74160 TTL 可预置BCD异步清除计数器 74161 TTL 可予制四位二进制异步清除计数器

74系列芯片简介——功能与描述

7400、74H00、74L00、74LS00、74S00、74HC00、74C00、74F00、74ALS00四2输入与非门Y=\AB。 7401、74LS01、74HC01、74ALS01四2输入与非门(OC) Y=\AB。 7402、74L02、74LS02、74S02、74HC02、74C02、74ALS02、74F02四2输入或非门。 Y=/A+B。 7403、74L03、74LS03、74ALS03、74S03、74HC03 7404、74H04、74L04、74S04、74HC04、74C04、74F04、74ALS04六反相器 Y=/A。 7405、74H05、74LS05、74S05、74HC05、74F05、74ALS05六反相器(OC) Y=/A。 7406、74LS06六反相缓冲器/驱动器(OC、高压输出) Y=/A;是7405高耐压输出型,耐压30V。 7407、74LS07、74HC07六缓冲器/驱动器(OC、高压输出) Y=A; 30V耐高压输出。 7408、74LS08、74F08、74ALS08、74S08、74HC08、74C08四2输入与门 Y=AB。 7409、74LS09、74F09、74ALS09、74S09、74HC09四2输入与门(OC) Y=AB。 7410、74H10、74L10、74LS10、74ALS10、74S10、74HC10、74C10 74H11、74LS11、74S11、74F11、74ALS11、74HC11三3输入与门 Y=ABC。 7412、74LS12、74ALS12三3输入与非门(OC) Y=\ABC。 7413、74LS13双4输入与非门 Y=\ABCD。

74系列芯片型号集

7 4 系 列 芯 片 一 览 表 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门 LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373 反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC 门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│

Y = A )│六驱动器(OC高压输出) 74LS07 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门 74LS125 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐ 8位总线驱动器 74LS245 │20 19 18 17 16 15 14 13 12 11│ )│ DIR=1 A=>B │ 1 2 3 4 5 6 7 8 9 10│ DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND 页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器 正逻辑与门,与非门: Vcc 4B 4A 4Y 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = AB )│ 2输入四正与门 74LS08 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1B 1Y 2A 2B 2Y GND Vcc 4B 4A 4Y 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ __ │14 13 12 11 10 9 8│ Y = AB )│ 2输入四正与非门 74LS00 │ 1 2 3 4 5 6 7│

74系列芯片功能区分

74系列芯片功能区分 74HC/LS/HCT/F系列芯片的区别 1、 LS是低功耗肖特基,HC是高速COMS。LS的速度比HC略快。HCT输入输出与LS 兼容,但是功耗低;F是高速肖特基电路; 2、 LS是TTL电平,HC是COMS电平。 3、 LS输入开路为高电平,HC输入不允许开路, hc 一般都要求有上下拉电阻来确定输入端无效时的电平。LS 却没有这个要求 4、 LS输出下拉强上拉弱,HC上拉下拉相同。 5、工作电压不同,LS只能用5V,而HC一般为2V到6V; 6、电平不同。LS是TTL电平,其低电平和高电平分别为0.8和V2.4,而CMOS在工作电压为5V时分别为0.3V和3.6V,所以CMOS可以驱动TTL,但反过来是不行的 7、驱动能力不同,LS一般高电平的驱动能力为5mA,低电平为20mA;而CMOS的高低电平均为5mA; 8、 CMOS器件抗静电能力差,易发生栓锁问题,所以CMOS的输入脚不能直接接电源。74系列集成电路大致可分为6大类: . 74××(标准型); .74LS××(低功耗肖特基); .74S××(肖特基);.74ALS××(先进低功耗肖特基); .74AS××(先进肖特基);.74F××(高速)。 近年来还出现了高速CMOS电路的74系列,该系列可分为3大类: . HC为COMS工作电平;. HCT为TTL工作电平,可与74LS系列互换使用; .HCU适用于无缓冲级的CMOS电路。 这9种74系列产品,只要后边的标号相同,其逻辑功能和管脚排列就相同。根据不同的条件和要求可选择不同类型的74系列产品,比如电路的供电电压为3V就应选择74HC系列的产品系列电平典型传输延迟ns 最大驱动电流(-Ioh/Lol)mA AHC CMOS 8.5 -8/8 AHCT COMS/TTL 8.5 -8/8 HC COMS 25 -8/8 HCT COMS/TTL 25 -8/8 ACT COMS/TTL 10 -24/24 F TTL 6.5 -15/64 ALS TTL 10 -15/64 LS TTL 18 -15/24 LVC AC S LC 注:同型号的74系列、74HC系列、74LS系列芯片,逻辑功能上是一样的。 74LSxx的使用说明如果找不到的话,可参阅74xx或74HCxx的使用说明。有些资料里包含了几种芯片,如74HC161资料里包含了74HC160、74HC161、 74HC162、74HC163四种芯片的资料。找不到某种芯片的资料时,可试着查看一下临近型号的芯片资料。TTL 器件和CMOS器件的逻辑电平分类:默认栏目TTL器件和CMOS器件的逻辑电平逻辑电平的一些概念要了解逻辑电平的内容,首先要知道以下几个概念的含义: 1:输入高电平(Vih):保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时,则认为输入电平为高电平。 2:输入低电平(Vil):保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。 3:输出高电平(V oh):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此V oh。 4:输出低电平(V ol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此V ol。

74及其他系列芯片引脚图资料大全

一:分类 74ls00 2输入四与非门 74ls01 2输入四与非门(oc) 74ls02 2输入四或非门 74ls03 2输入四与非门(oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门(oc) 74ls13 4输入双与非门(斯密特触发) 74ls14 六倒相器(斯密特触发) 74ls15 3输入三与门(oc) 74ls16 六高压输出反相缓冲器/驱动器(oc,15v) 74ls17 六高压输出缓冲器/驱动器(oc,15v) 74ls18 4输入双与非门(斯密特触发) 74ls19 六倒相器(斯密特触发) 74ls20 4输入双与非门 74ls21 4输入双与门 74ls22 4输入双与非门(oc) 74ls23 双可扩展的输入或非门 74ls24 2输入四与非门(斯密特触发) 74ls25 4输入双或非门(有选通) 74ls26 2输入四高电平接口与非缓冲器(oc,15v) 74ls27 3输入三或非门 74ls28 2输入四或非缓冲器 74ls30 8输入与非门 74ls31 延迟电路 74ls32 2输入四或门 74ls33 2输入四或非缓冲器(集电极开路输出) 74ls34 六缓冲器 74ls35 六缓冲器(oc) 74ls36 2输入四或非门(有选通) 74ls37 2输入四与非缓冲器 74ls38 2输入四或非缓冲器(集电极开路输出74ls39 2输入四或非缓冲器(集电极开路输出) 74ls40 4输入双与非缓冲器 74ls41 bcd-十进制计数器 74ls42 4线-10线译码器(bcd输入) 74ls43 4线-10线译码器(余3码输入) 74ls44 4线-10线译码器(余3莱码输入) 74ls45 bcd-十进制译码器/驱动器 74ls46 bcd-七段译码器/驱动器 74ls47 bcd-七段译码器/驱动器 74ls48 bcd-七段译码器/驱动器 74ls49 bcd-七段译码器/驱动器(oc) 74ls50 双二路2-2输入与或非门(一门可扩展) 74ls51 双二路2-2输入与或非门 74ls51 二路3-3输入,二路2-2输入与或非门74ls52 四路2-3-2-2输入与或门(可扩展) 74ls53 四路2-2-2-2输入与或非门(可扩展) 74ls53 四路2-2-3-2输入与或非门(可扩展) 74ls54 四路2-2-2-2输入与或非门 74ls54 四路2-3-3-2输入与或非门 74ls54 四路2-2-3-2输入与或非门 74ls55 二路4-4输入与或非门(可扩展) 74ls60 双四输入与扩展 74ls61 三3输入与扩展 74ls62 四路2-3-3-2输入与或扩展器 74ls63 六电流读出接口门 74ls64 四路4-2-3-2输入与或非门 74ls65 四路4-2-3-2输入与或非门(oc) 74ls70 与门输入上升沿jk触发器 74ls71 与输入r-s主从触发器 74ls72 与门输入主从jk触发器 74ls73 双j-k触发器(带清除端) 74ls74 正沿触发双d型触发器(带预置端和清除端) 74ls75 4位双稳锁存器 74ls76 双j-k触发器(带预置端和清除端) 74ls77 4位双稳态锁存器 74ls78 双j-k触发器(带预置端,公共清除端和公共时钟端) 74ls80 门控全加器 74ls81 16位随机存取存储器 74ls82 2位二进制全加器(快速进位) 74ls83 4位二进制全加器(快速进位) 74ls84 16位随机存取存储器

相关主题
文本预览
相关文档 最新文档