当前位置:文档之家› 半导体和测试设备介绍

半导体和测试设备介绍

半导体和测试设备介绍
半导体和测试设备介绍

第一章.认识半导体和测试设备(1)

本章节包括以下内容,

晶圆(Wafers)、晶片(Dice)和封装(Packages)

自动测试设备(ATE)的总体认识

模拟、数字和存储器测试等系统的介绍

负载板(Loadboards)、探测机(Probers)、机械手(Handlers)和温度控制单元(Temperature units)

一、晶圆、晶片和封装

1947年,第一只晶体管的诞生标志着半导体工业的开始,从那时起,半导体生产和制造技术变得越来越重要。以前许多单个的晶体管现在可以互联加工成一种复杂的集成的电路形式,这就是半导体工业目前正在制造的称之为"超大规模"(VLSI,Very Large Scale Integration)的集成电路,通常包含上百万甚至上千万门晶体管。

半导体电路最初是以晶圆形式制造出来的。晶圆是一个圆形的硅片,在这个半导体的基础之上,建立了许多独立的单个的电路;一片晶圆上这种单个的电路被称为die(我前面翻译成"晶片",不一定准确,大家还是称之为die好了),它的复数形式是dice.每个die都是一个完整的电路,和其他的dice没有电路上的联系。

当制造过程完成,每个die都必须经过测试。测试一片晶圆称为"Circuit probing"(即我们常说的CP测试)、"Wafer porbing"或者"Die sort"。在这个过程中,每个die都被测试以确保它能基本满足器件的特征或设计规格书(Specification),通常包括电压、电流、时序和功能的验证。如果某个die不符合规格书,那么它会被测试过程判为失效(fail),通常会用墨点将其标示出来(当然现在也可以通过Maping图来区分)。

在所有的die都被探测(Probed)之后,晶圆被切割成独立的dice,这就是常说的晶圆锯解,所有被标示为失效的die都报废(扔掉)。图2显示的是一个从晶圆上锯解下来没有被标黑点的die,它即将被封装成我们通常看到的芯片形式。

注:本标题系列连载内容及图片均出自《The Fundamentals Of Digital Semiconductor Testing》

第一章.认识半导体和测试设备(2)

在一个Die封装之后,需要经过生产流程中的再次测试。这次测试称为“Final test”(即我们常说的FT测试)或“Package test”。在电路的特性要求界限方面,FT测试通常执行比CP测试更为严格的标准。芯片也许会在多组温度条件下进行多次测试以确保那些对温度敏感的特征参数。商业用途(民品)芯片通常会经过0℃、25℃和75℃条件下的测试,而军事用途(军品)芯片则需要经过 -55℃、25℃和125℃。

芯片可以封装成不同的封装形式,图4显示了其中的一些样例。一些常用的封装形式如下表:

DIP: Dual Inline Package (dual indicates the package has pins on two sides) 双列直插式

CerDIP:Ceramic Dual Inline Package 陶瓷

PDIP: Plastic Dual Inline Package 塑料

PGA: Pin Grid Array 管脚阵列

BGA: Ball Grid Array 球栅阵列

SOP: Small Outline Package 小型外壳

TSOP: Thin Small Outline Package

TSSOP:Thin Shrink Small Outline Package (this one is really getting small!)

SIP: Single Inline Package 单列直插

SIMM: Single Inline Memory Modules (like the memory inside of a computer)

QFP: Quad Flat Pack (quad indicates the package has pins on four sides)

TQFP: Thin version of the QFP

MQFP: Metric Quad Flat Pack

MCM: Multi Chip Modules (packages with more than 1 die (formerly called hybrids)第一章.认识半导体和测试设备(3)

二、自动测试设备

随着集成电路复杂度的提高,其测试的复杂度也随之水涨船高,一些器件的测试成本甚至占到了芯片成本的大部分。大规模集成电路会要求几百次的电压、电流和时序的测试,以及百万次的功能测试步骤以保证器件的完全正确。要实现如此复杂的测试,靠手工是无法完成的,因此要用到自动测试设备(ATE,Automated Test Equipment)。

ATE是一种由高性能计算机控制的测试仪器的集合体,是由测试仪和计算机组合而成的测试系统,计算机通过运行测试程序的指令来控制测试硬件。测试系统最基本的要求是可以快速且可靠地重复一致的测试结果,即速度、可靠性和稳定性。为保持正确性和一致性,

测试系统需要进行定期校验,用以保证信号源和测量单元的精度。

当一个测试系统用来验证一片晶圆上的某个独立的Die的正确与否,需要用ProbeCard来实现测试系统和Die之间物理的和电气的连接,而ProbeCard和测试系统内部的测试仪之间的连接则通过一种叫做“Load board”或“Performance board”的接口电路板来实现。在CP测试中,Performance board和Probe card一起使用构成回路使电信号得以在测试系统和Die之间传输。

当Die封装出来后,它们还要经过FT测试,这种封装后的测试需要手工将一个个这些独立的电路放入负载板(Load board)上的插座(Socket)里,这叫手工测试(hand test)。一种快速进行FT测试的方法是使用自动化的机械手(Handler),机械手上有一种接触装置实现封装引脚到负载板的连接,这可以在测试机和封装内的Die之间提供完整的电路。机械手可以快速的抓起待测的芯片放入测试点(插座),然后拿走测试过的芯片并根据测试pass/fail 的结果放入事先定义好的相应的Bin区。

三、半导体技术

有一系列的方法被用来生产和制造数字半导体电路,这些方法称为半导体技术或工艺,常用的技术或工艺包括:TTL (Transistor-Transistor Logic a.k.a. bipolar logic), ECL (Emitter Coupled Logic), SOS (Silicon on Sapphire), and CMOS (Complimentary Metal-Oxide Semiconductor)。不管什么技术或工艺,出来的产品都要经过测试,这里我们关注数字TTL和CMOS电路。

第一章.认识半导体和测试设备(4)

四、数字和模拟电路

过去,在模拟和数字电路设计之间,有着显著的不同。数字电路控制电子信号,表现为逻辑电平“0”和“1”,它们被分别定义成一种特殊的电压分量,所有有效的数字电路数据都用它们来表示,每一个“0”或“1”表示数据的一个比特(bit)位,任何数值都可以由按照一定顺序排列的“0”“1”比特位组成的二进制数据来表示,数值越大,需要的比特位越多。每8个比特一组构成一个Byte,数字电路中的数据经常以Byte为单位进行处理。

不同于数字信号的“0”“1”界限分明(离散),模拟电路时连续的——在任何两个信号电平之间有着无穷的数值。模拟电路可以使用电压或电流来表示数值,我们常见的也是最常用的模拟电路实例就是运算放大器,简称运放。

为帮助理解模拟和数字电路数值的基本差别,我们可以拿时钟来比方。“模拟”时钟上的指针连续地移动,因此所有的任一时间值可以被观察者直接读出,但是所得数值的准确度或者说精度取决于观察者认知的程度。

而在“数字”时钟上,只有最小增量以上的值才能被显示,而比最小增量小的值则无法显示。如果有更高的精度需求,则需要增加数据位,每个新增的数据位表示最小的时间增量。

有的电路里既有数字部分也有模拟部分,如AD转换器(ADC)将模拟信号转换成数字信号,DA转换器(DAC)则相反,我们称之为“混合信号电路”(Mixed Signal Devices)。另一种描述这种混合电路的方法则基于数字部分和模拟部分占到电路的多少:数字部分占大部分而模拟部分所占比例较少归于数字电路,反之则归于模拟电路。

第一章.认识半导体和测试设备(5)

五、测试系统的种类

一般认为测试系统都是通用的,其实大部分测试系统的设计都是面向专门类型的集成电路,这些专门的电路包括:存储器、数字电路、模拟电路和混合信号电路;每种类型下还可以细分成更多种类,我们这里只考虑这四种类型。

5.1存储器件类

我们一般认为存储器是数字的,而且很多DC测试参数对于存储类和非存储类的数字器件是通用的,虽然如此,存储器的测试还是用到了一些独特的功能测试过程。带内存的自动测试系统使用一种算法模式生成器(APG,algorithmic pattern generator)去生成功能测试模型,使得从硬件上生成复杂的功能测试序列成为可能,这样我们就不用把它们当作测试向量来保存。存储器测试的一些典型模型包括:棋盘法、反棋盘法、走0、走1、蝶形法,等等……APG 在器件的每次测试时生成测试模型,而不带内存的测试系统将预先生成的模型保存到向量存储区,然后每次测试时从中取出数据。存储器测试通常需要很长的测试时间去运行所要求的测试模型,为了减少测试成本,测试仪通常同时并行测试多颗器件。

5.2模拟或线形器件类

模拟器件测试需要精确地生成与测量电信号,经常会要求生成和测量微伏级的电压和纳安级的电流。相比于数字电路,模拟电路对很小的信号波动都很敏感,DC测试参数的要求也和数字电路不一样,需要更专业的测试仪器设备,通常会按照客户的选择在设计中使用特殊的测试仪器甚至机架。模拟器件需要测试的一些参数或特性包括:增益、输入偏移量的电压和电流、线性度、通用模式、供电、动态响应、频率响应、建立时间、过冲、谐波失真、信噪比、响应时间、窜扰、邻近通道干扰、精度和噪声。

5.3混合信号器件类

混合信号器件包括数字电路和模拟电路,因此需要测试系统包含这两部分的测试仪器或结构。混合信号测试系统发展为两个系列:大部分数字电路测试结构、少量模拟测试结构的系列,被设计成用于测试以数字电路为主的混合信号器件,它能有效地进行DC参数测试和功能测试,但是仅支持少量的模拟测试;大部分模拟电路测试结构、少量数字测试结构的系列,相反,能够精确地测试模拟参数而在功能测试上稍逊风骚。

5.4数字电路器件类

仅含有数字逻辑的电路器件可使用数字电路测试系统来完成测试,这些测试系统之间在价格、性能、尺寸、可选项上有着明显的不同。

低端的测试机被用来测试低价格或者低性能的低端产品,通常是些管脚少、复杂度低的器件;一般运行于低于20MHz的时钟频率,且只能存储少量的测试向量;用于小规模(SSI)或中规模(MSI)集成电路的测试。

高端的测试机则是速度非常快(时钟频率高)、测试通道非常多的测试系统;时钟频率通常会达到400MHz,并能提供1024个测试通道;拥有高精度的时钟源和百万bit位的向量存储器。它们被用于验证新的超大规模(VLSI)集成电路,但是昂贵的成本阻碍了他们用于生产测试。

而半导体测试工业普遍使用的是中高端的测试设备,它们拥有较好的性价比,在对测试成本非常敏感的半导体测试行业,这无疑是非常重要的。这类测试设备多运行在

50-100MHz,提供256个测试通道,通常带有一些可选的配置。

为了控制测试成本,谨慎地选择能满足器件测试需求的测试设备是非常重要的,选择功能相对于我们器件的测试要求过于强大的测试系统会使得我们的测试成本居高不下,而相反的选择会造成测试覆盖率不够;找到设备功能和成本之间的平衡是测试成本控制本质的要求。

第一章.认识半导体和测试设备(6)

六.测试负载板(LoadBoard)

测试负载板是一种连接测试设备的测试头和被测器件物理和电路接口,被固定在针测台(Probe)、机械手(Handler)或者其他测试硬件上,其上的布线连接测试机台内部信号测试卡的探针和被测器件的管脚。

在CP测试中,负载板连接ProbeCard;在手工测试中,我们将Socket固定在负载板上;而在FT的生产测试中,我们将其连接到Handler. 因为测试机在物理和电气上需要与多种类型的设备连接、锁定,因而Loadboard的类型和款式也是多种多样。

测试高速或者大功率的器件需要定制的Loadboard,为保证信号完整性,这种高性能的定制电路板必须完成阻抗匹配——这对于布局、布线及线长、线宽等都有特殊要求,因此通常需要数月的时间设计制作,并且价格非常昂贵。

七.探针卡(ProbeCard)

探针卡在CP测试用于连接测试机电路和Die上的Pad,通常作为Loadboard的物理接口,在某些情况下ProbeCard通过插座或者其它接口电路附加到Loadboard上。

测试机的信号通过弹簧针(pogo pins)连接到ProbeCard底部的Pad上,再由ProbeCard上的布线通往被测的Die上。

半导体全制程介绍

《晶圆处理制程介绍》 基本晶圆处理步骤通常是晶圆先经过适当的清洗(Cleaning)之后,送到热炉管 (Furnace)内,在含氧的环境中,以加热氧化(Oxidation)的方式在晶圆的表面 形成一层厚约数百个的二氧化硅层,紧接着厚约1000到2000的氮化硅层 将以化学气相沈积Chemical Vapor Deposition;CVP)的方式沈积(Deposition)在刚刚长成的二氧化硅上,然后整个晶圆将进行微影(Lithography)的制程,先在 晶圆上上一层光阻(Photoresist),再将光罩上的图案移转到光阻上面。接着利用蚀刻(Etching)技术,将部份未被光阻保护的氮化硅层加以除去,留下的就是所需要的线路图部份。接着以磷为离子源(Ion Source),对整片晶圆进行磷原子的植入(Ion Implantation),然后再把光阻剂去除(Photoresist Scrip)。制程进行至此,我们已将构成集成电路所需的晶体管及部份的字符线(Word Lines),依光罩所提供的设计图案,依次的在晶圆上建立完成,接着进行金属化制程(Metallization),制作金属导线,以便将各个晶体管与组件加以连接,而在每一道步骤加工完后都必须进行一些电性、或是物理特性量测,以检验加工结果是否在规格内(Inspection and Measurement);如此重复步骤制作第一层、第二层...的电路部份,以在硅晶圆上制造晶体管等其它电子组件;最后所加工完成的产品会被送到电性测试区作电性量测。 根据上述制程之需要,FAB厂内通常可分为四大区: 1)黄光本区的作用在于利用照相显微缩小的技术,定义出每一层次所需要的电路图,因为采用感光剂易曝光,得在黄色灯光照明区域内工作,所以叫做「黄光区」。 2)蚀刻经过黄光定义出我们所需要的电路图,把不要的部份去除掉,此去除的步骤就> 称之为蚀刻,因为它好像雕刻,一刀一刀的削去不必要不必要的木屑,完成作品,期间又利用酸液来腐蚀的,所 以叫做「蚀刻区」。 3)扩散本区的制造过程都在高温中进行,又称为「高温区」,利用高温给予物质能量而产生运动,因为本区的机台大都为一根根的炉管,所以也有人称为「炉管区」,每一根炉管都有不同的作用。 4)真空

ic半导体测试基础(中文版)88678

本章节我们来说说最基本的测试——开短路测试(Open-Short Test),说说测试的目的和方法。 一.测试目的 Open-Short Test也称为ContinuityTest或Contact Test,用以确认在器件测试时所有的信号引脚都与测试系统相应的通道在电性能上完成了连接,并且没有信号引脚与其他信号引脚、电源或地发生短路。 测试时间的长短直接影响测试成本的高低,而减少平均测试时间的一个最好方法就是尽可能早地发现并剔除坏的芯片。Open-Short测试能快速检测出DUT是否存在电性物理缺陷,如引脚短路、bond wire缺失、引脚的静电损坏、以及制造缺陷等。 另外,在测试开始阶段,Open-Short测试能及时告知测试机一些与测试配件有关的问题,如ProbeCard或器件的Socket没有正确的连接。 二.测试方法 Open-Short测试的条件在器件的规格数或测试计划书里通常不会提及,但是对大多数器件而言,它的测试方法及参数都是标准的,这些标准值会在稍后给出。 基于PMU的Open-Short测试是一种串行(Serial)静态的DC测试。首先将器件包括电源和地的所有管脚拉低至“地”(即我们常说的清0),接着连接PMU到单个的DUT 管脚,并驱动电流顺着偏置方向经过管脚的保护二极管——一个负向的电流会流经连接到地的二极管(图3-1),一个正向的电流会流经连接到电源的二极管(图3-2),电流的大小在100uA到500uA之间就足够了。大家知道,当电流流经二极管时,会在其P-N结上引起大约0.65V的压降,我们接下来去检测连接点的电压就可以知道结果了。 既然程序控制PMU去驱动电流,那么我们必须设置电压钳制,去限制Open管脚引起的电压。Open-Short测试的钳制电压一般设置为3V——当一个Open的管脚被测试到,它的测试结果将会是3V。 串行静态Open-Short测试的优点在于它使用的是DC测试,当一个失效(failure)发生时,其准确的电压测量值会被数据记录(datalog)真实地检测并显示出来,不管它是Open引起还是Short导致。缺点在于,从测试时间上考虑,会要求测试系统对DUT的每个管脚都有相应的独立的DC测试单元。对于拥有PPPMU结构的测试系统来说,这个缺点就不存在了。 当然,Open-Short也可以使用功能测试(Functional Test)来进行,我会在后面相应的章节提及。

教你认识半导体与测试设备

更多企业学院: 《中小企业管理全能版》183套讲座+89700份资料 《总经理、高层管理》49套讲座+16388份资料 《中层管理学院》46套讲座+6020份资料 《国学智慧、易经》46套讲座 《人力资源学院》56套讲座+27123份资料 《各阶段员工培训学院》77套讲座+ 324份资料 《员工管理企业学院》67套讲座+ 8720份资料 《工厂生产管理学院》52套讲座+ 13920份资料 《财务管理学院》53套讲座+ 17945份资料 《销售经理学院》56套讲座+ 14350份资料 《销售人员培训学院》72套讲座+ 4879份资料 第一章.认识半导体和测试设备(1) 本章节包括以下内容, 晶圆(Wafers)、晶片(Dice)和封装(Packages) 自动测试设备(ATE)的总体认识

模拟、数字和存储器测试等系统的介绍 负载板(Loadboards)、探测机(Probers)、机械手(Handlers)和温度控制单元(Temperature units) 一、晶圆、晶片和封装 1947年,第一只晶体管的诞生标志着半导体工业的开始,从那时起,半导体生产和制造技术变得越来越重要。以前许多单个的晶体管现在可以互联加工成一种复杂的集成的电路形式,这就是半导体工业目前正在制造的称之为"超大规模"(VLSI,Very Large Scale Integration)的集成电路,通常包含上百万甚至上千万门晶体管。 半导体电路最初是以晶圆形式制造出来的。晶圆是一个圆形的硅片,在这个半导体的基础之上,建立了许多独立的单个的电路;一片晶圆上这种单个的电路被称为die(我前面翻译成"晶片",不一定准确,大家还是称之为die好了),它的复数形式是dice.每个die都是一个完整的电路,和其他的dice没有电路上的联系。 当制造过程完成,每个die都必须经过测试。测试一片晶圆称为"Circuit probing"(即我们常说的CP测试)、"Wafer porbing"或者"Die sort"。在这个过程中,每个die都被测试以确保它能基本满足器件的特征或设计规格书(Specification),通常包括电压、电流、时序和功能的验证。如果某个die不符合规格书,那么它会被测试过程判为失效(fail),通常会用墨点将其标示出来(当然现在也可以通过Maping图来区分)。 在所有的die都被探测(Probed)之后,晶圆被切割成独立的dice,这就是常说的晶圆锯解,所有被标示为失效的die都报废(扔掉)。图2显示的是一个从晶圆上锯解下来没有被标黑点的die,它即将被封装成我们通常看到的芯片形式。

半导体工艺主要设备大全

清洗机超音波清洗机是现代工厂工业零件表面清洗的新技术,目前已广泛应用于半导体硅 片的清洗。超声波清洗机“声音也可以清洗污垢”——超声波清洗机又名超声波清洗器,以其洁净的清洗效果给清洗界带来了一股强劲的清洗风暴。超声波清洗机(超声波清洗器)利用空化效应,短时间内将传统清洗方式难以洗到的狭缝、空隙、盲孔彻底清洗干净,超声波清洗机对清洗器件的养护,提高寿命起到了重要作用。CSQ 系列超声波清洗机采用内置式加热系统、温控系统,有效提高了清洗效率;设置时间控制装置,清洗方便;具有频率自动跟踪功能,清洗效果稳定;多种机型、结构设计,适应不同清洗要求。CSQ 系列超声波清洗机适用于珠宝首饰、眼镜、钟表零部件、汽车零部件,医疗设备、精密偶件、化纤行业(喷丝板过滤芯)等的清洗;对除油、除锈、除研磨膏、除焊渣、除蜡,涂装前、电镀前的清洗有传统清洗方式难以达到的效果。恒威公司生产CSQ 系列超声波清洗机具有以下特点:不锈钢加强结构,耐酸耐碱;特种胶工艺连接,运行安全;使用IGBT 模块,性能稳定;专业电源设计,性价比高。反渗透纯水机去离子水生产设备之一,通过反渗透原理来实现净水。 纯水机清洗半导体硅片用的去离子水生产设备,去离子水有毒,不可食用。 净化设备主要产品:水处理设备、灌装设备、空气净化设备、净化工程、反渗透、超滤、电渗析设备、EDI 装置、离子交换设备、机械过滤器、精密过滤器、UV 紫外线杀菌器、臭氧发生器、装配式洁净室、空气吹淋室、传递窗、工作台、高校送风口、空气自净室、亚高、高效过滤器等及各种配件。 风淋室:运用国外先进技术和进口电器控制系统, 组装成的一种使用新型的自动吹淋室.它广 泛用于微电子医院制药生化制品食品卫生精细化工精密机械和航空航天等生产和科研单位,用于吹除进入洁净室的人体和携带物品的表面附着的尘埃,同时风淋室也起气的作用 防止未净化的空气进入洁净区域,是进行人体净化和防止室外空气污染洁净的有效设备. 抛光机整个系统是由一个旋转的硅片夹持器、承载抛光垫的工作台和抛光浆料供给装置三大部分组成。化学机械抛光时,旋转的工件以一定的压力压在旋转的抛光垫上,而由亚微米或纳米磨粒和化学溶液组成的抛光液在工件与抛光垫之间流动,并产生化学反应,工件表面形成的化学反应物由磨粒的机械作用去除,即在化学成膜和机械去膜的交替过程中实现超精密表面加工,人们称这种CMP 为游离磨料CMP 。 电解抛光电化学抛光是利用金属电化学阳极溶解原理进行修磨抛光。将电化学预抛光和机械精抛光有机的结合在一起,发挥了电化学和机构两类抛光特长。它不受材料硬度和韧性的限制,可抛光各种复杂形状的工件。其方法与电解磨削类似。导电抛光工具使用金钢石导电锉或石墨油石,接到电源的阴极,被抛光的工件(如模具)接到电源的阳极。 光刻胶又称光致抗蚀剂,由感光树脂、增感剂(见光谱增感染料)和溶剂三种主要成分组成的对光敏感的混合液体。感光树脂经光照后,在曝光区能很快地发生光固化反应,使得这种材料的物理性能,特别是溶解性、亲合性等发生明显变化。经适当的溶剂处理,溶去可溶性部分,得到所需图像(见图光致抗蚀剂成像制版过程)。光刻胶广泛用于印刷电路和集成电路的制造以及印刷制版等过程。光刻胶的技术复杂,品种较多。根据其化学反应机理和显影原理,可分负性胶和正性胶两类。光照后形成不可溶物质的是负性胶;反之,对某些溶剂是不可溶的,经光照后变成可溶物质的即为正性胶。利用这种性能,将光刻胶作涂层,就能在硅片表面刻蚀所需的电路图形。基于感光树脂的化学结构,光刻胶可以分为三种类型。①光聚合型,采用烯类单体,在光作用下生成自由基,自由基再进一步引发 单体聚合,最后生成聚合物,具有形成正像的特点。②光分解型,采用含有叠氮醌类化合

认识半导体和测试设备

认识半导体和测试设备 本章节包括以下内容, ●晶圆(Wafers)、晶片(Dice)和封装(Packages) ●自动测试设备(ATE)的总体认识 ●模拟、数字和存储器测试等系统的介绍 ●负载板(Loadboards)、探测机(Probers)、机械手(Handlers)和温 度控制单元(Temperature units) 一、晶圆、晶片和封装 1947年,第一只晶体管的诞生标志着半导体工业的开始,从那时起,半导体生产和制造技术变得越来越重要。以前许多单个的晶体管现在可以互联加工成一种复杂的集成的电路形式,这就是半导体工业目前正在制造的称之为"超大规模"(VLSI,Very Large Scale Integration)的集成电路,通常包含上百万甚至上千万门晶体管。 半导体电路最初是以晶圆形式制造出来的。晶圆是一个圆形的硅片,在这个半导体的基础之上,建立了许多独立的单个的电路;一片晶圆上这种单个的电路被称为die(我前面翻译成"晶片",不一定准确,大家还是称之为die好了),它的复数形式是dice.每个die 都是一个完整的电路,和其他的dice没有电路上的联系。

当制造过程完成,每个die都必须经过测试。测试一片晶圆称为"Circuit probing"(即我们常说的CP测试)、"Wafer porbing"或者"Die sort"。在这个过程中,每个die 都被测试以确保它能基本满足器件的特征或设计规格书(Specification),通常包括电压、电流、时序和功能的验证。如果某个die不符合规格书,那么它会被测试过程判为失效(fail),通常会用墨点将其标示出来(当然现在也可以通过Maping图来区分)。 在所有的die都被探测(Probed)之后,晶圆被切割成独立的dice,这就是常说的晶圆锯解,所有被标示为失效的die都报废(扔掉)。图2显示的是一个从晶圆上锯解下来没有被标黑点的die,它即将被封装成我们通常看到的芯片形式。 注:本标题系列连载内容及图片均出自《The Fundamentals Of Digital Semiconductor Testing》 第一章.认识半导体和测试设备(2)

半导体C-V测量基础

半导体C-V测量基础 作者:Lee Stauffer 时间:2009-07-29 来源:吉时利仪器公司 C-V测量为人们提供了有关器件和材料特征的大量信息 通用测试 电容-电压(C-V)测试广泛用于测量半导体参数,尤其是MOSCAP和MOSFET结构。此外,利用C-V测量还可以对其他类型的半导体器件和工艺进行特征分析,包括双极结型晶体管(BJT)、JFET、III-V族化合物器件、光伏电池、MEMS器件、有机TFT显示器、光电二极管、碳纳米管(CNT)和多种其他半导体器件。 这类测量的基本特征非常适用于各种应用和培训。大学的研究实验室和半导体厂商利用这类测量评测新材料、新工艺、新器件和新电路。C-V测量对于产品和良率增强工程师也是极其重要的,他们负责提高工艺和器件的性能。可靠性工程师利用这类测量评估材料供货,监测工艺参数,分析失效机制。 采用一定的方法、仪器和软件,可以得到多种半导体器件和材料的参数。从评测外延生长的多晶开始,这些信息在整个生产链中都会用到,包括诸如平均掺杂浓度、掺杂分布和载流子寿命等参数。在圆片工艺中,C-V测量可用于分析栅氧厚度、栅氧电荷、游离子(杂质)和界面阱密度。在后续的工艺步骤中也会用到这类测量,例如光刻、刻蚀、清洗、电介质和多晶硅沉积、金属化等。当在圆片上完全制造出器件之后,在可靠性和基本器件测试过程中可以利用C-V测量对阈值电压和其他一些参数进行特征分析,对器件性能进行建模。 半导体电容的物理特性 MOSCAP结构是在半导体制造过程中形成的一种基本器件结构(如图1所示)。尽管这类器件可以用于真实电路中,但是人们通常将其作为一种测试结构集成在制造工艺中。由于这种结构比较简单而且制造过程容易控制,因此它们是评测底层工艺的一种方便的方法。

教你认识半导体与测试设备

? 第一章.认识半导体和测试设备(1) 本章节包括以下内容, ●晶圆(Wafers)、晶片(Dice)和封装(Packages) ●自动测试设备(ATE)的总体认识

●模拟、数字和存储器测试等系统的介绍 ●负载板(Loadboards)、探测机(Probers)、机械手(Handlers)和温 度控制单元(Temperature units) 一、晶圆、晶片和封装 1947年,第一只晶体管的诞生标志着半导体工业的开始,从那时起,半导体生产和制造技术变得越来越重要。以前许多单个的晶体管现在可以互联加工成一种复杂的集成的电路形式,这就是半导体工业目前正在制造的称之为"超大规模"(VLSI,Very Large Scale Integration)的集成电路,通常包含上百万甚至上千万门晶体管。 半导体电路最初是以晶圆形式制造出来的。晶圆是一个圆形的硅片,在这个半导体的基础之上,建立了许多独立的单个的电路;一片晶圆上这种单个的电路被称为die(我前面翻译成"晶片",不一定准确,大家还是称之为die好了),它的复数形式是dice.每个die都是一个完整的电路,和其他的dice没有电路上的联系。 当制造过程完成,每个die都必须经过测试。测试一片晶圆称为"Circuit probing"(即我们常说的CP测试)、"Wafer porbing"或者"Die sort"。在这个过程中,每个die都被测试以确保它能基本满足器件的特征或设计规格书(Specification),通常包括电压、电流、时序和功能的验证。如果某个die不符合规格书,那么它会被测试过程判为失效(fail),通常会用墨点将其标示出来(当然现在也可以通过Maping图来区分)。 在所有的die都被探测(Probed)之后,晶圆被切割成独立的dice,这就是常说的晶圆锯解,所有被标示为失效的die都报废(扔掉)。图2显示的是一个从晶圆上锯解下来没有被标黑点的die,它即将被封装成我们通常看到的芯片形式。

(设备管理)半导体和测试设备介绍

第一章.认识半导体和测试设备(1) 本章节包括以下内容, ●晶圆(Wafers)、晶片(Dice)和封装(Packages) ●自动测试设备(ATE)的总体认识 ●模拟、数字和存储器测试等系统的介绍 ●负载板(Loadboards)、探测机(Probers)、机械手(Handlers)和温 度控制单元(Temperature units) 一、晶圆、晶片和封装 1947年,第一只晶体管的诞生标志着半导体工业的开始,从那时起,半导体生产和制造技术变得越来越重要。以前许多单个的晶体管现在可以互联加工成一种复杂的集成的电路形式,这就是半导体工业目前正在制造的称之为"超大规模"(VLSI,Very Large Scale Integration)的集成电路,通常包含上百万甚至上千万门晶体管。 半导体电路最初是以晶圆形式制造出来的。晶圆是一个圆形的硅片,在这个半导体的基础之上,建立了许多独立的单个的电路;一片晶圆上这种单个的电路被称为die(我前面翻译成"晶片",不一定准确,大家还是称之为die好了),它的复数形式是dice.每个die都是一个完整的电路,和其他的dice没有电路上的联系。

当制造过程完成,每个die都必须经过测试。测试一片晶圆称为"Circuit probing"(即我们常说的CP测试)、"Wafer porbing"或者"Die sort"。在这个过程中,每个die都被测试以确保它能基本满足器件的特征或设计规格书(Specification),通常包括电压、电流、时序和功能的验证。如果某个die不符合规格书,那么它会被测试过程判为失效(fail),通常会用墨点将其标示出来(当然现在也可以通过Maping图来区分)。 在所有的die都被探测(Probed)之后,晶圆被切割成独立的dice,这就是常说的晶圆锯解,所有被标示为失效的die都报废(扔掉)。图2显示的是一个从晶圆上锯解下来没有被标黑点的die,它即将被封装成我们通常看到的芯片形式。 注:本标题系列连载内容及图片均出自《The Fundamentals Of Digital Semiconductor Testing》

word完整版史上最全的半导体材料工艺设备汇总推荐文档

小编为您解读半导体生产过程中的主要设备概况。 1、单晶炉 设备名称:单晶炉。

设备功能:熔融半导体材料,拉单晶,为后续半导体器件制造,提供单晶体的半导体晶坯。主要企业(品牌): 国际:德国PVA TePla AG公司、日本Ferrotec 公司、美国QUANTUM DESIG公司、德国Gero公司、美国KAYEX 公司。 国内:北京京运通、七星华创、北京京仪世纪、河北晶龙阳光、西安理工晶科、常州华盛天龙、上海汉虹、西安华德、中国电子科技集团第四十八所、上海申和热磁、上虞晶盛、晋江耐特克、宁夏晶阳、常州江南、合肥科晶材料技术有限公司、沈阳科仪公司。 2、气相外延炉 设备名称:气相外延炉。 设备功能:为气相外延生长提供特定的工艺环境,实现在单晶上,生长与单晶晶相具有对应关系的薄层晶体,为单晶沉底实现功能化做基础准备。气相外延即化学气相沉积的一种特殊工艺,其生长薄层的晶体结构是单晶衬底的延续,而且与衬底的晶向保持对应的关系。 主要企业(品牌): 国际:美国CVD Equipment公司、美国GT公司、法国Soitec公司、法国AS公司、美国ProtoFlex 公司、美国科特?莱思科(Kurt J.Lesker )公司、美国Applied Materials 公司。 国内:中国电子科技集团第四十八所、青岛赛瑞达、合肥科晶材料技术有限公司、北京金盛微纳、济南力冠电子科技有限公司。

3、分子束外延系统( MBE,Molecular Beam Epitaxy System ) 设备名称:分子束外延系统。 设备功能:分子束外延系统,提供在沉底表面按特定生长薄膜的工艺设备;分子束外延工艺,是一种制备 单晶薄膜的技术,它是在适当的衬底与合适的条件下,沿衬底材料晶轴方向逐层生长薄膜。 主要企业(品牌): 国际:法国Riber 公司、美国Veeco 公司、芬兰DCA Instruments 公司、美国SVTAssociates 公司、美国NBM公司、德国Omicron 公司、德国MBE-Komponenten公司、英国Oxford Applied Research (OAR 公司, 国内:沈阳中科仪器、北京汇德信科技有限公司、绍兴匡泰仪器设备有限公司、沈阳科友真空技术有限公司。 4、氧化炉( VDF) 设备名称:氧化炉。 设备功能:为半导体材料进行氧化处理,提供要求的氧化氛围,实现半导体预期设计的氧化处理过程,是半导体加工过程的不

半导体各工艺简介5

Bubbler Wet Thermal Oxidation Techniques

Film Deposition Deposition is the process of depositing films onto a substrate. There are three categories of these films: * POLY * CONDUCTORS * INSULATORS (DIELECTRICS) Poly refers to polycrystalline silicon which is used as a gate material, resistor material, and for capacitor plates. Conductors are usually made of Aluminum although sometimes other metals such as gold are used. Silicides also fall under this category. Insulators refers to materials such as silicon dioxide, silicon nitride, and P-glass (Phosphorous-doped silicon dioxide) which serve as insulation between conducting layers, for diffusion and implantation masks,and for passivation to protect devices from the environment.

半导体测试技术实践

半导体测试技术实践总结报告 一、实践目的 半导体测试技术及仪器集中学习是在课堂结束之后在实习地集中的实践性教学,是各项课间的综合应用,是巩固和深化课堂所学知识的必要环节。学习半导体器件与集成电路性能参数的测试原理、测试方法,掌握现代测试设备的结构原理、操作方法与测试结果的分析方法,并学以致用、理论联系实际,巩固和理解所学的理论知识。同时了解测试技术的发展现状、趋势以及本专业的发展现状,把握科技前进脉搏,拓宽专业知识面,开阔专业视野,从而巩固专业思想,明确努力方向。另外,培养在实际测试过程中发现问题、分析问题、解决问题和独立工作的能力,增强综合实践能力,建立劳动观念、实践观念和创新意识,树立实事求是、严肃认真的科学态度,提高综合素质。 二、实践安排(含时间、地点、内容等) 实践地点:西安西谷微电子有限责任公司 实践时间:2014年8月5日—2014年8月15日 实践内容:对分立器件,集成电路等进行性能测试并判定是否失效 三、实践过程和具体内容 西安西谷微电子有限责任公司专业从事集成电路测试、筛选、测试软硬件开发及相关技术配套服务,测试筛选使用标准主要为GJB548、GJB528、GJB360等。 1、认识半导体及测试设备

在一个器件封装之后,需要经过生产流程中的再次测试。这次测试称为“Final test”(即我们常说的FT测试)或“Package test”。在电路的特性要求界限方面,FT测试通常执行比CP测试更为严格的标准。芯片也许会在多组温度条件下进行多次测试以确保那些对温度敏感的特征参数。商业用途(民品)芯片通常会经过0℃、25℃和75℃条件下的测试,而军事用途(军品)芯片则需要经过-55℃、25℃和125℃。 芯片可以封装成不同的封装形式,图4显示了其中的一些样例。一些常用的封装形式如下表: DIP: Dual Inline Package (dual indicates the package has pins on two sides) 双列直插式 CerDIP:Ceramic Dual Inline Package 陶瓷 PDIP: Plastic Dual Inline Package 塑料 PGA: Pin Grid Array 管脚阵列

半导体制程气体介绍

一、半導體製程氣體介紹: A.Bulk gas: ---GN2 General Nitrogen : 只經過Filter -80℃ ---PN2 Purifier Nitrogen ---PH2 Purifier Hydrgen (以紅色標示) ---PO2 Purifier Oxygen ---He Helium ---Ar Argon ※“P”表示與製程有關 ※台灣三大氣體供應商: 三福化工(與美國Air Products) 亞東氣體(與法國Liquid合作) 聯華氣體(BOC) 中普Praxair B.Process gas : Corrosive gas (腐蝕性氣體) Inert gas (鈍化性氣體) Flammable gas (燃燒性氣體) Toxic gas (毒性氣體) C.General gas : CDA : Compressor DryAir (與製程無關,只有Partical問題)。 ICA : Instrument Compressor Air (儀表用壓縮空氣)。 BCA: Breathinc Compressor Air (呼吸系統用壓縮空氣)。 二、氣體之物理特性: A.氣體分類: 1.不活性氣體: N2、Ar、He、SF6、CO2、CF4 , ….. (惰性氣體) 2.助燃性氣體: O2、Cl2、NF3、N2O ,….. 3.可燃性氣體: H2、PH3、B2H6、SiH2Cl2、NH3、CH4 ,….. 4.自燃性氣體: SiH4、SC2H6 ,….. 5.毒性氣體: PH3、Cl2、AsH3、B2H6、HCl、SiH4、Si2H6、NH3 ,…..

半导体和测试设备介绍_图文(精)

第一章.认识半导体和测试设备(1 本章节包括以下内容, ●晶圆(Wafers)、晶片(Dice)和封装(Packages) ●自动测试设备(ATE)的总体认识 ●模拟、数字和存储器测试等系统的介绍 ●负载板(Loadboards)、探测机(Probers)、机械手(Handlers)和温度控制单元(Temperature units) 一、晶圆、晶片和封装 1947年,第一只晶体管的诞生标志着半导体工业的开始,从那时起,半导体生产和制造技术变得越来越重要。以前许多单个的晶体管现在可以互联加工成一种复杂的集成的电路形式,这就是半导体工业目前正在制造的称之为"超大规模"(VLSI,Very Large Scale Integration)的集成电路,通常包含上百万甚至上千万门晶体管。 半导体电路最初是以晶圆形式制造出来的。晶圆是一个圆形的硅片,在这个半导体的基础之上,建立了许多独立的单个的电路;一片晶圆上这种单个的电路被称为die (我前面翻译成"晶片",不一定准确,大家还是称之为die好了),它的复数形式是dice.每个die都是一个完整的电路,和其他的dice没有电路上的联系。 当制造过程完成,每个die都必须经过测试。测试一片晶圆称为"Circuit probing"(即我们常说的CP测试)、"Wafer porbing"或者"Die sort"。在这个过程中,每个die都被测试以确保它能基本满足器件的特征或设计规格书(Specification),通常包括电压、

电流、时序和功能的验证。如果某个die不符合规格书,那么它会被测试过程判为失效(fail),通常会用墨点将其标示出来(当然现在也可以通过Maping图来区分)。 在所有的die都被探测(Probed)之后,晶圆被切割成独立的dice,这就是常说的晶圆锯解,所有被标示为失效的die都报废(扔掉)。图2显示的是一个从晶圆上锯解下来没有被标黑点的die,它即将被封装成我们通常看到的芯片形式。 注:本标题系列连载内容及图片均出自《The Fundamentals Of Digital Semiconductor Testing》 第一章.认识半导体和测试设备(2 在一个Die封装之后,需要经过生产流程中的再次测试。这次测试称为“Final test”(即我们常说的FT测试)或“Package test”。在电路的特性要求界限方面,FT测试通常执行比CP测试更为严格的标准。芯片也许会在多组温度条件下进行多次测试以确保那些对温度敏感的特征参数。商业用途(民品)芯片通常会经过0℃、25℃和75℃条件下的测试,而军事用途(军品)芯片则需要经过 -55℃、25℃和125℃。

半导体测试设备项目可研报告

半导体测试设备项目 可研报告 规划设计/投资方案/产业运营

半导体测试设备项目可研报告 半导体测试设备主要包括探针台、分选机、测试机等。其中测试功能由测试机实现,而探针台和分选机实现的则是机械功能,将被测晶圆/芯片拣选至测试机进行检测。探针台和分选机的主要区别在于,探针台针对的是晶圆级检测,而分选机则是针对封装的芯片级检测。 该半导体测试设备项目计划总投资20252.43万元,其中:固定资产投资15706.87万元,占项目总投资的77.56%;流动资金4545.56万元,占项目总投资的22.44%。 达产年营业收入42958.00万元,总成本费用33649.38万元,税金及附加393.69万元,利润总额9308.62万元,利税总额10986.26万元,税后净利润6981.47万元,达产年纳税总额4004.80万元;达产年投资利润率45.96%,投资利税率54.25%,投资回报率34.47%,全部投资回收期 4.40年,提供就业职位912个。 报告针对项目的特点,分析投资项目能源消费情况,计算能源消费量并提出节能措施;分析项目的环境污染、安全卫生情况,提出建设与运营过程中拟采取的环境保护和安全防护措施。 ......

半导体测试设备项目可研报告目录 第一章申报单位及项目概况 一、项目申报单位概况 二、项目概况 第二章发展规划、产业政策和行业准入分析 一、发展规划分析 二、产业政策分析 三、行业准入分析 第三章资源开发及综合利用分析 一、资源开发方案。 二、资源利用方案 三、资源节约措施 第四章节能方案分析 一、用能标准和节能规范。 二、能耗状况和能耗指标分析 三、节能措施和节能效果分析 第五章建设用地、征地拆迁及移民安置分析 一、项目选址及用地方案

半导体工艺(精)

半导体的生产工艺流程 -------------------------------------------------------------------------------- 一、洁净室 一般的机械加工是不需要洁净室(clean room)的,因为加工分辨率在数十微米以上,远比日常环境的微尘颗粒为大。但进入半导体组件或微细加工的世界,空间单位都是以微米计算,因此微尘颗粒沾附在制作半导体组件的晶圆上,便有可能影响到其上精密导线布局的样式,造成电性短路或断路的严重后果。 为此,所有半导体制程设备,都必须安置在隔绝粉尘进入的密闭空间中,这就是洁净室的来由。洁净室的洁净等级,有一公认的标准,以class 10为例,意谓在单位立方英呎的洁净室空间内,平均只有粒径0.5微米以上的粉尘10粒。所以class后头数字越小,洁净度越佳,当然其造价也越昂贵。 为营造洁净室的环境,有专业的建造厂家,及其相关的技术与使用管理办法如下: 1、内部要保持大于一大气压的环境,以确保粉尘只出不进。所以需要大型鼓风机,将经滤网的空气源源不绝地打入洁净室中。 2、为保持温度与湿度的恒定,大型空调设备须搭配于前述之鼓风加压系统中。换言之,鼓风机加压多久,冷气空调也开多久。 3、所有气流方向均由上往下为主,尽量减少突兀之室内空间设计或机台摆放调配,使粉尘在洁净室内回旋停滞的机会与时间减至最低程度。 4、所有建材均以不易产生静电吸附的材质为主。 5、所有人事物进出,都必须经过空气吹浴(air shower) 的程序,将表面粉尘先行去除。 6、人体及衣物的毛屑是一项主要粉尘来源,为此务必严格要求进出使用人员穿戴无尘衣,除了眼睛部位外,均需与外界隔绝接触(在次微米制程技术的工厂内,工作人员几乎穿戴得像航天员一样。) 当然,化妆是在禁绝之内,铅笔等也禁止使用。 7、除了空气外,水的使用也只能限用去离子水(DI water, de-ionized water)。一则防止水中粉粒污染晶圆,二则防止水中重金属离子,如钾、钠离子污染金氧半(MOS) 晶体管结构之带电载子信道(carrier channel),影响半导体组件的工作特性。去离子水以电阻率(resistivity) 来定义好坏,一般要求至17.5MΩ-cm以上才算合格;为此需动用多重离子交换树脂、RO逆渗透、与UV紫外线杀菌等重重关卡,才能放行使用。由于去离子水是最佳的溶剂与清洁剂,其在半导体工业之使用量极为惊人! 8、洁净室所有用得到的气源,包括吹干晶圆及机台空压所需要的,都得使用氮气(98%),吹干晶圆的氮气甚至要求99.8%以上的高纯氮!以上八点说明是最基本的要求,另还有污水处理、废气排放的环保问题,再再需要大笔大笔的建造与维护费用! 二、晶圆制作 硅晶圆(silicon wafer) 是一切集成电路芯片的制作母材。既然说到晶体,显然是经过纯炼与结晶的程序。目前晶体化的制程,大多是采「柴可拉斯基」(Czycrasky) 拉晶法(CZ 法)。拉晶时,将特定晶向(orientation) 的晶种(seed),浸入过饱和的纯硅熔汤(Melt) 中,并同时旋转拉出,硅原子便依照晶种晶向,乖乖地一层层成长上去,而得出所谓的晶棒(ingot)。晶棒的阻值如果太低,代表其中导电杂质(impurity dopant) 太多,还需经过FZ悬浮区熔法法(floating-zone) 的再结晶(re-crystallization),将杂质逐出,提高纯度与阻值。

半导体检测设备项目初步方案

半导体检测设备项目 初步方案 规划设计/投资分析/实施方案

摘要 该半导体检测设备项目计划总投资2034.58万元,其中:固定资产投 资1785.60万元,占项目总投资的87.76%;流动资金248.98万元,占项目总投资的12.24%。 达产年营业收入2487.00万元,总成本费用1982.55万元,税金及附 加37.32万元,利润总额504.45万元,利税总额611.35万元,税后净利 润378.34万元,达产年纳税总额233.01万元;达产年投资利润率24.79%,投资利税率30.05%,投资回报率18.60%,全部投资回收期6.88年,提供 就业职位48个。 提供初步了解项目建设区域范围、面积、工程地质状况、外围基础设 施等条件,对项目建设条件进行分析,提出项目工程建设方案,内容包括:场址选择、总图布置、土建工程、辅助工程、配套公用工程、环境保护工 程及安全卫生、消防工程等。 半导体检测设备是半导体设备的一个重要分支,占半导体设备比重在15%左右。半导体检测从设计验证到最终测试都不可或缺,贯穿整个半导体 制造过程。按照电子系统故障检测中的“十倍法则”,如果一个芯片中的 故障没有在芯片测试时发现,则在电路板(PCB)级别发现故障的成本为芯 片级别的十倍。 报告主要内容:总论、建设必要性分析、市场调研分析、投资方案、 项目建设地研究、工程设计可行性分析、项目工艺原则、环境影响分析、

项目安全规范管理、风险应对说明、项目节能评价、项目实施进度计划、项目投资方案分析、项目经济效益可行性、综合评估等。

半导体检测设备项目初步方案目录 第一章总论 第二章建设必要性分析 第三章投资方案 第四章项目建设地研究 第五章工程设计可行性分析 第六章项目工艺原则 第七章环境影响分析 第八章项目安全规范管理 第九章风险应对说明 第十章项目节能评价 第十一章项目实施进度计划 第十二章项目投资方案分析 第十三章项目经济效益可行性 第十四章项目招投标方案 第十五章综合评估

半导体全制程介绍

半导体全制程介绍 《晶圆处理制程介绍》 基本晶圆处理步骤通常是晶圆先经过适当的清洗 (Cleaning)之后,送到热炉管(Furnace)内,在含氧的 环境中,以加热氧化(Oxidation)的方式在晶圆的表面形 成一层厚约数百个的二氧化硅层,紧接着厚约1000到 2000的氮化硅层将以化学气相沈积Chemical Vapor Deposition;CVP)的方式沈积(Deposition)在刚刚长成的二氧化硅上,然后整个晶圆将进行微影(Lithography)的制程,先在晶圆上上一层光阻(Photoresist),再将光罩上的图案移转到光阻上面。接着利用蚀刻(Etching)技术,将部份未被光阻保护的氮化硅层加以除去,留下的就是所需要的线路图部份。接着以磷为离子源(Ion Source),对整片晶圆进行磷原子的植入(Ion Implantation),然后再把光阻剂去除(Photoresist Scrip)。制程进行至此,我们已将构成集成电路所需的晶体管及部份的字符线(Word Lines),依光罩所提供的设计图案,依次的在晶圆上建立完成,接着进行金属化制程(Metallization),制作金属导线,以便将各个晶体管与组件加以连接,而在每一道步骤加工完后都必须进行一些电性、或是物理特性量测,以检验加工结果是否在规格内(Inspection and Measurement);如此重复步骤制作第一层、第二层的电路部份,以在硅晶圆上制造晶体管等其它电子组件;最后所加工完成的产品会被送到电性测试区作电性量测。 根据上述制程之需要,FAB厂内通常可分为四大区: 1)黄光本区的作用在于利用照相显微缩小的技术,定义出每一层次所需要的电路图,因为采用感光剂易曝光,得在黄色灯光照明区域内工作,所以叫做「黄光区」。

【CN209785881U】一种半导体封装检测设备【专利】

(19)中华人民共和国国家知识产权局 (12)实用新型专利 (10)授权公告号 (45)授权公告日 (21)申请号 201920249247.5 (22)申请日 2019.02.27 (73)专利权人 南通捷晶半导体技术有限公司 地址 226000 江苏省南通市通州区兴东街 道紫星村洋兴公路881号 (72)发明人 翁晓升  (74)专利代理机构 北京联瑞联丰知识产权代理 事务所(普通合伙) 11411 代理人 黄冠华 (51)Int.Cl. H01L 21/66(2006.01) (54)实用新型名称 一种半导体封装检测设备 (57)摘要 本实用新型公开了一种半导体封装检测设 备,包括检测台、半齿轮、手动伸缩杆和检测头, 所述检测台的上方安装有安装板,且安装板的下 侧设置有齿块,所述齿块的前后两侧均设置有第 一滑块,且第一滑块的外侧设置有第一滑槽,所 述半齿轮位于安装板的下方,且半齿轮的前侧安 装有伺服电机,所述手动伸缩杆安装在安装板的 上方,且手动伸缩杆的上方连接有放置板,所述 放置板的前后两侧均开设有第二滑槽。该半导体 封装检测设备设置有放置板、安装板、齿块和半 齿轮,半齿轮与齿块的相互啮合带动安装板间歇 性运动,使得安装板带动放置板间歇性运动,从 而延长放置板上的封装半导体的检测时间,便于 检测头对封装半导体进行充分检测。权利要求书1页 说明书3页 附图3页CN 209785881 U 2019.12.13 C N 209785881 U

权 利 要 求 书1/1页CN 209785881 U 1.一种半导体封装检测设备,包括检测台(1)、半齿轮(6)、手动伸缩杆(8)和检测头(15),其特征在于:所述检测台(1)的上方安装有安装板(2),且安装板(2)的下侧设置有齿块(3),所述齿块(3)的前后两侧均设置有第一滑块(4),且第一滑块(4)的外侧设置有第一滑槽(5),所述半齿轮(6)位于安装板(2)的下方,且半齿轮(6)的前侧安装有伺服电机(7),所述手动伸缩杆(8)安装在安装板(2)的上方,且手动伸缩杆(8)的上方连接有放置板(9),所述放置板(9)的前后两侧均开设有第二滑槽(10),且第二滑槽(10)的内部开设有定位孔 (12),所述安装板(2)的前后两侧均安装有转杆(14),且转杆(14)的外侧焊接有连接杆 (13),所述连接杆(13)的上端连接有第二滑块(11),所述转杆(14)的前侧设置有转盘(16),所述放置板(9)内部的前后两侧均设置有固定板(18),且固定板(18)的外侧连接有移动杆(17),所述移动杆(17)的外侧连接有弹簧(19),所述检测头(15)安装在检测台(1)的后上方。 2.根据权利要求1所述的一种半导体封装检测设备,其特征在于:所述安装板(2)的下侧等间距的分布有齿块(3),且安装板(2)通过第一滑块(4)和第一滑槽(5)与检测台(1)滑动连接。 3.根据权利要求1所述的一种半导体封装检测设备,其特征在于:所述第一滑块(4)和第一滑槽(5)关于安装板(2)的中心线对称设置,且第一滑块(4)的侧剖面为“T”形结构。 4.根据权利要求1所述的一种半导体封装检测设备,其特征在于:所述放置板(9)的侧剖面为“U”形结构,且放置板(9)的最高点低于检测头(15)的最低点。 5.根据权利要求1所述的一种半导体封装检测设备,其特征在于:所述连接杆(13)的下端通过转杆(14)与安装板(2)构成转动机构,且连接杆(13)的上端与第二滑块(11)为铰接连接。 6.根据权利要求1所述的一种半导体封装检测设备,其特征在于:所述移动杆(17)设置有2组,且相邻2个移动杆(17)通过弹簧(19)构成弹性结构,并且移动杆(17)与放置板(9)和固定板(18)均为铰接连接。 2

相关主题
文本预览
相关文档 最新文档