当前位置:文档之家› 定时控制器逻辑电路设计 大连工业大学数字电路课程设计

定时控制器逻辑电路设计 大连工业大学数字电路课程设计

定时控制器逻辑电路设计  大连工业大学数字电路课程设计
定时控制器逻辑电路设计  大连工业大学数字电路课程设计

目录

一.概述 (2)

二.任务设计要求 (3)

三.可选用器材 (3)

四.原理与说明 (4)

4.1石英晶体振荡器 (4)

4.2分频器 (5)

4.3计数器 (6)

4.3.1同步十进制加法计数器74160功能介绍 (6)

4.3.2六十进制计数器 (6)

4.3.3二十四进制计数 (7)

4.4译码显示电路 (7)

4.5校准电路 (7)

4.6报时电路 (8)

4.7定时器预置开关 (8)

4.8定时控制电路 (9)

五.整体电路 (10)

六.实验设备及元件 (12)

七.整机电路图 (13)

八.心得与体会 (14)

九.参考文献 (15)

一·概述

数字钟是采用数字电路实现对时、分、秒数字显示的计时装置,以其显示的直观性、走时准确稳定而受到人们的欢迎,广泛用于个人家庭、车站、码头、办公室等公共场所,给人们的生活、学习、工作、娱乐带来了极大的方便,已成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体与555振荡器的广泛应用,使得数字钟的精度远远超过老式钟表,钟表的数字化给人们生产生活带来了极人的方便,而目大大地扩展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、通断动力设备、以及各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意义。本次课程设计旨在加强对数字电子技术基础的进一步掌握和实际应用,该电子时钟设计包括振荡器、分频器、计数器、译码器、显示器等几部分组成。其涉及芯片分别有74LS160、74LS90及逻辑与非门电路构成。且由于本人对知识的掌握运用能力有限,本报告中难免回出现一些疏漏和错误之处,恳请读者及老师批评指正。

关键词:时钟、计数器、门电路

二·设计任务和要求

1.设计一个带数组电子钟的定时控制器逻辑电路,具体任务要求如下:2.可设定定时启动(开始)时间与定时结束(判定)时间

3.定时开始,指示灯亮;定时结束,指示灯灭。

4.定时范围可以选择

三·可选用器材

1.数字电子技术实验室

2.直流稳压电源

3.8421拨码开关

4.集成电路:CD4060·74LS90·74LS92·74LS48·74LS112·74LS84 5.石英晶振32768HZ

6.继电器DC-12V

7.电阻·电容·三极管。

8显示器:LC5011-11,发光二极管

四·.原理与说明

数字钟一般由振荡器、分频器、计数器、译码器、显示器等几部分组成。这些都是数字电路中应用最广的基本电路,原理框架图如图7.5所示。石英晶体振荡器产生的时标信号送到分频器,分频电路将时标信号分成每秒一次的方波秒信号。秒信号送入计数器进行计时,并把累计的结果以“时”、“分”、“秒”的数字显示出来。“秒”的显示由两级计数器和译码器组成的六十进制计数电路实现;“分”的显示电路与“秒”相同,“时”的显示由两级计数器和译码器组成的二十四进制计数电路实现。所有计时结果结果由六位数码管显示。

4.1石英晶体振荡器

振荡器是电子钟的核心,用它产生标准频率信号,再由分频器分成秒时间冲。

振荡器振荡频率的精度与稳定度基本上决定了钟的准确度。

振荡器是由石英晶体,微调电容与集成反相器等元件构成,原理图如图7.6所示。石英晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。

图中1门、2门是反相器,1门用于振荡,2门用于缓冲整形,R1为反馈电阻,反馈电阻的作用是为反相器提供偏置,使其工作在放大状态。反馈电阻R1的值选取太大,会使放大器偏置不稳甚至不能正常工作;R1值太小又会使反馈网络负担加重。图中C1是频率微调电容,一般取5-35pF。C2是温度特性校正电容,一般取20-40pF。电容C1、C2与晶体共同构成∏形网络,以控制振荡频率,并使输入输出相移180度。

从有关手册中,可查得C 1、C 2均为30pF。当要求频率准确度和稳定度

更高时,还可接入校正电容并采取温度补偿措施。石英晶体振荡器XTAL 的振荡频率选为32768H Z 。该元件专为数字钟电

路而设计,其频率较低且稳定,有利于减少分频器级数,可用反相器整形而得到矩形脉冲输出。

由于CMOS 电路的输入阻抗极高,因此反馈电阻R 1可选为10MΩ。较高

的反馈电阻有利于提高振荡频率的稳定性。非门电路可选74HC00。

4.2分频器

在数字电路中,分频器是一种可以进行频率变换的电路,其输入、输出信号是频率不同的脉冲序列。输入、输出信号频率的比值称为分频比。

例如,2分频器的输出信号频率是输入信号频率的21,8分频器的输出信号频率是输入信号频率的8

1。通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现。例如,将32768Hz 的振荡信号分频为1Hz 的分频倍数为32768(152),即实现该分频功能的计数器相当于15级2进制计数器。常用的2进制计数器有74HC393等。

本次课程设计中采用CD4060来构成分频电路。CD4060在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。CD4060计数器为14级2进制计数器,可以将32768Hz 的信号分频为2Hz ,其内部框图如图所示,从图中可以看出,CD4060的时钟输入端两个串接的非门,因此可以直接实现振荡和分频的功能。

4.3计数器

4.3.1同步十进制加法计数器74160功能介绍

同步十进制加法计数器74160电路如图1所示,此电路增加了预置数、保持和异步置零的功能。图1中LOAD′为预置数控制端,RCO为进位输出端,CLR′为异步置零端,ENP和ENT为工作状态控制端。CLK为脉冲控制端,QA、QB、QC、QD为输出控制端。

4.3.2六十进制计数

秒计数器的电路形式很过,一般都是由一级十进制计数器和一级六进制计数器组成,是用两块中规模集成电路74LS160按反馈置零法串接而成。秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为“分”计数器的输入信号。

当第一个脉冲来到时两个数显同步置零,显示00状态,即两个同步十进制加法计数器的输出分别为0000和0000,当第二个脉冲来到时个为脉冲作用下第一个同步十进制加法计数器的输出变为0001,而第二个同步十进制加法计数器的工作状态控制端接的为低电平,所以不工作,继续保持为0000状态不变,当第一个同步十进制加法计数器输入第九个脉冲后,RCO 进位输出端会置1,同时第二个同步十进制加法计数器的工作状态控制端接的为高电平,所以开始工作,输出由0000变为0001,然后保持至第一个同步十进制加法计数器的输出再次变为1001。当第一个同步十进制加法计数器的输出为0101,同时第二个同步十进制加法计数器的输出为1001时,两个同步十进制加法计数器的预置数控制端被同时置为0,即两个同步十进制加法计数器的输出均变为0000,从而完成六十进制计数

4.3.3二十四进制计数

下图7.8所示为二十四进制小时计数器,是用两片74LS160构成的。也可用两块中规模集成电路74LS160和与非门构成。

当第一个脉冲来到时两个数显同步置零,显示00状态,即两个同步十进制加法计数器的输出分别为0000和0000,当第二个脉冲来到时个为脉冲作用下第一个同步十进制加法计数器的输出变为0001,而第二个同步十进制加法计数器的工作状态控制端接的为低电平,所以不工作,继续保持为0000状态不变,当第一个同步十进制加法计数器输入第九个脉冲后,RCO 进位输出端会置为1,同时第二个同步十进制加法计数器的工作状态控制端接的为高电平,所以开始工作,输出由0000变为0001,然后保持至第一个同步十进制加法计数器的输出再次变为1001。当第一个同步十进制加法计数器的输出为0010,同时第二个同步十进制加法计数器的输出为0011时,两个同步十进制加法计数器的预置数控制端被同时置为0,即两个同步十进制加法计数器的输出均变为0000,从而完成二十四进制计数

4.4译码显示电路

译码就是把给定的代码进行翻译,变成相应的状态,用于驱动LED七段译码管,只有在他的输入端输入8421BCD码,七段数码管就能显示十进制数了。

4.5校准电路

4.6报时电路

一般时钟都应具备整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时,以示提醒。其作用方式是发出连续的或有节奏的音频声波,较复杂的也可以是实时语音提示。

当分计到59min时,将分触发器QH置1,而等到秒计数器到54s时,将秒触发器QL置1,然后通过QL与QH相“与”后,再和1s标准秒信号相“与”,输出控制低音喇叭鸣叫,直到59s时,产生一个复位信号,使QL 清零,低音鸣叫停止;同时59s信号的反相又和QH相“与”,输出控制高音喇叭鸣叫。当分、秒计数从59:59变为00:00时,鸣叫结束,完成整点报时。电路中的高、低音信号分别由CD4060分频器的输出端Q5和Q6产生。Q5输出频率为1024Hz,Q6为512Hz。高、低两种频率通过或门输出驱动三极管VT,带动喇叭鸣叫。

4.7定时器预置开关

定时器控制的功能是姜数字钟的时间与预置的开、关时间进行比较,并完成相应的开关动作。

在定时预置开关电路中,有两组开关——其实定时时间开关和中止定时时间开关每组有四个开关(拨码开关)他们输出的都是BCD码。

4.8控制电路

U8~U9数字钟输出和定时拨码开关输出是通过异或们74LS86进行一位一位的比较,当定时开关时间到,即所有的数值全相等,在U1474LS30与非门输出端输出一个负脉冲,使控制触发器U1374LS112变为高电平。Q 为高电平,使得继电器RL1和RL2接通,定时器开始定时。RL1的接通,使得+5V从加入起始定时开关而转加到中止定时开关上,由于控制触发器U13Q=1(Q=0),使定时器的定时开始指示灯亮

当运行时间到中止时间设定值时,U14又一次输出一个负脉冲,使得控制触发器U13翻转,Q=0U13的低电平是T1和T2关断,RL1继电器释放,又回到定时前的工作状态。同时Q=0又使定时结束指示灯亮

RL2用于外界所需控制的仪器。

按下S2,可以去掉可能预先存在的定时设定。

五·整体电路

“秒计数器”采用60进制计数器,是由2片74LS160和1片74LS00采用异步置0法连接而成,第一片的74LS160的十进制输出经74LS00反向后接第二片的CP,当第1片的计数到9时,C输出高电平,此时第2片计数器CP=0,当下一个秒脉冲到达时第1片变为0,第2片变为CP脉冲成为上升沿,第2片计数器计数为1。这样一直计数下去当计数到50以后,第2片计数器的LD接第2片的计数器输出接了74LS00的Q0和Q2对应的反向输出此时为LD=0,下一个脉冲到达第1片时,第1片计数从0开始计数,当第1片计为9时,第2片计数变为0;因为下一秒第1片将给第2片了一个CP脉冲,第2片的计数器输出接了74LS00的Q0和Q2对应的输出,并且第1片给第2片一因此在变为6的瞬间置零,也变为0,达到了计60的目的,这时从第2片中引出一个分脉冲作为分计数器的输入CP脉冲。

“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,此计数原理与秒计数器完全相同。从分计数器输出的该信号将被送到“时计数器”。

“时计数器”采用24进制计时器,也是有2片74LS160和1片74LS00采用清零法连接而成。24进制计数器开始计数时第一片的74LS160的十进制输出接第二片的CP,当第1片的计数到9时,十进制输出高电平,此时第2片计数器开始计数,当下一个秒脉冲到达时第1片变为0,第2片变为1,这样一直计数下去但当计到23时,下一脉冲到达时由于时计数器的第1片的Q2和第2片的Q1接74LS00,对应的输出同时接了两片的R置零端,在要变成24的瞬间两片都变为0,实现对一天24小时的累计,这时从第二片中引出一个周脉冲作为周计数器的输入CP脉冲。

“周计数器”采用7进制计数器,用一片74LS160采用置数法连接而成。计数器从1开始计数,到7后通过74LS00输出到74LS160的LD端,重新置数为1,从而实现对一周7天的累计。

译码显示电路将“周、时”、“分”、“秒”计数器的输出状态送到七段显示译码器译码,通过七位LED七段显示器显示出来。只要接好电路图,输出的数码即可在数码管中对应显示。

定时器控制的功能是姜数字钟的时间与预置的开、关时间进行比较,并完成相应的开关动作。

在定时预置开关电路中,有两组开关——其实定时时间开关和中止定时时间开关每组有四个开关(拨码开关)他们输出的都是BCD码。U8~U9数字钟输出和定时拨码开关输出是通过异或们74LS86进行一位一位的比较,当定时开关时间到,即所有的数值全相等,在U1474LS30与非门输出端输出一个负脉冲,使控制触发器U1374LS112变为高电平。Q为高电平,使得继电器RL1和RL2接通,定时器开始定时。RL1的接通,使得+5V从加入起始定时开关而转加到中止定时开关上,由于控制触发器U13Q=1(Q=0),使定时器的定时开始指示灯亮

当运行时间到中止时间设定值时,U14又一次输出一个负脉冲,使得控制触发器U13翻转,Q=0U13的低电平是T1和T2关断,RL1继电器释放,又回到定时前的工作状态。同时Q=0又使定时结束指示灯亮

RL2用于外界所需控制的仪器。

按下S2,可以去掉可能预先存在的定时设定。

六·实验设备及元件

1十六进制计数器74LS160七片2七段译码器74LS48七片3四—2输入与非门74LS00两片4二—4输入与非门74LS20两片5四—2输入与门74LS08三片6二—D触发器74LS74两片7六反相器74LS04一片8数码显示管BS201A七个914分频器CD4060一个10石英晶体振荡器32768Hz一个11可变电阻 2.2K一个12电阻22M一个13电阻10k二个14电阻1k一个15电解电容100uF一个16电容22pF一个17可变电容3—20pF一个18电源5V一个19三极管8050一个20蜂鸣器一个

七·整机电路图

八·心得与体会

经过一个多星期的查阅资料和反复修改设计,终于完成了本次的课程设计。通过此次对数字电子电路时钟的设计,让我了解了设计电路的程序,也让我了解了关于数字钟的原理与设计理念,加强了我们对数字电子技术的更深一步认识,加强了我们动手、思考和解决问题的能力。在此次的数字钟设计过程中,我更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法,知道了理论联系实际的重要性。认识来源于实践,实践是认识的动力和最终目的,实践是检验真理的唯一标准。只有理论知识是远远不够的,只有把所学的理论知识与实践相结合起来,从理论中得出结论,才能真正为社会服务,从而提高自己的实际运用能力和独立思考的能力。

诚然,在此次设计过程中,我也遇到不少困来,而且由于自己水平有限,难免会遇到过各种各样的问题,同时在设计的过程中我也发现了自己的不足之处,比如说对以前所学过的知识理解得不够深刻,掌握得不够牢固。

总之,在此次课程设计中,我可谓获益匪浅,学到了很多书本上所没有的东西,也学会了发现问题,解决问题,分析问题的独立思考能力,知道了实践的重要性。在以后的学习中,不仅要牢牢学好理论知识,更要努力提高自己的动手能力和实践操作能力。

九·参考文献

[1]贾秀美.数字电路实践技术(第一版).中国科学技术出版社,2000.

[2]王毓银.脉冲与数字电路(第三版).高等教育出版社,1999.

[3]路勇.电子电路实践及仿真(第一版).清华大学出版社,2004.

[4]岳怡.数字电路与数字电子技术(第一版).西北工业大学出版社,2001.

[5]刘常澍.数字逻辑电路(第一版).国防工业出版社,2002.

[6]萧宝瑾.protel99SE操作指导与电路设计实例(第一版太原理工大学)。

[7]赵学良,张国华.电源电路[M].北京:电子工业出版社,1995.

[8]张义申,陆坤等.电子设计技术[M].西安:电子科技大学出版.1996.

数字系统与逻辑设计课程设计课程

一、课程简介 《数字系统与逻辑设计课程设计》课程是信息网络类专业的一门专业基础课,是锻炼学生动手能力,巩固所学理论知识的重要实践性环节。通过本课程设计,要求学生能够针对需要解决的实际问题进行分析和设计,利用所学的理论知识,熟练地使用门电路、触发器、计数器、译码器、振荡及整形电路等,正确地设计出数字电子系统,以满足实际问题的需要。通过课程设计的全过程,加深学生对所学理论知识的理解,培养学生实际动手能力和排除故障的能力。训练学生的数字电子电路设计能力、应用数字电路元器件及集成芯片的能力和数字电路的调测能力,提高学生的数字小系统设计能力。 二、课程的主要作用及目的 使学生接受与“数字电子技术”相关的工程实践训练,培养学生综合运用数字电子技术知识独立分析以及解决实际问题的实践能力;促使学生将所学数字电路的基础理论知识融会贯通,初步掌握数字系统的分析思路和设计方法。 三、主要参考书 《电子技术基础》(数字部分第五版)康华光高等教育出版社 《数字系统设计与VerliogHDL 》,王金明,杨吉斌,电子工业出版社 《中外集成电路简明速查手册-TTL、CMOS》电子工程手册编委会等编,电子工业出版社 四、教学大纲 (一)课程设计的任务与目的 《数字系统与逻辑设计》课程设计是配合本课程课堂和实验教学的一个实践性教学环节。其目的是巩固所学知识,提高实验动手能力,加强综合应用能力,启发创新思维。其任务是让学生通过动手动脑进行大中型数字逻辑电路的设计、仿真、调试,巩固和应用所学的理论和实验技能;掌握应用EDA开发工具设计大中型数字电路系统的设计流程、仿真、检测技术直至下载到物理器件进行实际物理测试的能力;提高设计能力和实验技能,为以后进行毕业设计、电子电路的综合设计、研制电子产品等打下基础。 (二)本课程设计的要求 1、本课程设计是在学完本课程之后进行,时间为两周; 2、设计任务包括数字电路的大部分内容的实验课题,具有较大的综合性、难度和一定的趣味性; 3、设计内容包括必做部分和选做部分,在完成必做部分后,才能进行选做内容; 4、要求学生初步掌握EDA软件工具的使用方法,能采用从上到下的设计思 路进行大中型数字电路系统的设计工作;

可预置定时电路的设计

可预置定时电路课程设计报告 一.设计要求 1、设计一个可灵活预置时间的计时电路,要求具有时间显示功能,能准确预置清零。 2、设置外部操作开关,控制计时器的直接清零、启动和暂时|连续计时。 3、要求计时电路递减计时,每隔一秒,计时器减1。 4、当计时器递减时间到零(即定时时间到)时,显示器上显示00,同时发光 电报警信号。 二.设计的作用、目的 熟悉集成同步十进制加/减计数器的工作原理。掌握555定时器的工作原理、集成电路的使用方法、集成电路的引脚安排、各集成芯片的逻辑功能及使用方法。在日常生活和工作中,我们常常使用都定时控制,如交通灯定时等等等。随着电子技术的发展,控制电路的需求越来越大。可以使用使用基本可预置定时电路构成其他我们生活中应用广泛的电子设备。 三.设计的具体实现 1.系统概述 定时器由启动电路、秒脉冲发生器、预置输入电路、计数器、译码显示电路、报警电路和控制电路共7部分组成。 基本框图如下图所示: 图1

其中译码电路和控制电路是系统的主要部分。计数器完成计时功能,而控制器完成计数器的直接清零、启动计数、暂时功能。通过设置开关或按键电路可以对定时时间进行预置,这部分需要编码器。通过编码后,送到计数器预置端作为计数的时间。根据题目要求这部分应采用减计数。在计数同时,还需要对所计时间进行显示,所以需要译码显示电路,显示器用LED。 对于本模块的器件选用,计数器选用74LS192进行设计。74LS192是十进制可编程同步加1减计数器,它采用8421码二—十进制编码,并具有直接清零、置数、加1减计数功能。 报警电路在实验中可以用发光二极管来代替。 2.电路分析与设计 A:器件选择 (1) 十进制可逆计数器74LS192 74LS192是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图2所示: 图2 74LS192的引脚排列及逻辑符号 图中:为置数端,为加计数端,为减计数端,为非同步进位输出端,为非同步借位输出端,P0、P1、P2、P3为计数器输入端,为清除端,Q0、Q1、Q2、Q3为数据输出端。其功能表如下 输入输出 MR P3 P2 P1 P0 Q3 Q2 Q1 Q0 1 ×××××××0 0 0 0 0 0 × d c b a d c b a × ××××加计数 0 1 1

大连理工大学数字电路课程设计报告:多功能数字时钟设计

大连理工大学本科实验报告题目:多功能数字时钟设计 课程名称:数字电路与系统课程设计 学院(系):信息与通信工程学院 专业:电子信息工程 班级: 学生姓名: 学号: 完成日期:2014年7月16日 2014 年7 月16 日

题目:多功能数字时钟设计 1 设计要求 1) 具有“时”、“分”、“秒”及“模式”的十进制数字显示功能; 2) 具有手动校时、校分功能,并能快速调节、一键复位(复位时间12时00分00秒); 3) 具有整点报时功能,从00分00秒起,亮灯十秒钟; 4) 具有秒表功能(精确至百分之一秒),具有开关键,可暂停、可一键清零; 5) 具有闹钟功能,手动设置时间,并可快速调节,具有开关键,可一键复位(复位时间12时00分00秒),闹钟时间到亮灯十秒钟进行提醒; 6) 具有倒计时功能(精确至百分之一秒),可手动设置倒计时时间,若无输入,系统默认60秒倒计时,且具有开关键,计时时间到亮灯十秒钟进行提醒,可一键复位(复位时间默认60秒)。 2 设计分析及系统方案设计 2.1 模式选择模块:按键一进行模式选择,并利用数码管显示出当前模式。模式一:时钟显示功能;模式二:时钟调节功能;模式三:闹钟功能;模式四:秒表功能;模式五:倒计时功能。 2.2 数字钟的基本功能部分:包括时、分、秒的显示,手动调时,以及整点报时部分。基本模块是由振荡器、分频器、计数器、译码器、显示器等几部分组成。利用DE2硬件中提供的50MHZ晶振,经过分频得到周期为1s的时钟脉冲。将该信号送入计数器进行计算,并把累加结果以“时”“分”“秒”的形式通过译码器由数码管显示出来。 具有复位按键1,在时钟模式下按下复位键后对时钟进行复位,复位时间12时00分00秒。 进入手动调时功能时,通过按键调节时间,每按下依次按键2,时钟时针加一,按下按键2一秒内未松手,时钟时针每秒钟加十;按键1对分针进行控制,原理与时针相同并通过译码器由七位数码管显示。 从00分00秒开始,数字钟进入整点报时功能(本设计中以一个LED灯代替蜂鸣器,进行报时),亮灯10秒钟进行提示。 2.3多功能数字钟的秒表功能部分:计时范围从00分00.00秒至59分59.99秒。可由复位键0异步清零,并由开关1控制计时开始与停止。 将DE2硬件中的50MHZ晶振经过分频获得周期为0.01秒的时钟脉冲,将信号送入计数器进行计算,并把累计结果通过译码器由七位数码管显示 2.4多功能数字钟的闹钟功能部分:进入闹钟功能模式后,通过按键2(设定小时)和按键1(设定分钟)设定闹钟时间,当按下按键一秒内未松手时,可进行快速设定时间。当时钟进入闹钟设定的时间(判断时钟的时信号时针,分针分别与闹钟设定的时信号时针、分针是否相等),则以LED灯连续亮10秒钟进行提示,并由开关0控制闹钟的开和关。 2.5 多功能数字钟的倒计时功能部分:可通过按键3(设定分针)和按键2(设定秒针)设定倒计时开始,当按下按键一秒内未松手时,可进行快速设定时间。当没有手动时间设定时,系统默认为60秒倒计时。倒计时的时钟与数字钟的时钟相同,每迎到一个1s时钟上升

大连工业大学艺术与信息工程学院综合排名,2019年大连工业大学艺术与信息工程学院全国排名.doc

大连工业大学艺术与信息工程学院综合排名,2019年大连工业大学艺术与信息工程学 院全国排名 大连工业大学艺术与信息工程学院综合排名,大连工业大学艺术与信息工程学院全国排名 大连工业大学艺术与信息工程学院在全国独立学院排名第241位,本省独立学院排名第4位,本排名数据来源自中国校友会的中国最佳大学排行榜。下面为大连工业大学艺术与信息工程学院历年排名曲线图和表格,以及辽宁所有独立学院排行榜数据。 大连工业大学艺术与信息工程学院历年排名统计 大连工业大学艺术与信息工程学院历年排名表年度全国排名省内排名分类分类排名总分20162414理工7175.7720152464理工7273.20辽宁独立学院排名本省排名学校名称城市全国排名总分星级1大连理工大学城市学院大连市4595.183星级2大连医科大学中山学院大连市18381.911星级3辽宁中医药大学杏林学院沈阳市21178.791星级4大连工业大学艺术与信息工程学院大连市24175.771星级5辽宁师范大学海华学院沈阳市25474.481星级6辽宁医学院医疗学院锦州市26074.121星级7沈阳化工大学科亚学院沈阳市26273.891星级8中国医科大学临床医药学院沈阳市27072.821星级9辽宁科技大学信息技术学院鞍山市

27272.811星级10辽宁石油化工大学顺华能源学院抚顺市27372.801星级11沈阳工业大学工程学院辽阳市27472.771星级12沈阳航空航天大学北方科技学院沈阳市27572.761星级大连工业大学艺术与信息工程学院介绍大连工业大学艺术与信息工程学院是经中华人民共和国教育部批准,于2002年6月正式成立的普通高等学校(独立学院)。学院目前在校生6982人。教师总数418人,其中专任教师345人。其中正高级15人,副高级55人,硕士229人,博士9人。学院现有艺术设计系、服装设计与工程系、机电与信息工程系、经济管理系、外语系5个专业系。 创建时间学校类型学科类型隶属单位2002年私立综合辽宁省教育厅以上为大连工业大学艺术与信息工程学院的最新排名和历年排名数据,如有异议可以在评论处进行指正。

计算接科学与技术课程

我是这个学校大四的学生,专升本上来以后直接跟大三的一块上课,课是一样的。大三第一学期的课有:计算机网络、面向对象技术与、汇编程序设计与微机接口、自动控制原理、数字信号处理、操作系统。 第二学期的课有:语言、单片机原理与应用、网页设计与网站开发、毛泽东思想和中国特色社会主义理论体系概论、软件工程、局域网络技术与组网工程、及应用。 大四第一学期的课有:企业管理概论、技术及应用、嵌入式系统原理及应用课程设计、嵌入式系统开发实验、计算机控制技术、人工智能、大学生就业指导 大四第二学期作毕业设计。 主干学科:计算机科学与技术 主要课程:电路原理、模拟电子技术、数字逻辑、数字分析、计算机原理、微型计算机技术、计算机系统结构、计算机网络、高级语言、汇编语言、数据结构、操作系统、编译原理、系统分析与控制、信号处理原理、通信原理概论等 主要实践性教学环节:包括电子工艺实习、硬件部件设计及调试、计算机基础训练、课程设计、计算机工程实践、生产实习、毕业设计(论文)。 主要专业实验:编程与上机调试、电子线路、数字逻辑、微型计算机接口技术、计算机组成等 修业年限:四年 授予学位:工学或理学学士 开设院校 清华大学北京大学浙江大学 复旦大学南京大学华中科技大学 上海交通大学武汉大学吉林大学 中山大学四川大学哈尔滨工业大学 西安交通大学山东大学天津大学 中南大学南开大学东南大学 厦门大学北京航空航天大学同济大学 华南理工大学中国人民大学大连理工大学 西北工业大学东北大学重庆大学 中国农业大学兰州大学华东师范大学 中国矿业大学华东理工大学北京理工大学 北京科技大学苏州大学石油大学

中国地质大学武汉理工大学湖南大学 郑州大学南京航空航天大学南京理工大学 西安电子科技大学电子科技大学南京农业大学西北大学南京师范大学上海大学 暨南大学西北农林科技大学西南交通大学 华中农业大学扬州大学华中师范大学 东北师范大学中国海洋大学华南师范大学 山西大学华南农业大学湖南师范大学 南京工业大学北京工业大学北京化工大学 福建农林大学河海大学云南大学 北京交通大学陕西师范大学山东农业大学 江苏大学哈尔滨工程大学西南师范大学 燕山大学青岛大学福州大学 东华大学上海财经大学河北大学 合肥工业大学南昌大学湘潭大学 昆明理工大学浙江工业大学北京邮电大学 河南大学山东师范大学广西大学 广东工业大学安徽大学北京林业大学 河北师范大学江南大学成都理工大学 福建师范大学华北电力大学黑龙江大学 东北林业大学河北工业大学首都师范大学 山东科技大学湖北大学新疆大学 四川师范大学南京林业大学内蒙古大学 西南石油学院曲阜师范大学长江大学 安徽师范大学西北师范大学西南农业大学 汕头大学中北大学长安大学 南通大学河南师范大学西安理工大学 湖南科技大学贵州大学武汉科技大学 辽宁大学江西师范大学河北农业大学 东北农业大学济南大学东北财经大学 深圳大学山东理工大学安徽农业大学 广州大学哈尔滨师范大学西安建筑科技大学沈阳农业大学中央民族大学西南科技大学 上海理工大学西南财经大学长沙理工大学 徐州师范大学青岛科技大学四川农业大学 天津师范大学三峡大学湖南农业大学 沈阳工业大学兰州理工大学哈尔滨理工大学聊城大学华侨大学河南农业大学 大庆石油学院浙江工商大学南华大学 佳木斯大学吉林农业大学辽宁师范大学 山西农业大学烟台大学长春理工大学 中国传媒大学南京信息工程大学南京财经大学北华大学北京语言大学宁夏大学 重庆工商大学大连海事大学山西师范大学

闪光灯逻辑控制电路的设计与制作(精)

课题四闪光灯逻辑控制电路的设计与制作 闪光灯逻辑控制电路是电子游戏、广告制作、舞台演出中最常用的逻辑控制电路,和前三个课题不同的是电路采用纯数字电路器件来实现。数字电路能用的器件有通用的中,小规模集成电路和专用的数字集成电路两种,器件的选择余地更大,设计方案较多。数字电路的设计思路与模拟电路有着根本的差别,而且只要电路逻辑设计正确,调试的工作量较小。希望通过本课题的设计与制作,使初学者能熟悉数字电路的一般设计方法。 1.设计内容和要求 设计并制作一个闪光灯控制逻辑电路,设计要求: ①红(R、黄(A、绿(G三种颜色的闪光灯在时钟信号作用下按表3—5规定的逻辑顺序转换。表中“1”表示灯亮,“0”表示灯灭。要求电路能自启动。 ②状态转换时间间隔为0.5s,设计并制作一个CP脉冲源。 表3-5闪光灯转换顺序表 2. 设计方案的选择

(1逻辑分析 三个闪光灯R、A、G作为三个输出变量,灯亮为“1”,灯灭为“0”,在时钟CP的作用下,共8个状态,其状态转换图如图3-4-1所示。 图3-4-1状态转换图 由状态转换图可知,本电路可以自启动。 设计思路:能否用一个八进制计数器,再设计一个状态转换电路,将计数器的8个输出状态依次转化为灯光控制电路的规定状态,状态转换的真值表如表3-6所示。 表3-6状态转换真值表

由真值表可得输出变量的函数表达式为 R=01 2012012Q Q Q Q Q Q Q Q Q ++ A=012012012Q Q Q Q Q Q Q Q Q ++ G=012012012Q Q Q Q Q Q Q Q Q ++ (2 设计方案的比较与选择 由上分析,,本课题总的设计方案是先设计一个八进制同步加法计数器为闪光灯逻辑控制电路提供输入变量,再设计一个状态转换电路保证闪光灯按规定顺序工作。八进制计数器根据器件来源,可以选用三片小规模集成触发器如D 触发器,JK 触发器等,也可采用中规模集成计数器如74LS160,74LS161等构成,转换电路的设计方案更多,可采用门电路,也可采用数据选择器,3线8线译码器,甚至只读存储器ROM 来实现。不同的器件对逻辑函数 的处理方式不同。本课题首先确定八进制计数器由十进制同步加法计数器 74LS160来实现,只是转换电路选用不同的器件,介绍三种设计方案供选择比较。 3.单元电路的设计 (1八进制计数器的设计

篮球30秒定时控制电路设计

一:设计题目:篮球30秒定时控制电路设计 (优) 二:设计任务和基本要求: 1. 有30s计时功能; 2. 设置外部操作开关,具有对计时器清零,启动和暂停/连续等功能。 3. 计时器为30s递减计时器,其计时时间间隔为1s. 4. 计时器递减计时到零时,数码显示器不能灭灯,同时发出报警信号。 三:设计步骤: 1. 设计过程: (1)根据设计要求,得到篮球30秒计时器总体方案框 图 秒脉冲发生器 CLK 计数器 显示译码电路 报警电路 K8 K7 控制电路 设计思路:篮球30秒计时器包括秒脉冲发生器,计数器,译码显示器,辅助时序控制电路和报警电路等。其中计数器和控制电路事系统的主要部分。计数器完成30秒计时功能,控制电路完成计数器的启动、暂停/连续计数。为保证系统的设计要求,在设计控制电路时,应正确处理各个信号间的时序关系。当启动开关K7闭合(低电平)时,计数器完成置数功能,译码显示电路显示30秒字样;当启动开关K7断开(高电平)、K8断开(高电平)时,计数器开始计数,当K8为闭合(低电平)时,计数器停止计数,K8再断开(高电平)时,继续累计技术。计数器递减到零时,发出声光报警信号L=1(正常计数时L=0)。 (2)篮球30秒计时器的顶层电路逻辑图: 本实验包括两个模块:

a:IC17模块完成计数器计时功能;b:TIM模块完成始终脉冲发生信号功能。 (3).根据功能模块的划分,利用ABEL_HDL语言完成设计。 篮球30秒计时器顶层电路中的IC17模块的程序设计程序为: MODULE IC17 TITLE '30S' CLK,S,LD PIN; Q7,Q6,Q5,Q4,Q3,Q2,Q1,Q0 PIN ISTYPE'REG'; L PIN ISTYPE'COM'; Counth=[Q7,Q6,Q5,Q4]; Countl=[Q3,Q2,Q1,Q0]; EQUATIONS Counth.CLK=CLK; Countl.CLK=CLK; L=(Counth==0)&(Countl==0); ” 30秒倒计时 WHEN((LD==1)&(S==1)&(Countl==0)& (Counth==0))THEN{Countl:=0;Counth:=0;} ELSE WHEN((LD==1)&(S==1)&(Countl>0)) THEN{Countl:=(Countl.FB-1);Counth:=Counth.FB;}

电子密码锁_大连理工大学数电课设

大连理工大学本科实验报告 题目:电子密码锁 课程名称: 数字电路课程设计 学院(系): 电子信息及电气工程学部 专业:电气工程及其自动化 班级: 学生姓名: 学号: 完成日期: 成绩:

题目:电子密码锁 1 设计要求 设计一个8位串行数字锁,并验证其操作。具体要求如下:1.开锁代码为8位二进制数,当输入代码的位数和位值与锁内给定的密码一致,且按规定程序开锁时,方可开锁,并点亮开锁指示灯LT。否则,系统进入“错误”状态,并发出报警信号。 2.开锁程序由设计者确定,并要求锁内给定的密码是可调的,且预置方便,保密性好。 3.串行数字锁的报警方式是点亮77指示灯LF,并使喇叭鸣叫来报警,报警动作响1分钟,停10秒钟后再重复出现,直到按下复位开关,报警才停止。此时,数字锁自动进入等待下一次开锁的状态。 4.报警器可以兼作门铃用,门铃响的时间通常为7~10秒。 2 设计分析及系统方案设计 系统的结构图如下图所示: 本实验要求串行输入八位密码,密码可以随意设置,可以任意更改, 并且能够存储.而且能够显示出当前已经输入或者设置的位数,待输入八位后通过比较电路与预先设置的密码进行比较.如果输入的密码与存储的密码相同锁体打开如果输入的密码与存储的密码不同则报警系统打开发出警报.由于还要求有门铃功能所以增加一个门铃输入当门铃按下后门铃响十秒钟。

对于密码存储以及密码输入比较部分主要由load 控制。 load为0时系统功能为设置密码,此时只需要顺序串行输入八位0/1密码即可,系统将输入的密码自动保存在存储器内以便于输入的密码进行比较,当load为1时系统功能为输入密码,此时只需要顺序串行输入八位0/1即可,待输入八位后系统自动将刚输入的密码与存储器内的密码进行比较如果密码正确则开锁信号lt为1,否则警报信号lf 和响铃信号alm为1 lt为0 对于门铃部分当检测到press信号的下降沿时门铃开始响,计数器开始计数,此时始终脉冲频率为50MHz/16MHz=3.125Hz ,此时当计数器为30时既时间为30/3.125=9.6秒时门铃自动关闭。 3系统以及模块硬件电路设计 系统电路图 系统电路图如上如所示其中clk1脚接入50MHz的方波,load有两种状态----高电平和低电平状态。k0 k1 press clr 分别接到四个去抖开关上开关按下去为低 电平lt alm2 lf alm分别接到四个发光二级管上,当输出为1时二极管发光。

2013数电试卷A答案

北京工业大学实验学院2013---2014学年第1学期 数字电子技术I (A)卷课程试卷 适用专业:电子信息工程考试方式:(闭卷)考试时间:2013年12月30日 班级学号: _______________ 姓名:成绩___________ ⑵试题请做在规定处;装订的试卷不得随意拆散,自行拆散成绩以零分记 一、选择题(每小题2分,共20 分) (D )1. N个触发器可以构成最大计数长度为________________ 。 A、N B、2N C、N2 D、2N (C )2.下列几种门电路中,输出端可实现线与功能的电路是__________________ 。 A、传输门 B、异或门 C、OD门 D、三态门 (A )3.下列描述不正确的是_______________ 。 A、时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。 B、寄存器只能存储小量数据,存储器可存储大量数据。 C、主从JK触发器主触发器具有一次翻转性。 D、将移位寄存器首尾相连可构成环形计数器。 (D )4.在四变量卡诺图中,逻辑上不相邻的一组最小项为__________________ 。 A、m 1 与m 3 B、m 4 与m 6 C、m 0 与m 8 D、m 2 与m 8 (D )5.已知逻辑函数Y AB AC BC,与其相等的函数为________________________ 。 A、AB B、AB AC C、AB BC D、AB C (A )6.电路如下图((图中为下降沿JK触发器),触发器当前状态Q3Q2Q1为101 ”, 请问时钟作用下,触发器下一状态为______________ 。 A、“110” B、“100”“010” D、“ 000”

数电设计数字钟基于QUARTUS

大连理工大学本科实验报告 题目:数电课设——多功能数字钟 课程名称:数字电路课程设计 学院(系):电信学部 专业:电子与通信工程 班级: 学生姓名: *************** 学号:*************** 完成日期: 成绩: 2010 年 12 月 17 日 题目:多功能数字时钟 一.设计要求 1)具有‘时’、‘分’、‘秒’的十进制数字显示(小时从00~23) 2)具有手动校时校分功能 3)具有整点报时功能,从59分50秒起,每隔2秒钟提示一次 4)具有秒表显示、计时功能(精确至百分之一秒),可一键清零 5)具有手动定时,及闹钟功能,LED灯持续提醒一分钟 6)具有倒计时功能,可手动设定倒计时范围,倒计时停止时有灯光提示,可一键清零 二.设计分析及系统方案设计 1. 数字钟的基本功能部分,包括时、分、秒的显示,手动调时,以及整点报时部分。基本模块是由振荡器、分频器、计数器、译码器、显示器等几部分组成。利用DE2硬件中提供的50MHZ晶振,经过分频得到周期为1s的时钟脉冲。将该信号送入计数器进行计算,并把累加结果以“时”“分”“秒”的形式通过译码器由数码管显示出来。 进入手动调时功能时,通过按键改变控制计数器的时钟周期,使用的时钟脉冲进行调时计数(KEY1调秒,LOAD2调分,LOAD3调时),并通过译码器由七位数码管显示。

从59分50秒开始,数字钟进入整点报时功能。每隔两秒提示一次。(本设计中以两个LED灯代替蜂鸣器,进行报时) 2. 多功能数字钟的秒表功能部分,计时范围从00分秒至59分秒。可由输入信号(RST1)异步清零,并由按键(EN1)控制计时开始与停止。 将DE2硬件中的50MHZ晶振经过分频获得周期为秒的时钟脉冲,将信号送入计数器进行计算,并把累计结果通过译码器由七位数码管显示。 3.多功能数字钟的闹钟功能部分,通过按键(KEY1,KEY2,KEY3)设定闹钟时间,当时钟进入闹钟设定的时间(判断时钟的时信号qq6,qq5与分信号qq4,qq3分别与闹钟设定的时信号r6,r5与分信号r4,43是否相等),则以LED灯连续提示一分钟。 4. 多功能数字钟的倒计时功能部分,可通过按键(LOAD7调秒,LOAD8调分,LOAD9调时)设定倒计时开始时刻。倒计时的时钟与数字钟的时钟相同,每迎到一个时钟上升沿,则计数器减一。计数器减至00时,分钟位、秒钟位恢复至59,时钟位恢复至23。倒计时结束时(即00时00分00秒),控制LED灯亮,表示倒计时结束。 本设计通过数据选择器控制译码器,使数码管独立显示,各功能之间互不影响。当LOAD4为高电平,则对秒表信号进行译码,数码管显示秒表数据;当LOAD4为低电平,LOAD5为高电平,则对闹钟信号进行译码,数码管显示闹钟数据;当LOAD4,LOAD5为低电平,LOAD6为高电平,则对倒计时信号进行译码,数码管显示倒计时信号数据;当LOAD4,LOAD5,LOAD6全为低电平,则对正常时钟信号进行译码,数码管显示时钟信号数据。 附图1:系统总体结构框图

大连工业大学2018年艺术类录取分数线

大连工业大学2018年艺术类录取分数线【艺术类】 省 份批次 科 类 专业 录取人 数 文化课控制 分 专业课控制 分 外语控制 分 最低录取综合 分 吉林第二批A 段 文 史 视觉传达设计 (中外合作办 学) 228020090681 服装与服饰设 计 (中外合作办 学) 228020090664.75 省份批 次 科 类 专业 录取人 数 文化课控制 分 专业课控制 分 外语控制 分 最低录取综合 分 福 建B批 文 史 服装与服饰设 计 2290195601009.5 省 份批次 科 类 专业 录取人 数 文化课控制 分 专业课控制 分 外语控制 分 最低录取综合 分 湖南第二 批 综 合 艺术与科技2 文341/理 292 160601058.5

美术学2 文341/理 292 160601056.5服装与服饰设 计4 文341/理 292 160601051.5 视觉传达设计 (中外合作办 学)5 文341/理 292 16090666 服装与服饰设 计 (中外合作办 学)6 文341/理 292 16090656 省 份批次 科 类 专业 录取人 数 文化课控 制分 专业课控 制分 外语控 制分 投档综合 分 最低录取综 合分 广东本科批 (征 集) 综 合 数字媒体 艺术 128020560983983 省 份批次 科 类 专业 录取人 数 文化课控制 分 专业课控制 分 外语控制 分 最低录取综合 分 吉第一批A文服装与服饰4280200601090

林段史设计 视觉传达设 计 3280200601086.1环境设计2280200601082.8 产品设计2280200601082.1 数字媒体艺 术 1280200601082 理工数字媒体艺 术 2263200601101服装与服饰 设计 2263200601096表演1263108.850126.2 省 份批次 科 类 专业 录取人 数 文化课控 制分 专业课控 制分 外语控 制分 投档综合 分 最低录取综 合分 广东本科 批 文 史 服装与服饰 设计 228020560497998.5艺术与科技228020560497980摄影128020560497955

定时控制器逻辑电路设计62777

一概述 为了能使仪器在特定的时间内工作,通常需要人在场干预才能完成。本课题设计的定时器,就是能使你不在时,仪器也能按时打开和关闭。例如你想用录音机、录像机录下某一时间断的节目,而这一段时间你又有其他事要做,不在家或机器旁边,你就可以实现预置一下定时器。在几点几分准时打开机器,到某时某刻关掉机器。数字钟是采用数字电路实现对时、分、秒数字显示的计时装置,以其显示的直观性、走时准确稳定而受到人们的欢迎,广泛用于个人家庭、车站、码头、办公室等公共场所,给人们的生活、学习、工作、娱乐带来了极大的方便,诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、通断动力设备、以及各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。 定时控制器由供电单元、数字钟单元、定时单元以及控制输出单元等几部分组成.如图1所示为定时控制器系统框图。 图1

二.设计任务和要求 设计一个带数组电子钟的定时控制器逻辑电路,具体任务要求如下: 1.可设定定时启动(开始)时间与定时结束(判定)时间 2.定时开始,指示灯亮;定时结束,指示灯灭 3.定时范围可以选择 4.具有电子钟功能,显示为四位数 三.电路设计 数字钟一般由振荡器、分频器、计数器、译码器、显示器等几部分组成。这些都是数字电路中应用最广的基本电路。石英晶体振荡器产生的时标信号送到分频器,分频电路将时标信号分成每秒一次的方波秒信号。秒信号送入计数器进行计时,并把累计的结果以“时”、“分”、“秒”的数字显示出来。“秒”的显示由两级计数器和译码器组成的六十进制计数电路实现;“分”的显示电路与“秒”相同,“时”的显示由两级计数器和译码器组成的二十四进制计数电路实现。所有计时结果结果由六位数码管显示。 3.1石英晶体振荡器 振荡器是电子钟的核心,用它产生标准频率信号,再由分频器分成秒时间冲。 振荡器振荡频率的精度与稳定度基本上决定了钟的准确度。 振荡器是由石英晶体,微调电容与集成反相器等元件构成。石英晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。

北京工业大学模电课设基于专用IC的函数发生器

课题名称二:基于专用IC的函数发生器 一、设计要求 1、设计任务: 采用集成函数发生器ICL8038及辅助电路,设计并制作一个能产生三角波、正弦波、方波信号的低频函数发生器。 2、基本要求: 频率范围1Hz~100kHz。频率控制方式手动通过改变时间常数RC实现。 在1kΩ负载条件下: 正弦波最大峰-峰值 3V 幅值可调,谐波失真小于3%; 三角波最大峰-峰值 5V 幅值可调,非线性失真小于2%; 方波最大峰-峰值 5V 幅值可调,方波上升时间小于2μs; 3、扩展要求: (1)过改变控制电压实现频率的压控,压控电压范围 0~3V; (2)扩大信号输出的频率范围; (3)增加输出功率(负载电阻改为50-100Ω); (4)具有输出频率的显示功能; 二、设计方案选择及方案比较 1、总体实验的原理图:

2、对于下面方案的选择 下图为我们在实践之后发现,多了一个741之后,反而出不来我需要的三种波形。所以我们又改为原来的电路图。如下图: 三、选定方案其电路系统工作原理及工作过程 我们设计此课设可以简单的分为两部分:第一部分是:用8038芯片设计的频率可调的多种波形信号发生器电路。第二部分是:用741来完善整个实用的多

种波形信号发生器电路。 1、用8038芯片设计的频率可调的多种波形信号发生器电路。 电路图如下: 首先我们先要了解一下8038芯片的调节方式以及具体的功能实现: 在8038芯片中,我们做了简单的了解。的8 脚为调电压输入即振荡输出频率受此端电压的控制, 是一种电压频率(V /F ) 转换电路, 称为压控振荡。其震荡频率与调频电压成正比, 线性度为0. 5%。调频电压的值是指+ VCC端与管脚8 之间的电压, 此值应不超过1/3 (V CC+ V EE )。7 脚为调频电压输出端,其值由器件内部的分压电阻决定, 这里指的是VCC端和7 脚之间的电压, 此值为(VCC+ VEE) , 它可作为管脚8 的插入电压。由于方波输出经过集电极开路门, 一般在V cc 和9 脚之间接一个阻值通常取10KΩ左右。3 脚为三角波输出端, 2 脚为正弦波输出端, 4 脚为占空比调整端, 5 脚为频率调整端, 6 脚为电源正极V CC, 11 脚为电源负极VEE , 10 脚接电容C。13、14 脚为空脚。 因此在整个电路中如图去连接就构成了8038芯片设计的频率可调的多种波形信号发生器电路。三个输出端分别输出三角波或锯齿波、正弦波、方波或矩形波电压。调节电位器RP1可以改变方波的占空比、锯齿波的上升时间和下降时间;调节电位器RP2可以改变输出信号的频率;调节电位器RP3和RP4可以调节正弦波的失真度,两者要反复调整才可得到失真度较小的正弦波;改变充放电电容C

交通灯定时控制系统的设计、制作

交通灯定时控制系统实验报告 一、课题名称: 交通灯定时控制系统的设计、制作 二、内容摘要: 在城镇街道的十字交叉路口,为了保证交通秩序和行人安全,一般在每条道路上各有一组红、黄、绿交通信号灯,其中红灯亮,表示该条道路禁止通行;黄灯亮表示该条道路上未过停车线的车辆停止通行,已过停车线的车辆继续通行;绿灯亮表示该条道路允许通行。交通灯控制电路自动控制十字路口两组红、黄、绿交通灯的状态转换,指挥各种车辆和行人安全通行,实现十字路口交通管理的自动化。 三、设计内容及要求: 设计一个十字路口的交通灯定时控制系统,基本要求如下: (1)甲车道和乙车道两条交叉道路上的车辆交替运行,每次通行时间都设为25秒。 (2)每次绿灯变红灯时,黄灯先亮5秒钟,才能变换运行车道。 (3)黄灯亮时,要求每秒钟闪亮一次。 选做扩展功能: (4)十字路口有数字显示灯亮时间,要求灯亮时间以秒为单位作减计数; (5)要求通行时间和黄灯亮的时间均可在0~99s 内任意设定。 四、系统方案设计: 1、分析系统的逻辑功能,画出其框图; 交通灯定时控制系统的原理框图如图1所示。它主要由控制器、定时器、译码器和秒脉冲信号发生器等部分组成。秒脉冲发生器是该系统中定时器和控制器的标准时钟信号源,译码器输出两组信号灯的控制信号,经驱动电路后驱动信号灯工作,控制器是系统的主要部分,由它控制定时器和译码器的工作。图中: T Y :表示甲车道或乙车道从绿灯亮切换到黄灯亮的信号,在T L =1过后25s 时T Y =1,表示灯切换,在其他时候T Y =0。 T L :表示甲车道或乙车道从红灯亮切换到绿灯亮的信号,在T Y =1过后5s 时T L =1,表示灯切换,在其他时候T L =0。 且每个信号都为每30s 循环一次,因此我选用30s 循环的定时器。 T L -T Y = 5s T L T Y 图1 交通灯控制系统原理框图 2、逻辑设计,对各部分连接处进行定义,建立各部分之间的联系; 首先,由定时器组成30s 循环,在25s 时输出切换信号T Y =1,在30s 时输出T L =1,如此构成一个定时器的输出部分。接下来,由T L 、T Y 提供给控制器信号,在使其在T L 时刻进 秒脉冲 发生器 控制器 译码器 定时器 甲车道信号灯 乙车道信号灯

大连工业大学校区调查报告

2014-2015学年第一学期 《城市设计概论》 大连工业大学校区空间规划设计调查报告 题目:大连工业大学校区空间规划设计调查报告学院:艺术设计学院 专业班级:环艺115 学号: 姓名:林 指导教师:

大连工业大学校区空间规划设计调查报告 摘要:近些年,由于经济发展,国家的实力增强,,影响着校园的发展,学校招生人数与日俱增,为了解决这些教学用房与居住用房的矛盾,校园要进行增建改建,同时也曝露出一些问题。 关键词:校园区域规划空间分布问题 学校简介 ·大连工业大学位于大连周水子国际机场以北, 紧邻沈海高速和G202公路的甘井子区,交通便 利。 ·大连工业大学处于辽南山地地区,地形以低 山丘陵为主,校园依山而建,东部为玉山,自然 环境优美。 ·大连工业大学有4个校区,占地面积1036亩, 总建筑面积46.5万平方米,其中我们调查的校 本部,占地面积754亩,建筑面积31.2万平方 米;教学行政用房面积22.5万平方米;学生宿 舍总面积12.8万平方米;图书馆面积2.7万平 方米。 总平面图

校园内部空间分析 1.密集有序的功能分区 在功能分区上,有校门及校前广场等组成的校前区,形成了学校与外界交流的窗口空间。整个校区内部,建筑依山势而建,保留了大量的原有地形,密集有序的建筑群体与疏朗自由 的自然环境形成山地校园独特的景观特色 。 2.立体营造的绿化系统 由于地势的起伏,人们视角多变,水平视角和竖向视角更加丰富,就更容易获得广阔视野和多边视角,立体化的竖向景观设计成为营造山地校园特色之一。本校区以建筑外部环境的多层次园林化处理方式,充分利用现有地形地势加以艺术化处理,创造融规划、景观、建筑为一体的教书育人环境。 中心生态共享区向周边各个功能区深入的建筑组团绿化,在各功能组团分别围合的半开放庭院联合人行步道共同组成第二层绿化空间系统,作为第一层绿化空间系统的延续,既明确了功能分区,又丰富了校园景观的层次。建筑和植物景观相互穿插渗透,互为借景,围合 出近人尺度的灰空间,为师生学习生活中创造了很多近距离交流空间 。 功能分区图绿化区域图

北京工业大学集成电路期末复习资料

填空题: 1.集成电路的加工过程主要是三个基本操作,分别是:形成某种材料的薄 膜薄层,在各种薄膜材料上形成需要的图形, 通过掺杂改变材料的电阻率或杂质类型。 2.MOS晶体管的工作原理是利用栅极与衬底之间形成的电场,在半导体 表面形成反型层,使源、漏之间形成导电沟道。 3.用CMOS电路设计静态数字逻辑电路,如果设计与非逻辑下拉支路应该是 串联,如果设计或非逻辑下拉支路应该是并联。 4.MOS存储器主要分为两大类,分别是:随机存储器(RAM)和只读存储 器(ROM)。 5.CMOS集成电路是利用 NMOS 和 PMOS 的互补性来改善电路性能的, 因此叫做CMOS集成电路。在P型衬底上用 n 阱工艺制作 CMOS 集 成电路。 6.1947年巴丁、肖克莱、布拉克发明了半 导体晶体管,并因此获得了1956年的诺贝尔物理学奖,1958年美国德州仪器公司的杰克基尔比发明了第一块集成电路,并获得2000年诺贝尔 物理学奖。 7.CMOS逻辑电路的功耗由三部分组成:动态功耗、静态功耗、开 关过程中的短路功耗。 8.静态CMOS逻辑电路中,一般PMOS管的衬底接电源电压,NOMS管的 衬底接地电压;NMOS下拉网络的构成规律是:NMOS管串联实现与操作;NMOS管并联实现或操作;PMOS上拉网络则是按对偶原则构 成,即PMOS管串联实现或操作;PMOS管并联实现与操作。 9.集成电路中非易失存储器包括即:不可擦除ROM 、 EPROM 、 E~2PROM 。 10.等比例缩小理论包括恒定电场等比例缩小定律、恒定电压等比例缩 小定律、准恒定电场等比例缩小定律。 11.集成电路产业按照职能划分为设计、制造、封装三 业。 12.CMOS逻辑电路的功耗由三部分组成:动态功耗Pd、开关过程中 的短路功耗PSC、静态功耗Ps。 13.时序电路的输出不仅与当前的输入有关,还与系统原来 的状态有关。 判断题: 1.N阱CMOS工艺是指在N阱中加工NMOS的工艺。---------() 2.非易失存储器就是只能写入,不能擦除的存储器。-----() 3.用二极管在电路中防止静电损伤就是利用二极管的正向导电性能。() 4.DRAM在存储的过程中需要刷新以保持所存储的值。-----------() 5.MOS晶体管与BJT晶体管一样,有三个电极。----------------() 6.为保证沟道长度相同的PMOS管和NMOS等效导电因子相同,PMOS管的沟道宽 度一般比NMOS管的大。--------------------------------------()

交通灯控制逻辑电路设计

交通灯控制逻辑电路设计 一、组成分析和工作原理 1组成分析如下: 为了确保十字路口的车辆顺利、畅通的通过,往往都利用自动控制的交通信号等来进行指挥。其中红灯(R)亮,表示该条道路禁止通行;黄灯(Y)亮表示停车;绿灯(G)亮表示允许通行。 交通灯控制器的系统框图如图1.1所示 东西方向EW 东西方向NS G Y R G Y R 系统控制电路 ≥1 手动、单步分频时标 图1.1交通灯控制器系统框图 2工作原理如下: (1)要有如图1.2顺序工作流程 图中设南北方向的红、黄、绿灯分别为NSR、NSY、NSG东西方向的 红、黄、绿灯分别为EWK、EWY、EWG。 它们的工作方式,有些必须是并行进行的,即南北方向绿灯亮,东西方 向红灯亮;南北方向黄灯亮,东西方向红灯亮;南北方向红灯亮,东西

方向绿灯亮;南北方向红灯亮,东西方向黄灯亮。 (2) 应有两个方向的工作时序,即东西方向亮红灯时间应等于南北方向亮黄、绿灯时间之和,南北方向亮红灯时间应等于东西方向亮黄、绿灯时间之和。时序工作流程图见图1.3所示。 图1.3,采用每个单位时间为4秒,则南北、东西方向绿、黄、红时间分别为16秒、4秒、20秒,一次循环40秒。其中红灯亮的时间为绿灯、黄灯的时间之和,黄灯是间歇闪耀。 0 1 2 3 4 5 6 7 8 9 0 1 2 3 4 5 t NSG NSY NSR EWR EWG EWY 图1.3 (3)十字路口要有数字显示,作为时间,以便人们更直观地把握时间。具体为:当某方向绿灯亮时,置显示器为某值,然后以每秒减1计数方式,直至减到数为“0”,十字路口红、绿灯交换,一次工作循环结束,而进入下一步某方向的工作循环。 例如:当南边方向从红灯转换成绿灯时,置南北方向数字显示为20,并使数显计数器开始减“1”计数,当减到绿灯灭而黄灯亮(闪耀)时,数显的值应为4,当减到“0”时,此时黄灯灭,而南北方向的红灯亮;同时,使得东西方向的绿灯亮,并置东西方向的数显为20。二设计步骤和方法 1.秒脉冲和分频器 因十字路口每个方向绿、黄、红灯所亮时间比例分别为4:1:5,并选4秒为一单位时间,则计数器每计4秒输出一个脉冲.由波形可知,计数器每次工作循环为10,所以可选用10进制计数器。计数器可用单触发器组成,也可用中规模集成

交通灯控制电路设计数电课程设计+数字电路课程设计

数字电子技术课程设计 简易交通灯控制逻辑电路设计 专业班级:09自动化一班 时间:2011.12.12-2011.12.19 姓名: 指导教师: :郭计云

大同大学电气工程系

目录 一、课程题目 (2) 二、设计要求 (2) 三、系统框图及说明 (2) 四、单元电路设计 (4) 五、仿真过程与效果分析 (12) 六、体会总结 (13) 七、参考文献 (13)

《一》课程设计题目: 交通灯控制电路设计 《二》设计要求: 1、设计一个十字路口的交通灯控制电路,要求南北方向(主干道)车道和东西方向(支干道)车道两条交叉道路上的车辆交替运行,主干道每次通行时间都设为30秒、支干道每次通行时间为20秒,时间可设置修改。 2、在绿灯转为红灯时,要求黄灯先亮5秒钟,才能变换运行车道; 3、黄灯亮时,要求每秒闪亮一次。 4、东西方向、南北方向车道除了有红、黄、绿灯指示外,每一种灯亮的时间都用显示器进行显示(采用计时的方法)。 5、同步设置人行横道红、绿灯指示。 《三》系统框图及说明: 1、分析系统的逻辑功能,画出其框图 交通灯控制系统的原理框图如图1-1 所示。它主要由计时电路、主控电路、信号 灯转换器和脉冲信号发生器组成。脉冲信号发生器用的是555 定时器;计时计数器是由74LS160 来完成、输出四组驱动信号T0 和T3 经信号灯转换器(4 片7448)来控制信号灯工作,主控电路是系统的主要部分,由它控制信号灯转换器的工作。

(图1-1)2、信号灯转换器

状态与车道运行状态如下:S0:支干道车道的绿灯亮,车道通行,人行道禁止通行;主干道车道的红灯亮,车道禁止通行,人行道通行 S1:支干道车道的黄灯亮,车道缓行,人行道禁止通行;主干道车道的红灯亮,车道禁止通行,人行道通行 S2:支干道车道的红灯亮,车道禁止通行,人行道通行;主干道车道的绿灯亮,车道

相关主题
文本预览
相关文档 最新文档